ImageVerifierCode 换一换
格式:DOCX , 页数:16 ,大小:1.06MB ,
资源ID:6166706      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/6166706.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(AD9851中文手册.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

AD9851中文手册.docx

1、AD9851中文手册AD9851中文手册AD9851 目录特征 180 MHz时钟速率参考时钟具有6倍倍乘器。 芯片具有高性能10位DAC和高速滞后比较器 无杂散动态范围SFDR43 dB 70 MHz的模拟输出。 32位频率控制字 简化控制接口:并行或串行 异步加载格式 5位相位调制和补偿能力 比较器纹波抖动80 ps p-p 20 MHz +2.7 V至+5.25 V单电源工作 低功耗: 555毫瓦 180兆赫 省电功能, 4毫瓦 2.7 V 超小28引线SSOP封装 频带宽 正常输出工作频率范围为 072MHz ; 应用 频率/相敏正弦波合成 为进行数字通信设定时钟恢复和锁定电路 通信

2、数字控制的ADC编码发生器 敏捷L.O应用在正交振荡器 连续波,调幅,调频, FSK信号,发射机的MSK模式。 概述 该AD9851是一种高度集成的设备,采用先进的DDS技术,再加上内部高速度、高性能D / A转换器,和比较器,使一个数字可编程频率合成器和时钟发生器功能化。当参照准确的时钟源, AD9851可以产生一个稳定的频率和相位且可数字化编程的模拟正弦波输出。此正弦波可直接用作时钟源,在其内部转化为方波成为灵活的时钟发生器。AD9851采用的最新的高速DDS内核可接受32位的频率控制字,180 MHz系统时钟,分辨率为0.04赫兹。该AD9851包含一个特有的6 REFCLK倍乘器电路,

3、因此无需高速外部晶振。 6 REFCLK倍乘器使其有最小的无杂散动态范围SFDR和相位噪声特性。AD9851提供了5位可编程相位调制,使移相输出的增量为11.25。 功能方框图该AD9851包含一个内部的高速比较器。可以输出一个低抖动输出脉冲。可进行频率调整,控制能将相位调谐字异步加载到AD9851并通过并行或串行方式载入。并行负载格式由五个迭代的8位控制字(字节) 。第一个8位字节控制输出相位, 6 REFCLK倍乘器,电源关闭启用和装载模式;其余字节组成32位频率控制字。串行加载完成是通过一个40位串行数据流进入通过其中一根并行输入总线。该AD9851采用先进的具有突破性功能的CMOS技术

4、。供电电源仅555毫瓦功率耗散( +5 V电源供电) ,最大时钟速率为180兆赫。该AD9851封装采用28引脚SSOP ,主流AD9850 为125 MHz的频率。AD9851详细说明 时钟输入特性(6倍倍乘器未启动):+5V供电时最小输出频率1MHZ,最高输出频率为160MHZ。 +3.3V供电时最小输出频率1MHZ,最高输出频率为120MHZ。 +2.7V供电时最小输出频率1MHZ,最高输出频率为100MHZ。 时钟输入特性(6倍倍乘器启动): +5V供电时最小输出频率5MHZ,最高输出频率为30MHZ。 +3.3V供电时最小输出频率5MHZ,最高输出频率为20.83MHZ。 +2.7V

5、供电时最小输出频率5MHZ,最高输出频率为16.66MHZ。 输入阻抗:1M 输出阻抗:120k 宽带无杂散动态范围1.1 MHz 模拟输出 (DC to 72 MHz) +25C IV 60 64 dBc 20.1 MHz 模拟输出 (DC to 72 MHz) +25C IV 51 53 dBc 40.1 MHz 模拟输出(DC to 72 MHz) +25C IV 51 55 dBc 50.1 MHz 模拟输出 (DC to 72 MHz) +25C IV 46 53 dBc 70.1 MHz模拟输出 (DC to 72 MHz) +25C IV 42 43 dBc 窄带无杂散动态范围

6、1.1 MHz (50 kHz) +25C V 85 dBc 1.1 MHz (200 kHz) +25C V 80 dBc 40.1 MHz ( 50 kHz) +25C V 85 dBc 40.1 MHz ( 200 kHz) +25C V 80 dBc 70.1 MHz ( 50 kHz) +25C V 85 dBc 70.1 MHz ( 200 kHz) +25C V 73 dBc 器件输出特性 输入电容 +25C V 3 pF 输出阻抗 +25C IV 500 k输入偏差电流 +25C I 12 A 输入电压范围+25C IV 0 5 V 器件输出特性 Logic “1” +5 V

7、Supply +25C VI +4.8 V Logic “1” +3.3 V Supply +25C VI +3.1 V Logic “1” +2.7 V Supply +25C VI +2.3 V Logic “0” Voltage +25C VI +0.4 V 连续的输出电流 +25CIV 20mA 滞后现象 +25CIV10 mV 传输延时 +25CIV 7 ns 转换频率 (1 V p-p Input Sine Wave) +25C IV 200 MHz 上升/下降 时间, 15 pF Output Load +25CIV 7 ns 输出抖动 (p-p)3 +25C IV 80 ps

8、(p-p) 时钟输出特性 输出抖动 (时钟发生器配置, 40 MHz 1 V 峰峰值输入正弦波) +25C V 250 ps (p-p) 时钟输出占空比 FULL IV 50 10 % 最大绝对额定值 最大节点温度 . . . . . . . . . . . . . . . .+150C 存储温度 . . . . . . . . . . . . . . . . . 65C to +150C VS . . . . . . . . . . . . . . . . . . . . +6 V 工作温度 . . . . . . . . . . . . . . . . . 40C to +85C 数字输入

9、 . . . . . . . . . . . . . . . . . 0.7 V to +VS + 0.7 V 焊接温度 (10 sec) . . . . . . . . . . . . .+300C 数字输出电流 . . . . . . . . . . . . . . . . 30 mA SSOP 热阻抗 . . . . . . . . . . . . . . . . . 82C/W DAC 输出电流 . . . . . . . . . . . . . . . .30 mA引脚功能描述引脚标号 /助记符 功能 41, 2825 /D0D7 8位数据输入. 数据端口,用于装载32位的频率控制字

10、和8位相位控制字。 D7为最高位,D0=最低位 D7, 25引脚, 也作为40位控制字串行输入引脚 5/PGND 6 REFCLK倍乘器接口 6/PVCC 6 REFCLK 倍乘器正向供电电压引脚 7/W_CLK 数据加载时钟. 上升沿加载并行或串行频率/相位控制字异步输入到40-bit 输入寄存器 8 /FQ_UD 频率更新 上升沿异步加载40位数据到内部数据寄存器对DDS核心起作用. FQ_UD 作用当输入寄存器只能容纳一位有效的数据。 9 /REFCLOCK 参考时钟输入. CMOS/TTL-电平脉冲, 直接或通过 6 REFCLK倍乘器. 直接模式, 也是系统时钟. 如果 6 REFC

11、LK 倍乘器采用, 倍乘器输出也是系统时钟。系统时钟上升沿开始工作。 10, 19/AGND 模拟地 (DAC and Comparator). 11, 18 /AVDD 模拟电路的正向供电电压 (DAC和比较器, Pin 18) 和带隙电压参考Pin 11. 12/ RSET DAC外部复位连接3.92 k电阻接地10 mA 电流输出. 这使得 DAC 的 IOUT and IOUTB满量程输出成为可能. RSET = 39.93/IOUT 13 /VOUTN 内部比较器负向输出端 14 /VOUTP 内部比较器正向输出端 15 /VINN 内部比较器的负向输入端。 16 /VINP 内部比

12、较器的正向输入端。 17 /DACBP DAC 旁路连接. 这是DAC 旁路连接端 连接通常为 NC (无连接) 以便有很好的无杂散性能。 20 /IOUTB 互补DAC 输出 具有和 IOUT 有相同的参数,除去 IOUTB = (满量程输出-IOUT). 输出负载应该等于 IOUT最好的 无杂散性能 21/ IOUT DAC输出端转换通常是一电阻或一变压器接到地. IOUT = (满量程输出IOUTB) 22 /RESET 主复位引脚; 高电平有效; 高电平清除 DDS 累加器和相位延迟器为 0Hz 和 0 相位,同时置数据输入为并行模式以及禁止 6 倍参考时钟倍乘器工作。 未清除40-b

13、it 输入寄存器. RESET优先权最高 23 /DVDD 数字电源引脚(+5)。 24 /DGND 数字地. 引脚图操作和应用IOUT 和IOUTB 都有100 负载. 两个100 k电阻器“样品”都有输出,输出值是这两个输出电压的平均值。带有470 pF电容 的滤波器和和施加到比较器的输入作为数字开关门限。在一个reset命令发出后,W_CLK允许独立的编程每个AD9851 40位输入寄存器,通过8位数据总线或串行输入引脚。FQ_UD脉冲发出后结果是完成这两个振荡器输出程序指定的频率和相位。AD9851 RSET投入启动是由外部的DAC(图10 )提供调幅,数字振幅控制DAC的输出电流。A

14、D9851为直接数字频率合成器( DDS )技术形式的数控振荡器 ,用以产生频率/相敏正弦波。数字正弦波转换为模拟形式,通过内部10位高速数/模转换器。一个片上高速比较器提供模拟正弦波和低抖动TTL/CMOS-兼容的方波。 DDS技术是一种创新性电路架构,能够快速和精确的操纵其输出控制字,为全数字控制模式。 DDS还可以启动高分辨率,能够选择输出频率。该AD9851允许输出频率分辨率约0.04赫兹。可直接选用180M时钟频率或直接使用参考时钟的6 REFCLK倍乘器。AD9851的输出波形的相位可连续从一个输出频率变化到另一个。基本功能方框图和信号流图 AD9851配置的时钟发生器如图11 。

15、电路是一种数字分频器功能,其增量分辨率由系统时钟和N(位数调整字)决定,相位累加器是一个可变模计数器,其数值递增并储存是在每次收到一个时钟脉冲后。当计数器达到满量程开始出现“环绕”使相位累加器输出相持续。频率调谐字控制设置计数器模式,这有效地确定了在下一时刻的模增量。其值越大的递增的越快,越能加快累加器环绕,导致更高的输出频率。 AD9851采用了一种特有的“角度轮换“的数学算法,值转换为14位截断值。32位相位累加器由DAC量化使其振幅为10位。降低了AD9851功耗。AD9851系统时钟和调谐字输出频率之间的关系表示:Phase =十进制值的32位频率调谐字。 系统时钟=直接输入参考时钟或

16、6倍频的输入时钟(如果6 REFCLK乘法器启动)。 fout = 输出信号的频率 in MHz. 数字正弦波输出的DDS的核心驱动器为内部高速10位D / A转换器,输出为正弦波模拟形式。这种DAC优化了动态性能,从而使AD9851具有低杂散和低抖动性能 。DAC可以工作在任一单端,图2和8 ,输出不同的波形,图9和图10 。 DAC输出电流和RSET值由下式决定: IOUT = 39.93/RSET RSET = 39.93/IOUT 由于AD9851产生的是一个取样信号,其输出频谱遵循奈奎斯特采样定理。具体来说,其输出频谱中包含的基本波和锯齿信号(图像)。该图反映了发生在整数倍数的系统时

17、钟频率选定的输出频率。图形代表抽样频谱,与锯齿图像显示在图12 。正常使用的带宽被视为延长的DC为1 / 2系统时钟。 例如在图12所示,该系统是100兆赫的时钟输出频率设定值为20兆赫输出。可以看出,锯齿波是非常突出的,并有相对较高的能量。功能控制字在表1和表3 更新输出频率和相位或复位电路,倍乘器以及电源方式的时序图为图表 1320。编程实例: 1.相位设置为11.25度 2.6倍时钟倍乘器启动 3.供电模式选择。 4.输出= 10兆赫( 180 MHz系统时钟)。 在并行模式下,用户将程序的40位控制字(分5个8位加载)做如下处理: W0 = 00001001 W1 = 00001110

18、 W2 = 00111000 W3 = 11100011 W4 = 10001110如果是在串行模式下加载40位数据从上面数组W4的最低位开始加载过程从右到左,以W0的最高位结束。表一, 8位并行,加载数据/控制字功能分配*此位总是逻辑0除非援引串行模式(见图17 ) 。若串行模式已经设置,这一数据位必须设置回到逻辑0运行。在任何控制字加载完之后以及异步参考时钟变化都能引起输出数据更新 注意:要更新W0没有必要再次加载W1到W4。只要加载W0和声明FQ_UD 。要更新w1,需重新加载w0到w4。复位结果,如图14-相位累加器清零输出= 0赫兹(直流) 。 -相位偏移寄存器设置为零这种数模转换器

19、输出=全量程输出和IOUTB = 0 mA输出。 -内部编程地址指针重置为W0 。 -电源模式式位重置为“ 0 ” (电源关闭停用) 。 - 40位数据输入寄存器并没有清零。 -6 参考时钟乘法器已被禁用。 -并行编程模式默认情况下选中的。进入行模式, 图17 ,为并行模式这是复位后默认选中的。一个只需要前8位程序编制(字W0 )序列xxxxx011如图所示(图17)改变从并行 到串行模式。W0控制字可传送8位数据到数据总线如图18所示 。当串行模式实现后,用户必须遵循编程序列图19 。从开机到关机状态,需改变W34为逻辑0 。唤醒掉电模式大约需要5微秒。 注: AD9851的40位输入寄存器在断电模式不清零。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1