ImageVerifierCode 换一换
格式:DOCX , 页数:19 ,大小:1.36MB ,
资源ID:6046563      下载积分:2 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/6046563.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(《单周期CPU设计》实验报告.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

《单周期CPU设计》实验报告.docx

1、单周期CPU设计实验报告 计算机组成原理与接口技术实验实验报告学院名称:学生姓名:学号:专业(班级):合作者:时间:2016年4月25日成绩:实验二: 一. 实验目的1. 掌握单周期CPU数据通路图的构成、原理及其设计方法;2. 掌握单周期CPU的实现方法,代码实现方法;3. 认识和掌握指令与CPU的关系;4. 掌握测试单周期CPU的方法。二. 实验内容设计一个单周期CPU,该CPU至少能实现以下指令功能操作。需设计的指令与格式如下:= 算术运算指令(1)add rd , rs, rt (说明:以助记符表示,是汇编指令;以代码表示,是机器指令)000000rs(5位)rt(5位)rd(5位)r

2、eserved功能:rdrs + rt。reserved为预留部分,即未用,一般填“0”。(2)addi rt , rs ,immediate 000001rs(5位)rt(5位)immediate(16位)功能:rtrs + (sign-extend)immediate;immediate符号扩展再参加“加”运算。 (3)sub rd , rs , rt000010rs(5位)rt(5位)rd(5位)reserved完成功能:rdrs - rt = 逻辑运算指令(4)ori rt , rs ,immediate 010000rs(5位)rt(5位)immediate(16位)功能:rtrs

3、| (zero-extend)immediate;immediate做“0”扩展再参加“或”运算。(5)and rd , rs , rt010001rs(5位)rt(5位)rd(5位)reserved功能:rdrs & rt;逻辑与运算。 (6)or rd , rs , rt010010rs(5位)rt(5位)rd(5位)reserved功能:rdrs | rt;逻辑或运算。 = 传送指令 (7)move rd , rs 100000rs(5位)00000rd(5位)reserved功能:rdrs + $0 ;$0=$zero=0。= 存储器读/写指令(8)sw rt ,immediate(r

4、s) 写存储器100110rs(5位)rt(5位)immediate(16位) 功能:memoryrs+ (sign-extend)immediatert;immediate符号扩展再相加。(9) lw rt , immediate(rs) 读存储器100111rs(5位)rt(5位)immediate(16位)功能:rt memoryrs + (sign-extend)immediate;immediate符号扩展再相加。 = 分支指令 (10)beq rs,rt,immediate 110000rs(5位)rt(5位)immediate(位移量,16位)功能:if(rs=rt) pcpc

5、+ 4 + (sign-extend)immediate 停机指令(11)halt 11111100000000000000000000000000(26位)功能:停机;不改变PC的值,PC保持不变。三. 实验原理 单周期CPU指的是一条指令的执行在一个时钟周期内完成,然后开始下一条指令的执行,即一条指令用一个时钟周期完成。电平从低到高变化的瞬间称为时钟上升沿,两个相邻时钟上升沿之间的时间间隔称为一个时钟周期。时钟周期一般也称振荡周期(如果晶振的输出没有经过分频就直接作为CPU的工作时钟,则时钟周期就等于振荡周期。若振荡周期经二分频后形成时钟脉冲信号作为CPU的工作时钟,这样,时钟周期就是振荡

6、周期的两倍。) CPU在处理指令时,一般需要经过以下几个步骤: (1) 取指令(IF):根据程序计数器PC中的指令地址,从存储器中取出一条指令,同时,PC根据指令字长度自动递增产生下一条指令所需要的指令地址,但遇到“地址转移”指令时,则控制器把“转移地址”送入PC,当然得到的“地址”需要做些变换才送入PC。 (2) 指令译码(ID):对取指令操作中得到的指令进行分析并译码,确定这条指令需要完成的操作,从而产生相应的操作控制信号,用于驱动执行状态中的各种操作。 (3) 指令执行(EXE):根据指令译码得到的操作控制信号,具体地执行指令动作,然后转移到结果写回状态。 (4) 存储器访问(MEM):

7、所有需要访问存储器的操作都将在这个步骤中执行,该步骤给出存储器的数据地址,把数据写入到存储器中数据地址所指定的存储单元或者从存储器中得到数据地址单元中的数据。 (5) 结果写回(WB):指令执行的结果或者访问存储器中得到的数据写回相应的目的寄存器中。 单周期CPU,是在一个时钟周期内完成这五个阶段的处理。取指令IF指令译码ID指令执行EXE存储器访问MEM结果写回WB图1 单周期CPU指令处理过程MIPS32的指令的三种格式:R类型:31 26 25 21 20 16 15 11 10 6 5 0oprsrtrdsafunc 6位 5位 5位 5位 5位 6位I类型:31 26 25 21 2

8、0 16 15 0oprsrtimmediate6位 5位 5位 16位J类型:31 26 25 0opaddress6位 26位其中,op:为操作码;rs:为第1个源操作数寄存器,寄存器地址(编号)是0000011111,001F;rt:为第2个源操作数寄存器,或目的操作数寄存器,寄存器地址(同上);rd:为目的操作数寄存器,寄存器地址(同上);sa:为位移量(shift amt),移位指令用于指定移多少位;func:为功能码,在寄存器类型指令中(R类型)用来指定指令的功能;immediate:为16位立即数,用作无符号的逻辑操作数、有符号的算术操作数、数据加载(Laod)/数据保存(Sto

9、re)指令的数据地址字节偏移量和分支指令中相对程序计数器(PC)的有符号偏移量; address:为地址。图2 单周期CPU数据通路和控制线路图图2是一个简单的基本上能够在单周期上完成所要求设计的指令功能的数据通路和必要的控制线路图。其中指令和数据各存储在不同存储器中,即有指令存储器和数据存储器。访问存储器时,先给出地址,然后由读/写信号控制(1-写,0-读。当然,也可以由时钟信号控制,但必须在图上标出)。对于寄存器组,读操作时,先给出地址,输出端就直接输出相应数据;而在写操作时,在 WE使能信号为1时,在时钟边沿触发写入。图中控制信号作用如表1所示,表2是ALU运算功能表。表1 控制信号的作

10、用控制信号名状态“0”状态“1”PCWrePC不更改,相关指令:haltPC更改,相关指令:除指令halt外ALUSrcB来自寄存器堆data2输出,相关指令:add、sub、or、and、move、beq来自sign或zero扩展的立即数,相关指令:ori、sw、lwALUM2Reg来自ALU运算结果的输出,相关指令:add、sub、ori、or、and、move来自数据存储器(Data MEM)的输出,相关指令:lwRegWre无写寄存器组寄存器,相关指令:sw、halt寄存器组写使能,相关指令:add、sub、ori、or、and、move、lwInsMemRW读指令存储器(Ins. D

11、ata),初始化为0写指令存储器DataMemRW读数据存储器,相关指令:lw写数据存储器,相关指令:swExtSel相关指令:ori,(zero-extend)immediate(0扩展)相关指令:sw、lw、beq,(sign-extend)immediate(符号扩展)PCSrcPCPC+4,相关指令:add、sub、ori、or、and、move、sw、lw、beq(zero=0)PCPC+4+(sign-extend)immediate,同时zero=1,相关指令:beqRegOut写寄存器组寄存器的地址,来自rt字段,相关指令:ori、lw写寄存器组寄存器的地址,来自rd字段,相关

12、指令:add、sub、and、or、moveALUOp2.0ALU 8种运算功能选择(000-111),看功能表相关部件及引脚说明:Instruction Memory:指令存储器, Iaddr,指令存储器地址输入端口 IDataIn,指令存储器数据输入端口(指令代码输入端口) IDataOut,指令存储器数据输出端口(指令代码输出端口) RW,指令存储器读写控制信号,为1写,为0读Data Memory:数据存储器, Daddr,数据存储器地址输入端口 DataIn,数据存储器数据输入端口 DataOut,数据存储器数据输出端口 RW,数据存储器读写控制信号,为1写,为0读Register

13、File:(寄存器组) Read Reg1,rs寄存器地址输入端口 Read Reg2,rt寄存器地址输入端口 Write Reg,将数据写入的寄存器端口,其地址来源rt或rd字段 Write Data,写入寄存器的数据输入端口 Read Data1,rs寄存器数据输出端口 Read Data2,rt寄存器数据输出端口 WE,写使能信号,为1时,在时钟上升沿写入ALU: result,ALU运算结果 zero,运算结果标志,结果为0输出1,否则输出0表2 ALU运算功能表 ALUOp2.0功能描述000A + B加001A B减010B A减011A B或100A B与101/A BA非与B1

14、10A B异或111A B同或需要说明的是根据要实现的指令功能要求画出以上数据通路图,和确定ALU的运算功能(当然,以上指令没有完全用到提供的ALU所有功能,但至少必须能实现以上指令功能操作)。从数据通路图上可以看出控制单元部分需要产生各种控制信号,当然,也有些信号必须要传送给控制单元。从指令功能要求和数据通路图的关系得出以上表1,这样,从表1可以看出各控制信号与相应指令之间的相互关系,根据这种关系就可以得出控制信号与指令之间的关系表(留给学生完成),再根据关系表可以写出各控制信号的逻辑表达式,这样控制单元部分就可实现了。指令执行的结果总是在下个时钟到来前开始保存到寄存器、或存储器中,PC的改

15、变也是在这个时候进行。另外,值得注意的问题,设计时,用模块化的思想方法设计,关于ALU设计、存储器设计、寄存器组设计等等,也是必须认真考虑的问题。可以参考其他资料文档,里面有相应的设计方法介绍.四. 实验器材电脑一台、Xilinx ISE 软件一套。五. 实验分析与设计模块分析:根据单周期CPU数据通路和控制线路图,大致可以将CPU分为右图七个模块,每个模块负责一个部分的功能:(代码存于code文件夹)(图的下方为各个模块的变量,在后图会出现,故省略)CPU:负责各模块之间的数据的传输,如同C语言中的头文件,将其他的子模块连接在一起,其中clk信号在此声明。CU:CU负责指令的解析,即将由RO

16、M读取的指令转化为操作发送给其他子模块进行操作。PC:负责指令的计数,已经指令的向前或向后跳动,每个时钟周期计数加一。ROM:即存储器,发送信息,CPU的指令文件即由ROM读取,只读,在电脑中表现为BIOS的数据文件。RAM:内存,可读可写,用来保存临时数据,汇编语言中的$s的储存地点。RF:寄存器,可读可写,数据由寄存器发送向ALU计算,汇编语言中的$t的储存地点。SE:产生立即数,将发送过来的半数零拓展或符号拓展。ALU:算术单元,加减乘除逻辑运算等等,都在这里计算。测试数据输入00000000000000000000000000000000(不操作)可得到如上图,CPU正确运行实验测试:

17、(根据实验内容指令表格)0,1,2,3 算术运算指令 4,5,6 逻辑运算指令7 传送指令 8,9 存储器读/写指令10,11 分支指令 14 停机指令指令序号oprsrtrdreserved00000000000100010000110000 0000 000add$1$2$3$3 = $1 + $2 =0100000100011001000000 0000 0000 0011addi$3$4$4 = $3 + 3 = 3200000100100000100000 0000 0000 1000addi$4$2$2 = $4 + 8 = 1130000100001000100000010000

18、 0000 000sub$2$4$1$1 = $2 - $4 = 8401000000010001010000 0000 0000 1000ori$2$5$5 = $2 | (上式)= 1150100010000100010001100000 0000 000and$1$2$6$6 = $1 & $2 = 860100100000100010001110000 0000 000or$1$2$7$7 = $1 | $2 = 1171000000011100000010000000 0000 000move$7$zero$8$8 = $7810011001000000010000 0000 000

19、0 0100sw$8$1RAM$8 + 4 = $1910011100001010000000 0000 0000 0100lw$1$8$8 = 01011000000001000100000 0000 0000 0000beq$1$2$1 != $2, pc = pc + 11111000000010001010000 0000 0000 0001beq$2$5$2 = $5, pc = pc + 21200000100001000100000 0000 0000 0001addi$1$2此指令被跳过131111110000 0000 0000 0000 0000 0000 00halt停机

20、因为都为0,没有变化如上表,$4为3$2 = $4 + 8 = 11$1 = $2 - $4 = 8$5 = $2 | 0000 0000 0000 1000 = 11$6 = $1 & $2 = 8$7 = $1 | $2 = 117. move$8 = $78. swregisterRAM$s15 = $110. beq 不相等情况由于这里两个寄存器不相等,立即数为0,即跳转到下1 + 0/4条指令,故这里进入下一条指令。 相等情况,跳过指令12跳转到13,$1没有变化13halt停机,如图,下一条指令被锁测试完成六. 实验心得本次实验的难度较第一次实验要高很多,很多问题都是半知半解的状态,尤其是CU部分,CU是按照实验资料中的页5中的表格生搬硬套的,有许多不理解,同学也帮助了很多。实验有很多和图上是有区别的,主要表现在CPU的位数,基本没有算法,都是理解和想象的问题,有些模块要自己构想,不能通过看图就知道,但是图中给了很多的提示,每个部件的输入和输出基本上在图中都有显示。CPU的难度也很大,主要是变量十分得多,很容易就造成错误,在写模块的时候很容易就造成错误。最后就是运行的问题,一开始不知道如何导入指令,做出来全部显示的都是X,检查了几遍代码后才发现问题,从ROM中读取指令。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1