ImageVerifierCode 换一换
格式:DOCX , 页数:9 ,大小:104.76KB ,
资源ID:5764628      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/5764628.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(各种MII接口详解.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

各种MII接口详解.docx

1、各种MII接口详解简介MII是英文Medium Independent Interface的缩写,翻译成中文是“介质独立接口,该接口一般应用于以太网硬件平台的MAC层和PHY层之间,MII接口的类型有很多,常用的有MII、RMII、SMII、SSMII、SSSMII、GMII、RGMII、SGMII、TBI、RTBI、XGMII、XAUI、XLAUI等。下面对它们进展一一介绍。MII接口:TXD(Transmit Data)3:0:数据发送信号,共4根信号线;RXD(Receive Data)3:0:数据接收信号,共4根信号线;TX_ER(Transmit Error): 发送数据错误提示信号

2、,同步于TX_CLK,高电平有效,表示TX_ER有效期传输的数据无效。对于10Mbps速率下,TX_ER不起作用;RX_ER(Receive Error): 接收数据错误提示信号,同步于RX_CLK,高电平有效,表示RX_ER有效期传输的数据无效。对于10Mbps速率下,RX_ER不起作用;TX_EN(Transmit Enable): 发送使能信号,只有在TX_EN有效期传的数据才有效;RX_DV(Reveive Data Valid): 接收数据有效信号,作用类型于发送通道的TX_EN;TX_CLK:发送参考时钟,100Mbps速率下,时钟频率为25MHz,10Mbps速率下,时钟频率为2

3、.5MHz。注意,TX_CLK时钟的向是从PHY侧指向MAC侧的,因此此时钟是由PHY提供的。RX_CLK:接收数据参考时钟,100Mbps速率下,时钟频率为25MHz,10Mbps速率下,时钟频率为2.5MHz。RX_CLK也是由PHY侧提供的。CRS:Carrier Sense,载波侦测信号,不需要同步于参考时钟,只要有数据传输,CRS就有效,另外,CRS只有PHY在半双工模式下有效;COL:Collision Detectd,冲突检测信号,不需要同步于参考时钟,只有PHY在半双工模式下有效。 MII接口一共有16根线。RMII接口:RMII即Reduced MII,是MII的简化板,连线

4、数量由MII的16根减少为8根。TXD1:0:数据发送信号线,数据位宽为2,是MII接口的一半;RXD1:0:数据接收信号线,数据位宽为2,是MII接口的一半;TX_EN(Transmit Enable):数据发送使能信号,与MII接口中的该信号线功能一样;RX_ER(Receive Error):数据接收错误提示信号,与MII接口中的该信号线功能一样;CLK_REF:是由外部时钟源提供的50MHz参考时钟,与MII接口不同,MII接口中的接收时钟和发送时钟是分开的,而且都是由PHY芯片提供应MAC芯片的。这里需要注意的是,由于数据接收时钟是由外部晶振提供而不是由载波信号提取的,所以在PHY层

5、芯片的数据接收局部需要设计一个FIFO,用来协调两个不同的时钟,在发送接收的数据时提供缓冲。PHY层芯片的发送局部那么不需要FIFO,它直接将接收到的数据发送到MAC就可以了。CRS_DV:此信号是由MII接口中的RX_DV和CRS两个信号合并而成。当介质不空闲时,CRS_DV和RE_CLK相异步的式给出。当CRS比RX_DV早完毕时(即载波消失而队列中还有数据要传输时),就会出现CRS_DV在半位元组的边界以25MHz/2.5MHz的频率在0、1之间的来回切换。因此,MAC能够从CRS_DV中准确的恢复出RX_DV和CRS。在100Mbps速率时,TX/RX每个时钟期采样一个数据;在10Mb

6、ps速率时,TX/RX每隔10个期采样一个数据,因而TX/RX数据需要在数据线上保存10个期,相当于一个数据发送10次。当PHY层芯片收到有效的载波信号后,CRS_DV信号变为有效,此时如果FIFO中还没有数据,那么它会发送出全0的数据给MAC,然后当FIFO中填入有效的数据帧,数据帧的开头是“101010-穿插的前导码,当数据中出现“01”的比特时,代表正式数据传输开场,MAC芯片检测到这一变化,从而开场接收数据。当外部载波信号消失后,CRS_DV会变为无效,但如果FIFO中还有数据要发送时,CRS_DV在下一期又会变为有效,然后再无效再有效,直到FIFO中数据发送完为止。在接收过程中如果出

7、现无效的载波信号或者无效的数据编码,那么RX_ER会变为有效,表示物理层芯片接收出错。SMII接口:SMII即Serial MII,串行MII的意思,跟RMII相比,连线进一步减少到4根;TXD:发送数据信号,位宽为1;RXD:接收数据信号,位宽为1;SYNC:收发数据同步信号,每10个时钟期置1次高电平,指示同步。CLK_REF:所有端口共用的一个参考时钟,频率为125MHz,为什么100Mbps速率要用125MHz时钟?因为在每8位数据中会插入2位控制信号,请看下面介绍。TXD/RXD以10比特为一组,以SYNC为高电平来指示一组数据的开场,在SYNC变高后的10个时钟期,TXD上依次输出

8、的数据是:TXD7:0、TX_EN、TX_ER,控制信号的含义与MII接口中的一样;RXD上依次输出的数据是:RXD7:0、RX_DV、CRS,RXD7:0的含义与RX_DV有关,当RX_DV为有效时(高电平),RXD7:0上传输的是物理层接收的数据。当RX_DV为无效时(低电平),RXD7:0上传输的是物理层的状态信息数据。见下表:当速率为10Mbps时,每一组数据要重复10次,MAC/PHY芯片每10个期采样一次。MAC/PHY芯片在接收到数据后会进展串/并转换。SSMII接口:SSMII即Serial Sync MII,叫串行同步接口,跟SMII接口很类似,只是收发使用独立的参考时钟和同

9、步时钟,不再像SMII那样收发共用参考时钟和同步时钟,传输距离比SMII更远。SSSMII接口:SSSMII即Source Sync Serial MII,叫源同步串行MII接口,SSSMII与SSMII的区别在于参考时钟和同步时钟的向,SSMII的TX/RX参考时钟和同步时钟都是由PHY芯片提供的,而SSSMII的TX参考时钟和同步时钟是由MAC芯片提供的,RX参考时钟和同步时钟是由PHY芯片提供的,所以顾名思义叫源同步串行。GMII接口:与MII接口相比,GMII的数据宽度由4位变为8位,GMII接口中的控制信号如TX_ER、TX_EN、RX_ER、RX_DV、CRS和COL的作用同MII

10、接口中的一样,发送参考时钟GTX_CLK和接收参考时钟RX_CLK的频率均为125MHz(1000Mbps/8=125MHz)。在这里有一点需要特别说明下,那就是发送参考时钟GTX_CLK,它和MII接口中的TX_CLK是不同的,MII接口中的TX_CLK是由PHY芯片提供应MAC芯片的,而GMII接口中的GTX_CLK是由MAC芯片提供应PHY芯片的。两者向不一样。在实际应用中,绝大多数GMII接口都是兼容MII接口的,所以,一般的GMII接口都有两个发送参考时钟:TX_CLK和GTX_CLK(两者的向是不一样的,前面已经说过了),在用作MII模式时,使用TX_CLK和8根数据线中的4根。R

11、GMII接口:RGMII即Reduced GMII,是RGMII的简化版本,将接口信号线数量从24根减少到14根(COL/CRS端口状态指示信号,这里没有画出),时钟频率仍旧为125MHz,TX/RX数据宽度从8为变为4位,为了保持1000Mbps的传输速率不变,RGMII接口在时钟的上升沿和下降沿都采样数据。在参考时钟的上升沿发送GMII接口中的TXD3:0/RXD3:0,在参考时钟的下降沿发送GMII接口中的TXD7:4/RXD7:4。RGMI同时也兼容100Mbps和10Mbps两种速率,此时参考时钟速率分别为25MHz和2.5MHz。TX_EN信号线上传送TX_EN和TX_ER两种信息

12、,在TX_CLK的上升沿发送TX_EN,下降沿发送TX_ER;同样的,RX_DV信号线上也传送RX_DV和RX_ER两种信息,在RX_CLK的上升沿发送RX_DV,下降沿发送RX_ER。SGMII接口:SGMII即Serial GMII,串行GMII,收发各一对差分信号线,时钟频率625MHz,在时钟信号的上升沿和下降沿均采样,参考时钟RX_CLK由PHY提供,是可选的,主要用于MAC侧没有时钟的情况,一般情况下,RX_CLK不使用。收发都可以从数据中恢复出时钟。在TXD发送的串行数据中,每8比特数据会插入TX_EN/TX_ER 两比特控制信息,同样,在RXD接收数据中,每8比特数据会插入RX

13、_DV/RX_ER 两比特控制信息,所以总的数据速率为1.25Gbps=625Mbps*2.其实,大多数MAC芯片的SGMII接口都可以配置成SerDes接口(在物理上完全兼容,只需配置存放器即可),直接外接光模块,而不需要PHY层芯片,此时时钟速率仍旧是625MHz,不过此时跟SGMII接口不同,SGMII接口速率被提高到1.25Gbps是因为插入了控制信息,而SerDes端口速率被提高是因为进展了8B/10B变换,本来8B/10B变换是PHY芯片的工作,在SerDes接口中,因为外面不接PHY芯片,此时8B/10B变换在MAC芯片中完成了。8B/10B变换的主要作用是扰码,让信号中不出现过

14、长的连“0和连“1情况,影响时钟信息的提取,关于8B/10B变换知识,我后续会单独介绍。TBI接口:TBI即Ten Bit Interface的意思,接口数据位宽由GMII接口的8位增加到10位,其实,TBI接口跟GMII接口的差异不是很大,多出来的2位数据主要是因为在TBI接口下,MAC芯片在将数据发给PHY芯片之前进展了8B/10B变换(8B/10B变换本是在PHY芯片中完成的,前面已经说过了),另外,RX_CLK+/-是从接收数据中恢复出来的半频时钟,频率为62.5MHz,RX_CLK+/-不是差分信号,而是两个独立的信号,两者之间有180度的相位差,在这两个时钟的上升沿都采样数据。RX

15、_CLK+/-也叫伪差分信号。除掉上面说到的之外,剩下的信号都跟GMII接口中的一样。大多数芯片的TBI接口和GMII接口兼容。在用作TBI接口时,CRS和COL一般不用。RTBI接口:RTBI即Reduced TBI,简化版TBI,接口数据位宽为5bit,时钟频率为125MHz,在时钟的上升沿和下降沿都采样数据,同RGMII接口一样,TX_EN线上会传送TX_EN和TX_ER两种信息,在时钟的上升沿传TX_EN,下降沿传TX_ER;RX_DV线上传送RX_DV和RX_ER两种信息,在RX_CLK上升沿传RX_DV,下降沿传RX_ER。万兆以太网接口的端口速率为10Gbps,主要有XGMII和

16、XAUI两种,另外还有HIGIG,不过HIGIG是Broad公司的私有标准,这里暂不介绍。XGMII接口:TXD31:0:数据发送通道,32位并行数据。RXD31:0:数据接收通道,32位并行数据。TXC3:0:发送通道控制信号,TXC=0时,表示TXD上传输的是数据;TXC=1时,表示TXD上传输的是控制字符。TXC3:0分别对应TXD31:24, TXD23:16, TXD15:8, TXD7:0。RXC3:0:接收通道控制信号,RXC=0时,表示RXD上传输的是数据;RXC=1时,表示RXD上传输的是控制字符。RXC3:0分别对应RXD31:24, RXD23:16, RXD15:8,

17、RXD7:0。TX_CLK:TXD和TXC的参考时钟,时钟频率156.25MHz,在时钟信号的上升沿和下降沿都采样数据。.25MHz * 2 * 32 = 10Gbps 。RX_CLK:RXD和RXC的参考时钟,时钟频率156.25MHz,在时钟信号的上升沿和下降沿都采样数据。XGMII接口共74根连线,单端信号,采用HSTL/SSTL_2逻辑,端口电压1.5V/2.5V,由于SSTL_2的端口电压高,功耗大,现在已很少使用。HSTL即High Speed Transceiver Logic,高速发送逻辑的意思。SSTL,即Stub Series Terminated Logic,短路终止逻辑

18、,主要用于高速存接口,SSTL目前存在两种标准,SSTL_3是3.3V标准;SSTL_2是2.5V标准。XAUI接口:由于受电气特性的影响,XGMII接口的PCB走线最大传输距离仅有7cm,并且XGMII接口的连线数量太多,给实际应用带来不便,因此,在实际应用中,XGMII接口通常被XAUI接口代替,XAUI即10 Gigabit attachment unit interface,10G附属单元接口,XAUI在XGMII的根底上实现了XGMII接口的物理距离扩展,将PCB走线的传输距离增加到50cm,使背板走线成为可能。源端XGMII把收发32位宽度数据流分为4个独立的lane通道,每个la

19、ne通道对应一个字节,经XGXS(XGMII Extender Sublayer)完成8B/10B编码后,将4个lane分别对应XAUI的4个独立通道,XAUI端口速率为:2.5Gbps * 1.25 * 412.5Gbps。在发送端的XGXS模块中,将TXD31:0/ RXD31:0,TXC3:0/ RXC3:0, TX_CLK/ RX_CLK转换成串行数据从TX Lane3:0/ RX Lane3:0中发出去,在接收端的XGXS模块中,串行数据被转换成并行,并且进展时钟恢复和补偿,完成时钟去抖,经过5B/4B解码后,重新聚合成XGMII。XAUI接口采用差分线,收发各四对,CML逻辑,AC耦合式,耦合电容在10nF100nF之间。XAUI接口可以直接接光模块,如XENPAK/X2等。也可以转换成一路10G信号XFI,接XFP/SFP+等。有些芯片不支持XAUI接口,只支持XGMII接口,这时可以用专门的芯片进展XGMII XAUI接口转换,如BCM8011等。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1