ImageVerifierCode 换一换
格式:DOCX , 页数:50 ,大小:27.19KB ,
资源ID:5404200      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/5404200.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(S3C6410各引脚的功能引脚号查询.docx)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

S3C6410各引脚的功能引脚号查询.docx

1、S3C6410各引脚的功能引脚号查询S3C6410各引脚的功能引脚引脚名称特殊功能引脚功能说明A2 NC_CA3XpcmSOUT0/GPD4在O状态下,PCM串行数据输出串行通信PCM(2通道)A4VDDPCMLCD(液晶显示器)的IO VDD,电压2.53.3电源组A5XM1DQM0在O状态下,存储器端口1DRAM数据屏蔽(DRAM动态随机存储器,常见的是系统内存;数据只能存储很短时间)外部存储接口S3C6410 共享存储器端口( DRAM1)具体信号A6XM1DATA1在IO状态下,存储器端口1DRAM低于半数据总线A7VDD1电源组A8VDDARMARM1176核和缓存的内部VDD,该点

2、电压未定(TBD)(To Be Decided)电源组A9XM1DATA6在IO状态下,存储器端口1DRAM低于半数据总线外部存储接口S3C6410 共享存储器端口( DRAM1)具体信号A10XM1DATA9A11XM1DATA12A12XM1DATA18A13XM1SCLK在O状态下,1DRAM时钟A14XM1SCLKN在O状态下,存储器端口1DRAM反转时钟的Xm1SCLKA15XmmcDATA1_4/GHP6在IO状态下,数据(SD/SDIO/MMC卡接口通道1)MMC 2通道A16XmmcCMD1/GPG6在IO状态下,命令/响应(SD/SDIO/MMC卡接口通道1)A17CmmcC

3、DN0/GPG0在I状态下,卡删除(SD/SDIO/MMC卡接口通道0)A18CmmcCLK0/GPG0在O状态下,时钟(SD/SDIO/MMC卡接口通道0)A19XspiMOSI0/GPC2在IO状态下,SPI主设备输出线路串行通信SPI(2通道)A20Xi2cSCL/GPC8在IO状态下,IIC总线时钟串行通信(IIC总线具体信号)A21XuTXD2/GPB1在O状态下,UART 2传输数据输出串行通信(UART具体信号)A22XuRTSN0/GPA3在O状态下,UART 0请求发送数据信号A23XuTXD0/GPA1在O状态下,UART 0传输数据输出A24NC_DB1NC_BB2Xpc

4、mSIN1/GPE3在I状态下,PCB串行数据输入串行通信PCM(2通道)B3XpcmEXTCLK1/GPE1在I状态下,可选参考时钟B4XpcmSIN0/GPD3在I状态下,PCB串行数据输入B5XpcmEXTCLK0/GPD1在I状态下,可选参考时钟B6XM1DATA0在IO状态下,存储器端口1DRAM低于半数据总线外部存储器接口(S3C6410共享存储器端口)B7XM1DATA3B8VDDM1存储端口1的IO VDD;电压1.82.5电源组B9VDDM1B10XM1DATA13在IO状态下,存储器端口1DRAM低于半数据总线外部存储器接口(S3C6410共享存储器端口)B11VDDARM

5、ARM1176核和缓存的内部VDD,该点电压未定电源组B12XM1DATA16在IO状态下,可作为存储器端口1DRAM高于半数据总线使用,通过系统控制器设置外部存储接口S3C6410 共享存储器端口( DRAM1)具体信号B13XM1DATA17B14XM1DQS2在IO状态下,存储器端口1DRAM数据选通B15XM1DATA22在IO状态下,可作为存储器端口1DRAM高于半数据总线使用,通过系统控制器设置B16XmmcDATA1_2/GHP4在IO状态下,数据(SD/SDIO/MMC卡接口通道1)MMC 2通道B17VDDMMCUSB .OTG .PHY 的内部VDD;电压2.53.3电源组

6、B18XmmcDATA0_0/GHP2在IO状态下,数据(SD/SDIO/MMC卡接口通道0)MMC 2通道B19XspiMISO1/GPC4在IO状态下,SPI主设备输入线路串行通信SPI(2通道)B20XspiMISO0/GPC0B21XuTXD3/GPB3在O状态下,UART 3传输数据输出串行通信(UART具体信号)B22XuTXD1/GPA5在O状态下,UART 1传输数据输出串行通信(UART具体信号)B23XciYDATA7/GPF12在I状态下,在8位模式下,像素数据为YCbCr;或在16位模式下为Y;通过相机处理器A驱动图像/视频处理(相机接口具体信)B24XciYDATA5

7、/GPF10B25NC_FC1XM0ADDR0在O状态下,存储器端口1DRAM地址总线外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号C2VDDARMARM1176核和缓存的内部VDD,该点电压未定(TBD)电源组C3XpcmSOUT1/GPE4在O状态下,PCM串行数据输出串行通信PCM(2通道)C4XpcmFSYNC1/GPE2在O状态下,PCM同步指示字的开始C5XpcmEXTCLK1/GPE0在I状态下,可选参考时钟C6XM1DATA4在IO状态下,存储器端口1DRAM低于半数据总线外部存储接口S3C6410 共享存储器端口(DRAM1)具体信号C7XM1DATA2C

8、8XM1DATA5C9XM1DATA7C10VDDARMARM1176核和缓存的内部VDD,该点电压未定(TBD)电源组C11XM1DATA14在IO状态下,存储器端口1DRAM低于半数据总线外部存储接口S3C6410 共享存储器端口( DRAM1)具体信号C12XM1DATA10C13XM1DATA19C14VDDM1存储端口1的IO VDD;电压1.82.5电源组C15XM1DATA20在IO状态下,存储器端口1DRAM低于半数据总线外部存储接口S3C6410 共享存储器端口(DRAM1)具体信号C16XmmcDATA1_6/GHP8在IO状态下,数据(SD/SDIO/MMC卡接口通道1)

9、存储设备MMC 2通道C17XmmcDATA1_1/GHP3C18XmmcDATA0_2/GHP4在IO状态下,数据(SD/SDIO/MMC卡接口通道0)C19XspiMOSI1/GPC6在IO状态下,SPI主设备输出线路串行通信SPI(2通道)C20XspiCS0/GPC3在IO状态下,SPI片选(只对于从模式)C21VDDEXTPCM的IO VDD音频(I/F-I2S,AC97);电压3.3电源组C22XuRTSN1/GPA7在O状态下,UART 1请求发送数据信号串行通信(UART具体信号)C23XpwmECLK/GPF13在I状态下,PWM定时器外部时钟调制解调器接口(PWM 具体信号

10、)C24XciYDATA2/GPF7在I状态下,在8位模式下,像素数据为YCbCr;或在16位模式下为Y;通过相机处理器A驱动图像/视频处理(相机接口具体信)C25XciYDATA0/GPF5D1XM0ADDR2在O状态下,存储器端口0DRAM地址总线外部存储接口S3C6410 共享存储器端口(DRAM0)具体信号D2XM0ADDR3D3VDDARMARM1176核和缓存的内部VDD,该点电压未定(TBD)(To Be Decided)电源组D6XpcmFSYNC0/GPD2在O状态下,PCM同步指示字的开始串行通信PCM(2通道)D7XpcmEXTCLK0/GPD1在I状态下,可选参考时钟D

11、8VDDARMARM1176核和缓存的内部VDD,该点电压未定(TBD)(To Be Decided)电源组D9XM1DQS0在IO状态下,存储器端口1DRAM数据选通在IO状态下,存储器端口1DRAM数据选通D10XM1DATA15在IO状态下,存储器端口1DRAM低于半数据总线外部存储接口S3C6410 共享存储器端口( DRAM1)具体信号D11XM1DATA11D12XM1DATA8D13VDDI电源组D14XM1DQM2在O状态下,存储器端口1DRAM数据屏蔽(DRAM动态随机存储器,常见的是系统内存;数据只能存储很短时间)外部存储接口S3C6410 共享存储器端口( DRAM1)具

12、体信号D15XM1DATA21在IO状态下,可作为存储器端口1DRAM高于半数据总线使用,通过系统控制器设置D16XM1DATA23D17XspiCS1/GPC7在IO状态下,SPI片选(只对于从模式)串行通信SPI(2通道)D18VDDI电源组D19XuRXD2/GPB0在I状态下,UART 2接受数据输入串行通信(UART具体信号)D20XuRXD0/GPA0在I状态下,UART 0接受数据输入D23XpwmTOUT1/GPF15在O状态下,PWM定时器输出调制解调器接口(PWM 具体信号)D24XciVSYNC/GPF4在I状态下,垂直同步,通过相机处理器A驱动图像/视频处理(相机接口具

13、体信)D25XciHREF/GPF1在I状态下,水平同步,通过相机处理器A驱动E1XM0ADDR5在O状态下,存储器端口0DRAM地址总线外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号E2VDDARMARM1176核和缓存的内部VDD,该点电压未定(TBD)(To Be Decided)电源组E3XM0ADDR3在O状态下,存储器端口0DRAM地址总线外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号E23XciYDATA1/GPF6在I状态下,在8位模式下,像素数据为YCbCr;或在16位模式下为Y;通过相机处理器A驱动图像/视频处理(相机接口具体信)E2

14、4XM1DATA28在IO状态下,可作为存储器端口1DRAM高于半数据总线使用,通过系统控制器设置外部存储接口S3C6410 共享存储器端口( DRAM1)具体信号E25XM1DQS3在IO状态下,存储器端口1DRAM数据选通F1XM0ADDR8/GPO8在O状态下,存储器端口0DRAM地址总线外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号F2XM0ADDR6/GPO6F3VDDARMARM1176核和缓存的内部VDD,该点电压未定(TBD)(To Be Decided)电源组F4VDDM0存储端口0的IO VDD;电压1.82.5F22XciPCLK/GPF2在I状态下,

15、像素时钟,通过相机处理器A驱动图像/视频处理(相机接口具体信)F23XM1DATA24在IO状态下,可作为存储器端口1DRAM高于半数据总线使用,通过系统控制器设置外部存储接口S3C6410 共享存储器端口( DRAM1)具体信号F24XM1DATA25F25XM1DATA26G1XM0ADDR10/GPO10在O状态下,存储器端口0DRAM地址总线外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号G2XM0ADDR11/GPO11G3VDDM0存储端口0的IO VDD;电压1.82.5电源组G4XM0ADDR7/GPO7在O状态下,存储器端口0DRAM地址总线外部存储接口S3

16、C6410 共享存储器端口( DRAM1)具体信号G8XM1DQM1在O状态下,存储器端口1DRAM数据屏蔽G9XM1DQS1在IO状态下,存储器端口1DRAM数据选通G10VDDM1存储端口1的IO VDD;电压1.82.5电源组G11XmmcDATA1_5/GHP7在IO状态下,数据(SD/SDIO/MMC卡接口通道1)存储设备MMC 2通道G12XmmcDATA0_3/GHP5在IO状态下,数据(SD/SDIO/MMC卡接口通道0)G13XmmcCMD0/GPG1在IO状态下,命令/响应(SD/SDIO/MMC卡接口通道1)G14Xi2cSDA在IO状态下,IIC总线数据串行通信(IIC

17、总线具体信号)G15XIRSDBW/GPB4在O状态下,IrDA收发控制信号(关机和带宽控制)串行通信(IrDA具体信号)G16XuCTSN0/GPA2在I状态下,UART 0清除发送数据信号串行通信(UART具体信号)G17XciYDATA6/GPF11在I状态下,在8位模式下,像素数据为YCbCr;或在16位模式下为Y;通过相机处理器A驱动图像/视频处理(相机接口具体信)G18XciYDATA3/GPF8G22XciCLK/GPF0在O状态下,主时钟相机处理器AG23XM1DATA29在IO状态下,可作为存储器端口1DRAM高于半数据总线使用,通过系统p控制器设置外部存储器接口(S3C64

18、10共享存储器端口)G24XM1DATA27G25XM1DATA30H1VDDIH2XM0ADDR13/GPO13在O状态下,存储器端口0DRAM地址总线外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号H3XM0ADDR15/GPO15H4XM0ADDR12/GPO12H7XM0ADDR4H8VSSIPG;内部逻辑接地&ARM1176核和缓存电源组H9XmmcDATA1_7/GHP9在IO状态下,数据(SD/SDIO/MMC卡接口通道1)存储设备MMC 2通道H10XmmcDATA1_3/GHP5H11XmmcDATA1_0/GHP2H12XspiCLK1/GPC5在IO状态

19、下,SPI时钟作为通道1串行通信SPI(2通道)H13XmmcDATA0_1/GHP3在IO状态下,数据(SD/SDIO/MMC卡接口通道0)存储设备MMC 2通道H14XspiCLK0/GPC1在IO状态下,SPI时钟作为通道0串行通信SPI(2通道)H15XuCTSN1/GPA6在I状态下,UART 1清除发送数据信号串行通信(UART具体信号)H16XpwmTOUT0/GPF14在O状态下,PWM定时器输出调制解调器接口(PWM 具体信号)H17XciYDATA4/GPF9在I状态下,在8位模式下,像素数据为YCbCr;或在16位模式下为Y;通过相机处理器A驱动图像/视频处理(相机接口具

20、体信)H18VSSPERIP;USB主设备,SDMMC,主设备I/F,LCD,PCM,外部I/F和系统控制器电源组H19XciRSTN/GPF3在O状态下,软件复位到相机处理器A驱动图像/视频处理(相机接口具体信)H22XM1DQM3在O状态下,存储器端口1DRAM数据屏蔽外部存储接口S3C6410 共享存储器端口(DRAM1)具体信号H23XM1DATA31在IO状态下,可作为存储器端口1DRAM高于半数据总线使用,通过系统p控制器设置H24XM1ADDR0在O状态下,存储器端口1DRAM地址总线H25XM1ADDR3J1XM0AP/GPQ8存储器端口0DRAM自动预充电外部存储接口S3C6

21、410 共享存储器端口( DRAM0)具体信号J2XM0WEN在O状态下,存储器端口1DRAM写入有效J3VDDARMARM1176核和缓存的内部VDD,该点电压未定(TBD)电源组J4XM0ADDR14/GPO14在O状态下,存储器端口0DRAM地址总线外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号J7VSSMEM存储器端口0和1的IO接地电源组J8XM0ADDR9/GPO9在O状态下,存储器端口0DRAM地址总线外部存储接口S3C6410 共享存储器端口(DRAM0)具体信号J11CmmcCLK1/GPG0在O状态下,时钟(SD/SDIO/MMC卡接口通道1)存储设备M

22、MC 2通道J12VSSIPG;内部逻辑接地&ARM1176核和缓存电源组J13VSSPERIP;USB主设备,SDMMC,主设备I/F,LCD,PCM,外部I/F和系统控制器J14XuRXD3/GPB2在I状态下,UART 3接受数据输入串行通信(UART具体信号)J15XuRXD1/GPA4在I状态下,UART 1接受数据输入J18VDDI电源组J19VDDM1存储端口1的IO VDD;电压1.82.5J22XM1ADDR9在O状态下,存储器端口1DRAM地址总线外部存储接口S3C6410 共享存储器端口(DRAM1)具体信号J23XM1ADDR2J24XM1ADDR1J25XM1ADDR

23、6K1XM0DATA15在IO状态下,存储器端口0DRAM低于半数据总线外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号K2VDDM0存储端口0的IO VDD;电压1.82.5电源组K3VDDARMARM1176核和缓存的内部VDD,该点电压未定(TBD)电源组K4XM0DATA14在IO状态下,存储器端口0DRAM低于半数据总线外部存储接口S3C6410 共享存储器端口(DRAM0)具体信号K7XM0DQM1在O状态下,存储器端口1DRAM数据屏蔽K8VSSIPG;内部逻辑接地&ARM1176核和缓存电源组K18XM1ADDR7在O状态下,存储器端口1DRAM地址总线外部存

24、储接口S3C6410 共享存储器端口( DRAM1)具体信号K19XM1ADDR11K22XM1ADDR13K23XM1ADDR8K24XM1ADDR12K25XM1ADDR5L1XM0DQM0在O状态下,存储器端口0DRAM数据屏蔽外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号L2XM0DATA13在IO状态下,存储器端口0DRAM低于半数据总线L3XM0SMCLK/GPp1在O状态下,存储器端口DRAM0时钟外部存储接口S3C6410 共享存储器端口(DRAM0)具体信号L4XM0OEN存储器端口0 CF 输出有效选通外部存储接口S3C6410 共享存储器端口(CF)具

25、体信号L7XM0DATA10在IO状态下,存储器端口0共同数据线外部存储接口S3C6410 共享存储器端口(DRAM0)具体信号L8XM0DATA12外部存储接口S3C6410 共享存储器端口(DRAM0)具体信号L9VSSIPG;内部逻辑接地&ARM1176核和缓存电源组L17VDDIL18XM1CSN1在O状态下,存储器端口1DRAM片选支持高达2个存储页外部存储接口S3C6410 共享存储器端口( DRAM1)具体信号L19XM1ADDR4在O状态下,存储器端口1DRAM地址总线外部存储接口S3C6410 共享存储器端口( DRAM1)具体信号L22XM1RASN在O状态下,存储器端口1

26、DRAM行地址选通L23XM1CSN0在O状态下,存储器端口1DRAM片选支持高达2个存储页L24XM1CASN在O状态下,存储器端口1DRAM列地址选通L25XM1ADDR15在O状态下,存储器端口1DRAM地址总线M1VDDM0存储端口0的IO VDD;电压1.82.5电源组M2XM0DATA8在IO状态下,存储器端口0共同数据线外部存储接口S3C6410 共享存储器端口( DRAM0)具体信号M3XM0DATA11M4XM0DATA9M7XM0DATA2M8XM0DATA4M9VSSMEM存储器端口0和1的IO接地电源组M17XM1ADDR14在O状态下,存储器端口1DRAM地址总线外部存储接口S3C6410 共享存储器端口( DRAM1)具体

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1