ImageVerifierCode 换一换
格式:DOCX , 页数:23 ,大小:820.88KB ,
资源ID:5319760      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/5319760.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数电实验报告样本.docx)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数电实验报告样本.docx

1、数电实验报告样本(此文档为word格式,下载后您可任意编辑修改!)实验一、组合逻辑电路的设计与制作一、实验目的:1、学会根据给定要求设计逻辑电路;2、掌握查找、选择所需器件,或根据现有器件进行设计;3、掌握按设计图纸在实验板上连接电路,排除故障,测试性能;二、实验器材:电子实验台、74LS002、连接线若干三、实验内容1、用74LS00制作一个二输入异或门电路:(1)实验设计:根据题意得真值表(表2-1):表2-1ABY000011101110根据真值表得以下逻辑表达式并化简得:(2)电路设计:图2-1 74LS00组成二输入异或门电路图(3)实验数据(表2-2):表2-2ABY0000111

2、011102、用74LS00制作一个二输入同或门电路:(1)实验设计:根据题意得真值表(表2-3):表2-3ABY001010100111根据真值表得以下逻辑表达式并化简得:(2)电路设计:图2-2 74LS00组成二输入同或门电路图(3)实验数据(表2-4):表2-4ABY0010101001113、用74LS00设计制作一个三人表决电路,两人或两人以上赞成则通过:(1)实验设计:设同意的为1,不同意的为0,通过为1,不通过为0,则根据题意可得以下真值表(表2-5):表2-5ABCY00000010010001111000101111011111根据真值表得以下逻辑表达式并化简得:(2)电路

3、设计:图2-3 74LS00组成三表决电路(3)实验数据(表2-6):表2-6ABCY000000100100011110001011110111114、用74LS00设计制作一个供电系统检测控制逻辑电路。设有A、B、C三个电源,共同向某一重要负载供电,在正常情况下,至少有两个电源处在正常状态。否则发出报警信号(报警时,F=1,灯亮)。(1)实验设计:设电源正常为1,不正常为0,由题意可得以下真值表(表2-7):表2-7ABCF00010011010101101001101011001110由真值表可看出此逻辑函数与上一题正好实现非的关系,故得逻辑函数如下:(2)电路设计:图2-4 供电系统检

4、测控制逻辑电路图(3)实验数据(表2-8):表2-8ABCF000100110101011010011010110011105、用74LS00设计制作一个优先权排队电路。输入为A、B、C,输出为Fa、Fb、Fc。A=1,表示A有请求;Fa=1表示能够为A服务。同样B=1表示B有请求;Fb=1,表示能够为B服务。A、B、C的排队顺序是:A=1,最高优先级;B=1,次优先级;C=1,普通优先级。要求:输出端最多只能有一端为1,即只能为优先级较高的请求服务。(1)实验设计:根据题意得真值表(表2-9):表2-9ABCFaFbFc000000001001010010011010100100101100

5、110100111100根据真值表得以下逻辑表达式并化简得:(2)电路设计:图2-5 74LS00组成优先权排队电路图(3)实验数据(表2-10):表2-10ABCFaFbFc000000001001010010011010100100101100110100111100四、实验总结:(自编)通过本次实验,本人掌握了如何根据要求设计逻辑电路,并将其实现为电路;通过本次实验过程本人还学习了电路发生故障时,如何根据其逻辑关系对电路进行检查;通过本次实验使我个人对以前所学的组合逻辑电路有了更为深刻的认实验二、七段数码管译码显示电路一、实验目的:1、熟悉七段LED数码管结构原理及使用方法。2、熟悉74

6、LS47BCD七段LED译码驱动电路原理及使用方法。二、实验设备:电子实验台、ES2305七段数码管1、CC45111、连接线若干;三、实验内容:(1)七段发光二极管(LED)数码管LED数码管是目前最常用的数字显示器,图3-1(a)、(b)为共阴管和共阳管的电路,(c)为两种不同出线形式的引出脚功能图3-1。(a) 共阴连接(“1”电平驱动) (b) 共阳连接(“0”电平驱动)(c) 符号及引脚功能图3-1(2)BCD码七段译码驱动器此类译码器型号有74LS47(共阳),74LS48(共阴),CC4511(共阴)等,本实验系采用CC4511 BCD码锁存七段译码驱动器。驱动共阴极LED数码管

7、。图3-2 CC4511引脚排列图其中 A、B、C、D BCD码输入端a、b、c、d、e、f、g 译码输出端,输出“1”有效,用来驱动共阴极LED数码管。 测试输入端,“0”时,译码输出全为“1” 消隐输入端,“0”时,译码输出全为“0”LE 锁定端,LE“1”时译码器处于锁定(保持)状态,译码输出保持在LE0时的数值,LE0为正常译码。3、电路设计:图3-3 译码显示电路图(4)实验数据(表3-1):表3-1输 入输 出LEDCBAabcdefg显示字形01111111010000000消隐011000011111100110001011000001100101101101011001111

8、1100101101000110011011010110110110110110001111101101111110000011100011111110111001111001101110100000000消隐01110110000000消隐01111000000000消隐01111010000000消隐01111100000000消隐01111110000000消隐111锁 存锁存四、实验小结:实验三、计数、译码与显示电路的调整和测试一、实验目的:掌握集成计数器、译码器和显示电路的使用方法二、实验器材:电子实验台、双踪示波器、74LS2901、CC74HC45111、连接线若干;三、实验内容

9、:(1)电路设计:图4-1 计数、译码与显示电路图(2)实验数据:计数、译码、显示功能测试表如表4-1所示:表4-1输入脉冲个数计数器输出状态数码显示清 零DCBA8000000100011200102300113401004501015601106701117810008910019计数器波形描绘如图4-2所示:图4-2 计数器输出波形时序图四、实验小结:通过本次实验,本人掌握了如何根据选定的集成计数器设计逻辑电路,并将其实现为电路;通过本次实验过程本人还学习了电路发生故障时,如何根据其逻辑关系对电路进行检查;通过本次实验使我个人对以前所学的时序逻辑电路有了更为深刻的认实验四、555定时器的

10、应用一、实验目的:掌握由555定时器构成的方波产生与整形电路的工作原理、调整和测试。二、实验设备:555定时器芯片一块、电子实验台、20M双踪示波器、连接线若干;三、实验内容:1、实验原理 集成时基电路又称为集成定时器或555电路,是一种数字、模拟混合型的中规模集成电路,应用十分广泛。它是一种产生时间延迟和多种脉冲信号的电路,由于内部电压标准使用了三个5K电阻,故取名555电路。其电路类型有双极型和CMOS型两大类,二者的结构与工作原理类似。几乎所有的双极型产品型号最后的三位数码都是555或556;所有的CMOS产品型号最后四位数码都是7555或7556,二者的逻辑功能和引脚排列完全相同,易于

11、互换。555和7555是单定时器。556和7556是双定时器。双极型的电源电压VCC+5V+15V,输出的最大电流可达200mA,CMOS型的电源电压为+3+18V。 (1)555电路的工作原理 555电路的内部电路方框图如图51所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关管T,比较器的参考电压由三只 5K的电阻器构成的分压器提供。它们分别使高电平比较器A1 的同相输入端和低电平比较器A2的反相输入端的参考电平为和。A1与A2的输出端控制RS触发器状态和放电管开关状态。当输入信号自6脚,即高电平触发输入并超过参考电平时,触发器复位,555的输出端3脚输出低电平,同时放电开关管导

12、通;当输入信号自2脚输入并低于时,触发器置位,555的3脚输出高电平,同时放电开关管截止。 是复位端(4脚),当0,555输出低电平。平时端开路或接VCC 。 (a) (b)图5-1 555定时器内部框图及引脚排列 VC是控制电压端(5脚),平时输出作为比较器A1 的参考电平,当5脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一种控制,在不接外加电压时,通常接一个0.01f的电容器到地,起滤波作用,以消除外来的干扰,以确保参考电平的稳定。T为放电管,当T导通时,将给接于脚7的电容器提供低阻放电通路。555定时器主要是与电阻、电容构成充放电电路,并由两个比较器来检测电容器上的电

13、压,以确定输出电平的高低和放电开关管的通断。这就很方便地构成从微秒到数十分钟的延时电路,可方便地构成单稳态触发器,多谐振荡器,施密特触发器等脉冲产生或波形变换电路。2、多谐振荡器:(1)电路设计:图5-2 555构成的多谐振荡器电路图(2)波形图如图5-3所示:图5-3 输出波形图(3)实验数据(表5-1):表5-1测试项目C=0.1uFC=1uFRp最大Rp最小Rp最大Rp最小实测频率:3、单稳太触发器调整与测试:(1)电路设计:图5-4 555构成单稳触发器电路图(2)波形图如图5-5所示:图5-5 单稳触发器输出波形图(3)实验数据; 测试项目Rp最大Rp最小脉冲宽度(维持时间)四、实验

14、小结:实验五、ADC0809和DAC0832的认识和应用一、实验目的:1、了解D A和A D转换器的基本工作原理和基本结构2、掌握大规模集成D A和A D转换器的功能及其典型应用二、实验器材:电子实验台、ADC08091、DAC08321、连接线若干三、实验内容:(一)实验设计:1、 D A转换器DAC0832 DAC0832是采用CMOS工艺制成的单片电流输出型8位数 模转换器,逻辑框图及引脚排列如图6-1所示。图6-1 DAC0832单片DA转换器逻辑框图和引脚排列器件的核心部分采用倒T型电阻网络的8位D A转换器,如下图所示。它是由倒T型R2R电阻网络、模拟开关、运算放大器和参考电压VR

15、EF四部分组成。图6-2 运放的输出电压为 ) 由上式可见,输出电压VO 与输入的数字量成正比,这就实现了从数字量到模拟量的转换。一个8位的D A转换器,它有8个输入端,每个输入端是8位二进制数的一位,有一个模拟输出端,输入可有28 256个不同的二进制组态,输出为256个电压之一,即输出电压不是整个电压范围内任意值,而只能是256个可能值。DAC0832的引脚功能说明如表6-1所示:表6-1DAC0832的引脚功能说明管脚定义说明备注D0D7数字信号输入端ILE输入寄存器允许,高电平有效片选信号,低电平有效写信号1,低电平有效传送控制信号,低电平有效写信号2,低电平有效IOUT1,IOUT2

16、DAC电流输出端RfB反馈电阻,是集成在片内的外接运放的反馈电阻VREF基准电压(10+10)VVCC电源电压(515)VAGND模拟地可接在一起使用NGND数字地DAC0832输出的是电流,要转换为电压,还必须经过一个外接的运算放大器,实验线路如图6-3所示。图6-3 DA转换电路图2、A D转换器ADC0809ADC0809是采用CMOS工艺制成的单片8位8通道逐次渐近型模 数转换器,其逻辑框图及引脚排列如图64所示。器件的核心部分是8位A D转换器,它由比较器、逐次渐近寄存器、D A转换器及控制和定时5部分组成。图6-4 ADC0809单片AD转换器逻辑框图和引脚排列ADC0809的引脚

17、功能说明如下: INoIN7:8路模拟信号输入端A2、A1、A0:地址输入端ALE:地址锁存允许输入信号,在此脚施加正脉冲,上升沿有效,此时锁存地址码,从而选通相应的模拟信号通道,以便进行A D转换。 START:启动信号输入端,应在此脚施加正脉冲,当上升沿到达时,内部逐次逼近寄存器复位,在下降沿到达后,开始A D转换过程。 EOC:转换结束输出信号(转换结束标志),高电平有效。 OE:输入允许信号,高电平有效。 CLOCK(CP):时钟信号输入端,外接时钟频率一般为640KHz。Vcc:5V单电源供电VREF(+)、VREF(-):基准电压的正极、负极。一般VREF(+)接+5V电源,VRE

18、F(-)接地。D7Do :数字信号输出端1)模拟量输入通道选择8路模拟开关由A2、A1、A0三地址输入端选通8路模拟信号中的任何一路进行A D转换,地址译码与模拟输入通道的选通关系如表151所示。 表151被选模拟通道 道 道IN0IN1IN2IN3IN4IN5IN6IN7地址A200001111A100110011A0010101012)D A转换过程在启动端(START)加启动脉冲(正脉冲),D A转换即开始。如将启动端(START)与转换结束端(EOC)直接相连,转换将是连续的,在用这种转换方式时,开始应在外部加启动脉冲。(二)实验步骤1、 D A转换器 DAC0832 (1) 按图15

19、3接线,电路接成直通方式,即、接地;ALE、VCC、VREF接+5V电源;运放电源接15V;D0D7 接逻辑开关的输出插口,输出端vO接直流数字电压表。(2) 调零,令D0D7 全置零,调节运放的电位器使A741输出为零。(3) 按表152所列的输入数字信号,用数字电压表测量运放的输出电压V0,并将测量结果填入表中,并与理论值进行比较。 表152输 入 数 字 量输出模拟量V0(V)D7D6D5D4D3D2D1D0VCC+5V00000000000000010000001000000100000010000001000000100000010000001000000011111111 2、A

20、D转换器 ADC0809 按图155接线图155 ADC0809实验线路(1) 八路输入模拟信号1V4.5V,由+5V电源经电阻R分压组成;变换结果D0D7 接逻辑电平显示器输入插口,CP时钟脉冲由计数脉冲源提供,取f100KHz;A0A2 地址端接逻辑电平输出插口。(2) 接通电源后,在启动端(START)加一正单次脉冲,下降沿一到即开始A D转换。(3) 按表153的要求观察,记录IN0IN7 八路模拟信号的转换结果,并将转换结果换算成十进制数表示的电压值,并与数字电压表实测的各路输入电压值进行比较,分析误差原因。表153被选模拟通道输 入模拟量地 址输 出 数 字 量INvi(V)A2A1A0D7D6D5D4D3D2D1D0十进制IN04.5000IN14.0001IN23.5010IN33.0011IN42.5100IN52.0101IN61.5110IN71.0111

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1