ImageVerifierCode 换一换
格式:DOCX , 页数:34 ,大小:132.05KB ,
资源ID:5094962      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/5094962.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(I2C总线接口电路设计.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

I2C总线接口电路设计.docx

1、I2C总线接口电路设计FPGA与I2C总线器件接口电路设计利用FPGA模拟I2C总线协议对I2C总线接口器件AT24C256 进行读写操作。利用按键输入读写命令和相应的地址、数据,对芯片进行读写操作,读写的数据用数码管显示。一、I2C总线接口电路设计分析1. I2C 总线协议I2C 总线的两根通信线,一根是串行数据线SDA,另一根是串行时钟线SCL。多个符合I2C总线标准的器件都可以通过同一条I2C总线进行通信,而不需要额外的地址译码器。每个连接到总线上的器件都有一个唯一的地址作为识别的标志,都可以发送或接收数据。I2C 总线通信速率受主机控制,标准模式下可达100kbit/s。一般具有I2C

2、总线的器件其SDA、SCL引脚都为集电极(或漏极)开路结构。因此实际使用时,SDA和SCL信号线必须加310K的上拉电阻。总线空闲时均保持高平。I2C总线接法如图1所示。图1 I2C总线连接示意图(1) I2C的主机和从机,发送器和接收器产生I2C总线时钟信号和起始、停止控制信号的器件,称为主机,被主机寻址的器件称为从机。任何将数据传送到I2C总线的器件称为发送器,任何从I2C总线接收数据的器件称为接收器。主机和从机都可作为发送数据器件和接收数据器件。(2) I2C 总线上数据的有效性:时钟线SCL为高电平时,数据线SDA的任何电平变化将被看作总线的起始或停止信号;在数据传送过程中,当时钟线S

3、CL为高电平时,数据线SDA必须保持稳定状态,不允许有跳变;数据线SDA的状态只能在SCL低电平期间才能改变。即进行串行传送数据时,在SCL高电平期间传送位数据,低电平期间准备数据。(3) 从机地址 I2C总线不需要额外的片选信号或地址译码。多个I2C总线接口器件可连接到一条I2C总线上,它们之间通过地址来区分。主机是主控制器件,只有一个主机的不需要地址。其它器件均为从机,均有器件地址,但必须保证同一条I2C总线上的器件地址不能重复。一般从机地址由7位地址位和1位读写位组成,地址位为高7位,读写位为最低位。读写位为0时,表示主机将向从机写入数据;读写位为1时,表示主机将要从从机读取数据。(4)

4、 I2C 总线的通信时序I2C 总线的通信时序如图2所示。图2 I2C 总线的通信时序 首先主机发送一个起始信号。当时钟线SCL处于高电平期间,数据线SDA电平从高到低的跳变形成I2C总线的起始信号,启动I2C总线。 主机逐位发送7位(高位在前,低位在后)从机地址和1位读写控制信号,共8位。需8个时钟。 与传送地址一致的从机发应答信号(ACK)。在第9个时钟周期时将SDA线拉低表示其已收到一个8位数据。若在第9个时钟周期,SDA为高电平时为非应答。 开始传送数据,传送数据数量不限。每个字节(8位)后紧跟1个接收器件发出的应答位。若是主机读取从机数据时,从机发送数据,主机发应答位;若是主机写数据

5、到从机时,主机发送数据,从机发应答位。 数据传输结束时,主机发送1个停止信号,当时钟线SCL为高电平时,数据线SDA由低电平变为高电平时形成终止信号,停止I2C总线通信。(5) 数据传输基本格式如表1。表1 I2C总线数据传输基本格式SA7A1R/WACKD7D0ACKD7D0ASKP起始位7位地址0:写1:读应答位8位数据应答位8位数据应答位0:应答1:非应答停止位其中S、A7A1、R/W、P总是由主机产生;写数据时,ACK由从机产生,D7D0由主机产生;读数据时,ACK由主机产生,D7D0由从机产生。2. I2C总线器件AT24C256 AT24C256 是一个256K 位的串行CMOS型

6、 E2PROM, 可存储32768 个字节。该器件通过I2C总线接口进行操作,其引脚如图3所示,各引脚功能见表2。图3 AT24C256引脚图表2 AT24C256引脚功能说明管脚名称功能说明SCLAT24C256 串行时钟输入管脚。用于产生器件所有数据发送或接收的时钟,是输入管脚。SDA双向串行数据/地址管脚。用于器件所有数据的发送或接收,SDA 是一个开漏输出管脚可与其它开漏输出或集电极开路输出进行线或wire-OR。WP写保护。当WP 脚连接到Vcc ,所有内存变成写保护只能读;当WP 引脚连接到Vss 或悬空,允许器件进行读/写操作。A0 A1器件地址输入。这些管脚为硬连线或者不连接,

7、对于单总线系统最多可寻址4 个AT24C256器件。当这些引脚没有连接时其默认值为0。VSS电源地VCC1.86VNC空脚作为带有I2C总线接口的器件,每个AT24C256都有一个7位的从机地址,其高5 位固定为“10100”,接下来的2 位由AT24C256的引脚A1 A0 硬连线输入决定(A1、A0直接接电源VCC或GND),同一I2C总线上最多可以连接4 个AT24C256器件。AT24C256除了有作为从机的地址,其内部还有作为存储单元的编码子地址,其子地址为双字节(16位),从0000H7FFFH。本设计中只有1 个AT24C256,可将AT24C256的引脚A1、 A0直接接地,其

8、硬件电路如图4所示。则该AT24C256作为从机的7位地址为“1010000”。图4 单个AT24C256连接电路图3. 对AT24C256的读写过程(1) 向AT24C256某一存储单元写入1个字节数据,过程如下: 主机(这里为FPGA控制器)发送一个起始信号,启动发送过程; 主机发送7 位从机地址(这里为1010000)和1位写控制位(为0); 从机(这里为AT24C256)发应答位。在主机发送起始信号和从机地址字节后,AT24C256 监视总线并当其地址与发送的从地址相符时,响应一个应答信号。在第9个时钟,将SDA 线拉为低电平; 主机接收到应答位后,发从机子地址高8位(为AT24C25

9、6某一存储单元地址)。 从机接收完高8位子地址后,发应答位; 主机接收到应答位后,发从机子地址低8位; 从机接收完低8位子地址后,发应答位; 主机接收到应答位后,发送待8位写入数据; 从机接收完8数据后,发应答位,并开始内部数据的擦写; 主机接收到应答位后,发停止位,结束传送,总线挂起。SDA上数据传输格式见表3,数据传送时序如图5所示。表3 向AT24C256写1个数据时总线SDA上数据传输格式SA7A100AD15AD80AD7AD00D7D00/1P起始位7位器件地址写应答位高8位指针地址应答位低8位指针地址应答位写入8位数据应答位停止位主机发送从机发送主机发送从机发送主机发送从机发送主

10、机发送从机发送主机发送图5 向AT24C256写一个数据时序(2) 从AT24C256某一存储单元读出1个字节数据,过程如下: 主机发送一个起始信号,启动发送过程,接着发送7 位从机地址(1010000)和1位写控制位(0); 从机检测到起始信号及本身从地址相符时的从机地址后,发应答位。 主机接收到应答位后,发从机子地址高8位(为AT24C256某一存储单元地址)。 从机接收完高8位子地址后,发应答位; 主机接收到应答位后,发从机子地址低8位; 从机接收完低8位子地址后,发应答位; 主机接收到应答位后,再发送一个起始信号(称为重复起始信号),接着再发送7 位从机地址(1010000)和1位读控

11、制位(为1); 从机检测到重复起始信号及从机地址后,发应答位,并将子地址对应的存储单元数据发送到总线上。 主机接收到应答位后,接着准备从总线接收数据,从总线接收完8数据后。发非应答位和发停止位,结束传送,总线挂起。SDA上数据传输格式见表4所示,数据传送时序如图6所示。表4 从AT24C256上读1个数据时总线SDA上数据传输格式SA7A100AD15AD80AD7AD00SrA7A110D7D00/1P起始位7位器件地址写应答位高8位指针地址应答位低8位指针地址应答位重复起始位7位器件地址读应答位读出8位数据非应答停止位主机发送从机发送主机发送从机发送主机发送从机发送主机发送从机发送从机发送

12、主机发送主机发送图6 从AT24C256读一个数据时序4. FPGA内部电路模拟I2C总线对AT24C256的读写控制电路基本结构框图如图7所示。图7 模拟I2C总线对AT24C256的读写控制框图(1) I2C总线端口I2C总线端口为三态输出,当使能端有效时,总线输出为低电平;当使能端无效时三态门输出为高阻,但由于I2C总线上有上拉电阻,总线保持在高电平或由总线上从机输出数据决定。总线数据始终能被读入。其结构示意图如图8所示。图8 I2C总线端口示意图(2) 位传输控制模块位传输模块以“位”为单位产生各种I2C协议命令(开始、停止和重复开始)以及进行位数据读写。为了读写到稳定的“位”数据,读

13、写1位数据分为4到5个阶段完成。1位数据传输时序要求如图9所示。这样内部读写时钟频率一般采用5倍于SCL时钟总线频率。图9 I2C协议命令和位数据传输的执行时序位传输控制电路根据输入的控制命令,将来自字控制模块的一位待写入的数据送到总线上,或从总线上读入一位数据给字控制模块。当完成1位数据传输时产生读写完成标志,并根据数据传输情况产生忙标志和总线仲裁丢失标志。(3) 字传输控制模块字节传输模块以字节为单位控制I2C总线的数据传输。该模块根据输入控制命令,将存放在发送寄存器中的数据加载到一个移位寄存器,然后逐位发送到位传输模块,再控制位传输模块将数据发送到I2C总线上。或控制位传输模块从总线上逐

14、位接收位数据,暂存到移位寄存器,再转换成字节数据送给数据输出。同时给出相关传输标志。(4) AT24C256读写控制根据输入控制信号和来自位传输模块的反馈标志,将控制信号加到命令寄存器,给字节传输模块提供控制信号;将输入数据或指定单元地址加载到数据传送寄存器;将从字节模块读取的数据回送到数据接收寄存器。 二、FPGA硬件系统电路设计(略)三、I2C总线接口电路VHDL设计1. I2C总线端口(1) 名称:IIC_IO.vhd(2) 功能:I2C总线双向端口电路描述(3) 端口说明方向端口名宽度说明输入Sda_en1数据线三态使能控制端,来自位传输控制模块Scl_en1时钟线三态使能控制端,来自

15、位传输控制模块输出Sda_i1回送的数据线信号,给位传输控制模块Scl_i1回送的时钟线信号,给位传输控制模块双向Sda1I2C的数据线,外接I2C器件Scl1I2C的时钟线,外接I2C器件(4) VHDL描述LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY IIC_IO ISPORT( Scl_en,sda_en: IN STD_LOGIC; Sda,Scl: INOUT STD_LOGIC; Scl_i,sda_i : OUT STD_LOGIC);END IIC_IO;ARCHITECTURE one OF IIC_IO ISBEGIN

16、Sda_i=sda; Scl_i=scl; Scl=0 WHEN scl_en=0 ELSE Z; Sda=0 WHEN sda_en=0 ELSE Z;END one;2. 位传输控制模块(1)名称:bit_txd_rxd.vhd(2)功能:实现位数据或协议命令的传输(3)端口说明方向端口名宽度说明输入Rst1复位信号,低电平复位clk_sys1系统时钟ena1系统使能信号,高电平有效cmd4控制命令,由字节传输模块给出Bit_data_wr1待写入总线的1位数据Scl_i1总线时钟输入Sda_i1总线数据输入输出Scl_oen1总线时钟输出使能Sda_oen1总线数据输出使能Bit_fin

17、ish 1完成1位读写的标志,1为完成,0为未完成busy1总线忙标志,1为忙,0为闲lose1总线仲裁丢失标志,1为出错,0为正确Bit_data_rd1从总线读出的1位数据(4) VHDL描述LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_Arith.ALL;USE IEEE.STD_LOGIC_Unsigned.ALL;ENTITY bit_txd_rxd ISGENERIC (n:INTEGER:=48);-分频系数PORT( Clk_sys: IN STD_LOGIC; Rst,ena: IN STD_LOG

18、IC; cmd: IN STD_LOGIC_VECTOR(3 DOWNTO 0); Bit_data_wr: IN STD_LOGIC;- Scl_i,sda_i : IN STD_LOGIC; Scl_oen,sda_oen: OUT STD_LOGIC; Busy,Lose: OUT STD_LOGIC; Bit_data_rd,Bit_finish: OUT STD_LOGIC);END bit_txd_rxd;ARCHITECTURE two OF bit_txd_rxd ISType state_t IS (bit_idle,start_a,start_b,start_c,start

19、_d,start_e,stop_a,stop_b,stop_c,stop_d, write_a, write_b, write_c, write_d,read_a, read_b, read_c, read_d);SIGNAL sta_p: state_t;CONSTANT n:INTEGER:=48; -产生500KHz的分频系数SIGNAL en_500k: STD_LOGIC;-500KHz时钟使能信号SIGNAL Scl_a,Sda_a, Scl_b,Sda_b:STD_LOGIC;-同步SCL和SDA中间信号SIGNAL scl_edg: STD_LOGIC;-SCL的边沿信号SIG

20、NAL scl_oen_r, sda_oen_r: STD_LOGIC;-总线使能信号SIGNAL sda_chk: STD_LOGIC;-写数据时,检查总线信号SIGNAL dscl_oen,slave_wait: STD_LOGIC;-时钟延迟等待的信号SIGNAL Sda_S,Sda_P: STD_LOGIC;-启动、停止标志位SIGNAL Busy_r,Lose_r: STD_LOGIC;-忙标志、丢失标志信号SIGNAL stop_cmd,stop_cmd_r: STD_LOGIC;-停止命令信号BEGINPROCESS (clk_sys,rst) -同步SCL和SDA的输入信号BE

21、GIN IF rst=0 THEN Scl_a=1; Sda_a=1; Scl_b=1; Sda_b=1; ELSIF RISING_EDGE(clk_sys) THEN -暂存SCL、SDA的值 Scl_a= Scl_i; Sda_a= Sda_i; Scl_b= Scl_a; Sda_b= Sda_a;END IF;END PROCESS;Scl_edg=scl_a AND( NOT Scl_b);-检测时钟SCL上升沿PROCESS (clk_sys) -产生数据输出信号,在SCL上升沿时锁存SDA上的数据值BEGIN IF RISING_EDGE(clk_sys) THEN IF sc

22、l_edg=1 THEN Bit_data_rd=Sda_a; END IF; END IF; END PROCESS;-从节点未准备好时,下拉SCL延迟周期;当给出的SCL使能为1时,检测SCL总线为0时,则节点未准备就绪,产生等待信号。PROCESS (clk_sys) BEGIN IF RISING_EDGE(clk_sys) THEN dscl_oen=scl_oen_r; END IF;END PROCESS;Slave_wait=dscl_oen AND (NOT scl_a); PROCESS (clk_sys,rst) -将24M系统时钟分频产生500KHz时钟使能控制信号VA

23、RIABLE cnt: INTEGER RANGE 0 TO n-1;-时钟分频计数器BEGIN IF rst=0 THEN cnt:=0; en_500k=1; ELSIF RISING_EDGE(clk_sys) THEN IF clk_cntn-1 THEN -n为分频系数 IF ena=1 THEN cnt:= cnt+1; en_500k=0; END IF; ELSE IF Slave_wait=0 THEN-从节点准备好,给出时钟使能 cnt:=0; en_500k=1; ELSE -从节点未准备好,延迟等待 cnt:= cnt; en_500k=0; END IF; END I

24、F; END IF; END PROCESS;-生成启动标志和停止标志-在SCL高电平时,检测SDA的下降沿(起始信号),产生启动标志-在SCL高电平时,检测SDA的上升沿(停止信号),产生停止标志PROCESS (clk_sys,rst) BEGIN IF rst=0 THEN Sda_S=0;-启动标志复位 Sda_P=0;- 停止标志复位 ELSIF RISING_EDGE(clk_sys) THEN Sda_S=(NOT Sda_a ) AND Sda_b AND Scl_a ;-生成启动标志 Sda_P=Sda_a AND ( NOT Sda_b ) AND Scl_a; -生成停止

25、标志 END IF;END PROCESS;-生成总线忙标志-检测到启动信号发生,但无停止信号发生时表示总线处于忙状态PROCESS (clk_sys,rst) BEGIN IF rst=0 THEN Busy_r=0; ELSIF RISING_EDGE(clk_sys) THEN Busy_r=(Sda_S OR busy_r) AND (NOT Sda_P); END IF;END PROCESS;Busy=busy_r;-忙标志输出-产生仲裁丢失标志,-当没有停止请求时,检测到停止信号,产生仲裁丢失标志-当驱动SDA总线为高时,但检测SDA一直为低,产生仲裁丢失标志PROCESS (c

26、lk_sys,rst) BEGIN IF rst=0 THEN stop_cmd=0;-停止命令信号 stop_cmd_r =0; Lose_r=0; ELSIF RISING_EDGE(clk_sys) THEN IF cmd= 0010 THEN -有停止命令 stop_Cmd=1; ELSE stop_Cmd=0; END IF; stop_Cmd_r = stop_Cmd; Lose_r=(Sda_P AND (NOT stop_Cmd_r ) OR(NOT sda_a AND sda_chk AND sda_oen_r);-丢失标志 END IF;END PROCESS;Lose=L

27、ose_r;-位传输状态机Scl_oen=scl_oen_r;Sda_oen=Sda_oen_r;PROCESS(clk_sys,rst) BEGIN IF rst=0 THEN Sta_p=bit_idle;-初始准备状态 bit_finish=0; -1位信号发送或接收完成标志 Scl_oen_r=1;-时钟输出使能 Sda_oen_r =1;-数据输出使能 Sda_chk=0;-不检查输出 ELSIF RISING_EDGE(clk_sys) THEN IF Lose_r=1 THEN-数据传输信号丢失 Sta_p=bit_idle; bit_finish =0; Scl_oen_r =1; Sda_oen_r =1; Sda_chk=0; ELSE bit_finish -准备状态 Scl_oen_r =scl_oen_r;-保持SCL在同一状态 Sda_oen_r =sda_oen_r; -保持SDA在同一状态 Sda_chk sta_p sta_p sta_p sta_p sta_p sta_p=start_b;

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1