ImageVerifierCode 换一换
格式:DOCX , 页数:26 ,大小:29.59KB ,
资源ID:4872985      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/4872985.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(核高基重大专项课题申报指南.docx)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

核高基重大专项课题申报指南.docx

1、核高基重大专项课题申报指南附件1 国家科技重大专项核心电子器件、高端通用芯片及基础软件产品2013年课题申报指南(公开发布)课题1-1 安全可靠高性能低功耗嵌入式微处理器研制及产业化应用1.研究目标面向SoC产品需求,在本专项“十一五”高性能嵌入式微处理器及相关成果和技术的基础上,完善相关的产品开发和应用环境及产业生态。通过安全可靠嵌入式微处理器的大批量应用,形成高性能低功耗微处理器产品的可持续发展能力,增强国产SoC芯片和整机行业的竞争力。2.考核指标在课题执行期间,实现累计1亿片以上采用安全可靠嵌入式微处理器的SoC产品的应用。为扩大基于国产嵌入式微处理器和SoC应用范围,加快在量大面广的

2、消费类整机上的拓展和替代,具体可包含以下几个领域:(1)数字电视产品;(2)智能移动终端产品;(3)计算机外设或网络设备产品;(4)医疗电子设备及终端产品;(5)仪表终端或计量终端。3.研发周期2013年1月-2015年12月。4.其他要求(1)课题安排:公开发布,支持2家。(2)课题资金资助方式为:事前立项、事后补助(无预拨)。课题所需经费依据实际需要编制,中央财政资金每家不多于2500万元,企业自筹资金不低于中央财政资金的1倍,地方政府可为本课题提供配套资金。(3)申报单位要求:国内嵌入式微处理器优势企业独立申报,与国内SoC企业、嵌入式软件企业采用协作方式共同完成。在课题研发周期内,每家

3、应至少在上述5个领域中的2个领域各达到1000万片以上的应用量,并且累计应用量不低于5000万片。课题2-1 商用汽车车身电子控制芯片和嵌入式软件研发与产业化1.研究目标围绕商用汽车车身电子控制器的需求,基于国产嵌入式微处理器和嵌入式基础软件,开展车身电子控制芯片的关键技术研究和产品原型样机开发及小批量应用;作为前装设备,通过汽车整车/汽车电子专业企业的测试和考核,具备批量进入汽车市场的条件。2.考核指标(1)完成基于安全可靠嵌入式32位微处理器的商用汽车车身的核心电子控制芯片研制;(2)芯片须通过汽车电子相关标准符合性测试,如温度、震动、EMC、ESD等; (3)不同车型的在线参数设定和嵌入

4、式软件研发;(4)基于该样机的国产在线故障诊断软件;(5)样机获得汽车整车/汽车电子专业企业的测试合格报告;(6)在1-2个整车企业各自完成小批量应用示范,应用数量达到5万套。3.研发周期2013年1月-2015年12月。4.其他要求(1)课题安排:公开发布,支持2家。(2)课题资金资助方式为:事前立项、事后补助(预拨30%)。课题所需经费依据实际需要编制。中央财政资金每家不多于3000万元,地方财政资金不低于中央财政资金的0.5倍,企业自筹资金不低于中央财政资金的2.5倍。(3)申报单位要求:由汽车电子整机生产企业或汽车整车厂牵头(答辩时应提供实施本课题已经具备的前期研发电子控制系统实物成果

5、),联合芯片企业共同承担,要求汽车电子整机生产企业、汽车整车厂和芯片企业三方联合申报。课题2-2 移动智能通信终端SoC研发及产业化1.研究目标研制采用安全可靠嵌入式微处理器的移动智能终端SoC产品并与专项已部署的移动智能操作系统配合,形成移动智能通信终端整机解决方案,实现规模应用,重点支持面向公用移动通信网络市场的智能终端SoC芯片,兼顾支持面向专用移动通信网络市场的智能终端SoC芯片。2.考核指标(1)采用符合重大专项要求的安全可靠嵌入式微处理器(包括自主研发嵌入式微处理器),完成移动智能终端SoC设计,并与专项已部署的移动智能操作系统配合,形成移动通信终端整机应用;(2)面向公用移动通信

6、网络的智能终端SoC芯片,每家销售200万颗;(3)面向专用移动通信网络的智能终端SoC芯片,销售100万颗。3.研发周期2013年1月-2015年12月。4.其他要求(1)课题安排:公开发布,支持3家。(2)课题资金资助方式为:事前立项、事后补助(预拨30%)。课题所需经费依据实际需要编制。面向公用移动通信网络的智能终端支持2家,中央财政资金每家不多于8000万元;面向专用移动通信网络的智能终端支持1家,中央财政资金不多于4000万元。地方财政资金不低于中央财政资金的1倍,企业自筹资金不低于中央财政资金的2倍。(3)申报单位要求:由具备移动智能通信终端SoC研发和产业化基础的单位牵头(答辩时

7、应提供实施本课题已经具备的前期研发实物成果),联合专项已部署的移动智能操作系统课题承担单位、鼓励移动通信智能终端骨干企业共同承担。课题3-1 DDR3动态随机存储器产品研发及产业化1.研究目标开发兼容JEDEC国际标准的大容量、高性能、低功耗DDR3 DRAM产品和缓存控制器产品。课题所开发的DDR3 DRAM芯片支持x4、x8 、x16工作模式,容量不低于(含)2Gbit,数据速率达到1600Mbps,并实现量产销售。2.考核指标(1)支持x4、x8、x16 的工作模式;(2)标称工作电压1.5v,可选低压1.35v;(3)单片容量不低于(含)2Gbit ;(4)数据速率1066Mbps-1

8、600Mbps;(5)动态随机存储器缓存控制器支持国际JEDEC-DDR3 1066Mbps-1600Mbps接口标准;(6)申请相关专利10项;(7)累计形成200万颗的规模应用。3.研发周期2013年1月-2015年12月。4.其他要求(1)课题安排:公开发布,支持1家。(2)课题资金资助方式为:前补助。课题所需经费依据实际需要编制。中央财政资金不多于5000万元,地方财政资金不低于中央财政资金的0.5倍,企业自筹资金不低于中央财政资金的2倍。(3)申报单位要求:由具备DDR3动态随机存储器产品研发和产业化基础的单位牵头申报(答辩时应提供实施本课题已经具备的前期研发实物成果),联合国内存储

9、领域优势单位共同承担。课题3-2 存储器与存储控制器SoC产品的批量应用1.研究目标在专项“十一五”研究成果的基础上,进一步提高DDR2 DRAM产品的可靠性和成品率,扩大应用领域;针对移动共享存储、移动安全存储两类存储控制器SoC产品,重点完善系统适配、可靠性和可生产性产品关键环节。2.考核指标(1)DDR2 DRAM:提供应用方案2个以上;实现DDR2 DRAM 1000万颗销售。(2)移动共享存储:存储容量可以支持16GB;销售超过50万片。(3)移动安全存储:符合安全要求,具有身份认证;读写速度超过90MB/s;销售超过50万片。3.研发周期2013年1月-2015年12月。4.其他要

10、求(1)课题安排:公开发布,支持3家。(2)课题资金资助方式为:事后立项、事后补助。课题所需经费依据实际需要编制。DDR2 DRAM类支持1家,中央财政资金不多于5000万元;移动共享存储类、移动安全存储类各支持1家,中央财政资金每家不多于1000万元。(3)申报单位要求:由具备存储器与存储控制器SoC产品研发和产业化基础的企业独立承担(答辩时应提供实施本课题已经具备的前期研发实物成果),1家单位申请多项任务时,每项任务需编制1本申报书。课题4-1 高品质电视图像显示处理芯片研发及小批量应用1.研究目标突破超高分辨率、3D显示、高动态等显示处理关键技术,形成面向大屏幕平板电视的显示与画质处理完

11、整解决方案。研制满足产业需求的显示与画质处理芯片,完成流片验证,与国产微处理器芯片一起形成数字电视整机样机,实现小批量产品应用。2.考核指标(1)突破高端数字电视显示处理关键技术,达到当期国际同类技术产品水平;(2)支持4倍高清、3D显示处理、倍速驱动和高动态背光技术;(3)与国产微处理器芯片配合,完成高画质图像显示处理芯片研制与验证,形成解决方案;(4)申请相关专利15项以上,其中国际专利5项以上;(5)高画质图像显示处理芯片经过第三方评测;(6)结合大屏幕新型显示屏,形成高端电视整机解决方案,实现小批量应用,应用规模达到1000台。3 研发周期2013年1月-2015年12月。4 其他要求

12、(1)课题安排:公开发布,支持2家。(2)课题资金资助方式为:前补助。课题所需经费依据实际需要编制。中央财政资金每家不多于4000万元,企业自筹资金不低于中央财政资金的2.5倍,地方政府可为本课题提供配套资金。(3)申报单位要求:由具备完整系统解决方案能力的优势整机企业牵头申报,联合优势数字电视芯片设计企业、科研单位或高校共同承担。课题4-2 数字电视SoC芯片产品的批量应用1.研究目标面向我国数字电视市场,采用基于国产嵌入式微处理器开发的数字电视SoC芯片,开发数字电视整机,形成数字电视整机的规模化应用,带动基于国产嵌入式微处理器的数字电视SoC芯片进入批量应用。面向我国数字电视机顶盒市场,

13、采用基于国产嵌入式微处理器的数字电视SoC芯片,开发低成本接收机顶盒,形成机顶盒的规模化应用,带动基于国产嵌入式微处理器的SoC机顶盒整机进入批量应用。2.考核指标数字电视整机采用国产高性能微处理器的数字电视整机实现100万台量产应用。数字电视机顶盒采用国产高性能微处理器的数字电视机顶盒实现1000万台批量应用。3.研发周期2013年1月-2015年12月。4.其他要求(1)课题安排:公开发布,支持2家。(2)课题资金资助方式为:事后立项、事后补助;课题所需经费依据实际需要编制。数字电视整机支持1家,中央财政资金不多于10000万元;数字电视机顶盒支持1家,中央财政资金不多于4000万元。(3

14、)申报单位要求:数字电视整机:由具有优势的数字电视整机企业独立承担;数字电视机顶盒:由具有优势的数字电视机顶盒企业独立承担。1家单位申请两项任务时,每项任务需编制1本申报书课题4-3 高清晰度实时视频监控SoC研发及应用1.研究目标采用国产嵌入式微处理器/数字信号处理器,研制视频监控SoC芯片,开发高清网络摄像机(HD IP Camera)、数字视频服务器(DVS)或数字硬盘录像机(DVR)等视频监控类产品,实现该SoC芯片在视频监控类产品领域的批量应用。2.考核指标(1)采用国产嵌入式微处理器/数字信号处理器;(2)突破自主音视频编解码、视频预处理、智能背景去除、人脸检测硬件加速等关键技术;

15、(3)支持高清视频编码压缩;(4)支持数据流加密;(5)申请相关专利10项以上;(6)视频监控SoC芯片在视频监控类产品领域实现产业化,累计销售超过10万片。3. 研发周期2013年1月-2015年12月。4. 其他要求(1)课题安排:公开发布,支持2家。(2)课题资金资助方式为:事前立项、事后补助(预拨30%)。课题所需经费依据实际需要编制。中央财政资金每家不多于5000万元,地方财政资金不低于中央财政资金的1倍,企业自筹资金不低于中央财政资金的2倍。(3)申报单位要求:由国内市场占有率居领先地位的视频监控整机企业、视频监控SoC芯片设计企业或有国产软硬件系统应用经验的企业牵头申报(答辩时应

16、提供实施本课题已经具备的前期研发实物成果),联合相关优势单位共同承担。课题5-1 高性能IP核研发1.研究目标面向通信、计算机、消费类电子产品等需求,在“十一五”研究成果基础上,立足国内工艺线,突破基于频谱判决的自适应连续时间线性均衡技术、时钟与数据恢复电路的跟踪相位平滑技术等关键技术,研制出USB3.0、PCI-E2.0、SATA3.0高速串行接口控制器IP核和支持多种CMOS工艺的视频AFE系列IP核产品,以满足现代通信、移动存储、多媒体及计算机等应用领域对高速数据传输和高速高精度视频信号处理的需求。2.考核指标(1)基于65nm及以下国内先进工艺和“十一五”专项取得的SERDES PHY

17、 IP核成果,研制USB3.0、PCI-E2.0和SATA3.0控制器IP核(包括HOST和DEVICE);USB3.0 IP核需符合USB 3.0标准,兼容USB 2.0标准;PCI-E2.0 IP核需支持多条数据通路;满足相应的接口控制标准协议,完成接口数据协议的解析和控制功能,实现主/从等接口模式控制;(2)基于国内主流SoC工艺,开发视频AFE系列IP核产品;ADC分辨率10位,最高采样速率170MSPS;支持多通道模拟视频输入,最高采样频率可支持1080P和UXGA视频格式;模拟视频信号PGA控制位为10位;(3)按照规范提交IP核仿真、集成、验证等所需的文件或资料并提供验证平台;(

18、4)完成工艺流片验证测试,形成IP硬核,通过第三方测评;(5)实现IP核在SoC产品中的应用验证。3.研发周期2013年1月-2014年12月。4.其他要求(1)课题安排:公开发布,支持4家。(2)课题资金资助方式为:前补助。课题所需经费依据实际需要编制。USB3.0、PCI-E2.0、SATA3.0 IP核各支持1家,中央财政资金每家不多于1200万元; AFE系列IP核支持1家,中央财政资金不多于1500万元。企业自筹资金不低于中央财政资金的1倍,地方政府可为本课题提供配套资金。(3)申报单位要求:由具有较好基础的IP核研发单位牵头申报,联合芯片制造企业、SoC设计企业或应用企业共同承担。

19、1家单位申请多项任务时,每项任务需编制1本申报书。课题5-2 数字信号处理器芯片的批量应用1.研究目标面向移动通信设备与智能终端、工业控制和消费类电子等领域应用需求,研制32/16位单片高性能通用数字信号处理器、16位单片高性能通用数字信号处理器、高性能低功耗数字信号处理器IP核产品,相关应用开发系统及集成环境,实现批量应用。2.考核指标(1)32/16位单片高性能通用数字信号处理器自主知识产权的32位单片高性能通用数字信号处理器产品;与数字信号处理器产品配套的应用开发系统和应用软件库;课题执行期内在移动通信基站和相关领域实现累计销售10万片以上。(2)16位单片高性能通用数字信号处理器自主知

20、识产权的16位单片高性能通用数字信号处理器产品;与数字信号处理器产品配套的应用开发系统和应用软件库;课题执行期内在移动通信基站和相关领域实现累计销售50万片以上。(3)高性能低功耗数字信号处理器IP核自主知识产权的高性能低功耗数字信号处理器IP核产品;与数字信号处理器核产品配套的IP封装、仿真调试环境、综合脚本等集成环境及相关系统芯片集成服务;课题执行期内集成本课题数字信号处理器IP核的SoC芯片产品累计销售100万片以上。3.研发周期2013年1月-2015年12月。4.其他要求(1)课题安排:公开发布,支持3家。(2)课题资金资助方式为:事后立项、事后补助。课题所需经费依据实际需要编制。3

21、2/16位单片高性能通用数字信号处理器支持1家,中央财政资金不多于2000万元;16位单片高性能通用数字信号处理器、高性能低功耗数字信号处理器IP核各支持1家,中央财政资金每家不多于1000万元。(3)申报单位要求:由具有数字信号处理器研制经验的优势企业独立申报(应拥有课题对应产品的样品和配套开发软件,并符合产品性能指标应用要求)。1家单位申请多项任务时,每项任务需编制1本申报书。课题5-3 自主IP核在SoC芯片中的批量应用1.研究目标面向通信、计算机、消费类电子产品等需求,在“十一五”国产SoC产品研究成果的基础上,立足国内工艺线,实现ADC/DAC类、高速串行接口类、SRAM类、FPGA

22、类、NVM类和射频类等6类IP核在SoC芯片中的应用推广和产业化。2.考核指标(1)位数不低于14位、转换速度不低于100MSPS的ADC/DAC类IP核累计实现在10万颗以上SoC中的应用;(2)接口速度2.5 Gbps以上的高速串行接口类IP核累计实现在50万颗以上SoC中的应用;(3)存储容量达到1MB以上的SRAM类IP核累计实现在100万颗以上SoC中的应用;(4)有效门容量20万门以上且工作主频200MHz以上FPGA类IP核累计实现在10万颗以上SoC中的应用;(5)存储容量64kB以上的NVM类IP核累计实现在1000万颗以上SoC中的应用;(6)最高载波频率达到6GHz以上的

23、多模多频无线收发器类射频IP核累计实现在50万颗以上SoC中的应用。3.研发周期2013年1月-2015年12月。4.其他要求(1)课题安排:公开发布,支持6家。(2)课题资金资助方式为:事后立项、事后补助。课题所需经费依据实际需要编制。ADC/DAC类、高速串行接口类、SRAM类、FPGA类、NVM类和射频类各支持1家,中央财政资金每家不多于1000万元。(3)申报单位要求:由具有较好基础的IP核研发单位、芯片制造企业或SoC设计企业独立申报。1家单位申请多项任务时,每项任务需编制1本申报书。课题5-4 单片可编程逻辑器件的批量应用1.研究目标研制通用可编程逻辑器件产品及其配套工具,形成有市

24、场竞争力的产品,实现批量应用。2.考核指标(1)研制具有自主知识产权的可编程逻辑器件产品以及配套工具。(2)课题执行期内销售数量50万片。3.研发周期2013年1月-2014年12月。4.其他要求(1)课题安排:公开发布,支持1家。(2)课题资金资助方式为:事后立项、事后补助。课题所需经费依据实际需要编制。中央财政资金不多于1000万元。(3)申报单位要求:由具有研制可编程逻辑器件产品基础的单位独立申报(应拥有课题对应产品的样品和配套开发软件,并符合应用要求)。课题6-1 基于国产EDA工具、处理器和IP核的应用推广平台建设1.研究目标支撑“核高基”专项国产EDA工具、嵌入式微处理器、IP核在

25、国内IC设计行业的产业化应用及示范推广,促进专项科研成果的产业化。建立国产EDA工具、嵌入式微处理器、IP核协同互动的软硬件技术服务平台,实现与国际相关主流产品在国内IC设计行业的共存并用,并逐步在局部领域形成竞争优势。2.考核指标(1)要求联合申报的各个单位在“十一五”基础上新增10家国内芯片设计企业,完成不少于10款采用国产嵌入式微处理器的SoC产品开发;(2)要求联合申报的各个单位在“十一五”基础上新增10家国内芯片设计企业,完成不少于10款采用国产IP核的SoC产品开发;(3)要求联合申报的各个单位举办国产EDA工具培训不少于5次,国产EDA工具推广应用会不少于5次,并应有人数规模,并

26、采用国产EDA工具设计10款SoC芯片;(4)采用国产EDA工具设计芯片的企业均应提供EDA工具使用报告和相关测试报告给国产EDA工具开发单位,以利于国产EDA工具的改进和提升,增强国产EDA工具的市场竞争力。3.研发周期2013年1月-2015年12月。4.其他要求(1)课题安排:公开发布,支持1家。(2)课题资金资助方式为:前补助。课题所需经费依据实际需要编制。中央财政资金不多于4000万元。地方配套资金不低于中央财政资金的1倍。(3)申报单位要求:由1家国家集成电路设计产业化基地或集成电路公共服务平台牵头申报,联合其他地区(不超过5家)产业化基地或集成电路公共服务平台共同承担,本课题联合

27、单位允许多于2家。课题7-1 汽车电子高可靠基础软件平台研制和应用1.研究目标针对汽车整车网络化、智能化和安全、节能方面的发展趋势,结合汽车电子软件平台化的需求,研制满足ISO 26262功能安全规范要求的高可靠实时嵌入式操作系统,及覆盖系统架构设计与验证、整车网络设计与验证、电子控制系统功能设计与验证、测试与标定等汽车电子开发全过程的支撑环境,实现汽车电子复杂关键零部件电控系统和新能源汽车电控系统的应用示范与推广。2.考核指标技术指标:(1)实时嵌入式操作系统产品满足符合ISO 26262功能安全规范要求、具备故障诊断能力,支持分布式处理与功能隔离保护,具有高度可配置的特性,最小配置小于10

28、K,系统开销小于10%;(2)集成化开发环境产品支持系统架构设计、整车网络设计与验证、符合MISRA C规范的安全代码生成、代码安全验证以及系统仿真测试;(3)整车通信支持CAN、LIN等总线协议、支持高速和低速CAN网络管理策略,支持3个以上汽车电子控制器协同运行;(4)提供不少于3种复杂关键零部件电控系统、不少于3种处理器的软硬件参考实现。产业化指标:(1)实现3款以上电动助力转向、ABS、发动机控制等复杂关键零部件电控系统和新能源汽车电控系统产品的应用推广,关键零部件电控系统符合整车厂试验要求,试验公里数大于3万公里;(2)实现汽车电子基础软件平台在不少于4家整车厂、每个整车厂不少于2个

29、关键零部件电控系统的应用,应用规模总数不少于10万台套。3.研发周期2013年1月-2015年12月。4.其他要求(1)课题安排:公开发布,支持1家。(2)课题资金资助方式为:前补助。课题所需经费依据实际需要编制。中央财政资金不多于6000万元。地方配套资金不低于中央财政资金的0.5倍,企业自筹资金不低于中央财政资金的1.5倍。(3)申报单位要求:由国内实时控制类操作系统技术与产品研发优势企业牵头申报,可联合零部件企业或4家整车厂商共同承担,本课题联合单位允许多于2家。课题8-1 智能数字电视终端基础软件研发及产业化1.研究目标针对智能数字电视终端高清交互、三网融合、多业务集成的特点,结合终端

30、软件平台互联网化、业务平台化、云端融合化的需求,重点突破能力开放、云端融合等关键技术,研制基于开源与开放平台技术的、自主可控的数字电视智能终端基础软件及应用平台,支持多感知人机交互体验和新型数字电视应用业务快速开发与部署,实现内容安全管控,云端融合的平台体系架构,支持第三方应用扩展,形成专利和规范。推动国产智能数字电视终端软件平台及SoC在国产智能数字电视终端的规模化应用,开展交互娱乐、应用商店、电视商务等新型数字电视应用系统示范。2.考核指标技术指标:(1)支持并形成智能数字电视终端平台系列规范; (2)形成智能数字电视终端软件平台产品并有限开源,嵌入式操作系统支持多核结构、支持国产主流So

31、C芯片;兼容HTML5等国际主流标准;支持应用服务的动态加载及平台能力扩展;提供数字电视用户管理、应用与内容管理、安全支付等能力;实现云端适配机制,提供开放的API实现云服务集成;实现可扩展的多媒体框架,支持H.264、MPEG1 Layer 1/2等主流音视频编解码格式;支持Web App、Java等主流应用开发;支持2D/3D特效;支持数字家庭终端的智能发现、智能互联与协同服务;(3)支持视觉感知、手势控制、语音控制、多屏互动等新型交互方式; (4)支持数字电视内容版权保护、用户数据安全存储、应用软件安全认证、平台API访问控制等平台安全机制;(5)支持数字电视应用的开发与调试,并提供终端仿真能力;(6)提供交互娱乐、应用商店、电视商务等三个以上新型数字电视示范应用系统及200个以上应用;(7)专利申请、软件著作权登记等知识产权不少于30项;经济效益和产业化指标:(1)建立开发者社区,拥有2000人以上的活跃开发人员;(2)每家实现智能数字电视终端软件平台产品装机量100万台以上。3.研发周期

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1