ImageVerifierCode 换一换
格式:DOCX , 页数:7 ,大小:21.71KB ,
资源ID:4792867      下载积分:2 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/4792867.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(altiumdesignerSummer09出现的问题解决方案.docx)为本站会员(b****4)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

altiumdesignerSummer09出现的问题解决方案.docx

1、altiumdesignerSummer09出现的问题解决方案altium-designer-Summer09出现的问题解决方案Lt Daltium designer Summer09出现的问题解决方案在编译原理图时,引脚和连线旁边出现很多红线,提示 error:signal with no driver。原理图没有参加到Project里。第一次导入没问题,但是改了个元件的封装,在更新一下DesignUpdate SCH,点击导入时出现 Unkown Pin。解决方案一:把第一张PCB删掉,新建一个PCB再倒入。解决方案二:把改正的元件在PCB中删除,再倒入。以上问题本应该是没问题的,但是可能

2、是我们使用的盗版软件的原因。 用altium designer画完图编译后,出现几百警告,几乎的所有的都是Off grid pin画的图在工程中去编译,独立的不能编译,如果文件不在工程中的话,就会出现你说的不在网络的提示。你的元件没有在原理图上真正形成电气上的连接。你的元件库没有被软件别。没有你建一个工程文件,把你的原理图放在里去做编译,这样就不会出错了。是因为你原理图中的元件引脚尺寸和你设置的栅格尺寸不对应,导致系统无法识别而报错,引脚长度尺寸必需设置成栅格尺寸的整数倍!你把你做的原理图元件重新再画一遍,再编译,问题解决!双面板应该都有哪些Layer?Top Layer 顶层铜皮,双面板必须

3、要Bottom Layer 底层铜皮,双面板必须要Top OverLayer 顶层丝印,一般需要,也有节约本钱不做的。Bottom OverLayer 底层丝印,一般不需要,底层放原件的话,也可以加。Top/Bottom Soldermask 顶层底层阻焊层,就是“绿油,一般需要,也有节约本钱不做的。Mechinical 1/4 机械层1/4,板边以及板内开槽,1无金属化,4有金属化。Keepout 禁止布线区域,不自动布线的话可以不要。然而中国的现实是用Keepout做板框成了行规,你要正规地给他们机械层往往还不会做了。Top/Bottom Pastemask 顶层底层钢板层,如果要批量焊接

4、SMD器件的板子,需要定做钢板,这两层不在PCB上,是生产需要的工装.Multilayer 多层,在所有层上都存在的东西,比方直插器件的焊盘,这层一般是必须的,不要试图关闭它。 在用 Altium design 进行规那么检测的时候 出现Un-Routed Net Constraint错误 这是什么意思啊 怎么解决Un-Routed Net Constraint:该规那么用于检测网络布线的完成状态。网络布线的完成状态定义为已经完成布线的连线/连线的总数100%。即检查没有布线的网络。设计规那么“Electrical电气规那么类。“Routing布线规那么类。“SMTSMT元件规那么类。“Mas

5、k阻焊膜规那么类。“Plane内部电源层规那么类。“Testpoint测试点规那么类。“Manufacturing制造规那么类。“High Speed高速电路规那么类。“Placement布局规那么类。“Signal Integrity信号完整性规那么类。 关于Silkscreenovercomponentpads的错误提示的解决方法见设计 - 规那么 - Design Rules - Manufacturing - Silkscreen over component pads - SilkscreenOverComponentPad,默认的间距是10mil,有时候这个间距大于元件PCB封装设

6、计的实际情况,所以规那么检查的时候会有警告冒出来。解决方法:修改这一规那么,使得间距为0mil。altium designer 警告minimum solder mask sliver把这个距离设置为0altium designer为什么封装里焊盘和丝印层的线距离近了也报错?AD09新增的几个规那么: MinimumSolderMaskSliver、SilkscreenOverComponentPads、SilkToSilkClearance,默认是0.254mm,可以改小一些就OK1添加过孔并切换板层在布线过程中按数字键盘的“*或“+键添加一个过孔并切换到下一个信号层。按“-键添加一个过孔并

7、切换到上一个信号层。该命令遵循布线层的设计规那么,也就是只能在允许布线层中切换。单击以确定过孔位置后可继续布线。2添加过孔而不切换板层按“2键添加一个过孔,但仍保持在当前布线层,单击以确定过孔位置。3添加扇出过孔按数字键盘的“/键为当前走线添加过孔,单击确定过孔位置。用这种方法添加过孔后将返回原交互式布线模式,可以马上进行下一处网络布线。本功能在需要放置大量过孔如在一些需要扇出端口的器件布线中时能节省大量的时间。4布线中的板层切换当在多层板上的焊盘或过孔布线时,可以通过快捷键L把当前线路切换到另一个信号层中。本功能在布线时当前板层无法布通而需要进行布线层切换时可以起到很好的作用。5.PCB板的

8、单层显示在PCB设计中,如果显示所有的层,有时显得比拟零乱,需要单层显示,仔细查看每一层的布线情况,按快捷键Shift + S就可单层显示,选择那一层的标签,就显示那一层;在单层显示模式下,按快捷键Shift + S又可回到多层显示模式。在Altium Designer 电气检查中出现Floating Power Object GND是什么意思,怎么办呢有一个引脚你没有接地,在画芯片原理图的时候那个引脚配置成为了GND,所以要是你没有接地的话电气规那么检查的时候就会报错,如果你那个引脚不需要接地的话,你可以放置NO ERC,就是一个小红X,工具栏上面有,你也可以在place下面放置解决方法如下

9、:在自己画的封装库中的元器件的方向反了,也就是原本带有热点的一端要放在外面这个网络没有连接. Altium Designer :原理图compile,warning: NET XXX has no driving source? 这个和制作封装时的管脚的属性的定义(比方,输入,输出,电源等)和你原理图的具体连接方式有关.如果你一个芯片的某个管脚定义为输入脚,而另一个芯片的一个脚的属性你没定义,把这两个脚连接,就会出现这个警告.没关系的,你确认没错的话无视于他好了,继续做下去.两个互相连在一起的拐脚的性质不一样,比方说一个拐脚是passive,而跟它连在一起的脚为output,那么就出现这样的错

10、误。要把它改为一个是output,另一个为input,那就行了。这种错误在dxp,altiumdesigner里比拟好改,直接双击元件,左下角的按钮editpins里面该type就行了,在99se里可能麻烦点。布线的原那么如下:输入输出端用的导线应尽量防止相邻平行。最好加线间地线,以免发生反应藕合。印制摄导线的最小宽度主要由导线与绝缘基扳间的粘附强度和流过它们的电流值决定。当铜箔厚度为0.05mm、宽度为115mm 时通过2A 的电流,温度不会高于3,因此导线宽度为1.5mm 可满足要求。对于集成电路,尤其是数字电路,通常选0.020.3mm导线宽度。当然,只要允许,还是尽可能用宽线尤其是电源

11、线和地线。导线的最小间距主要由最坏情况下的线间绝缘电阻和击穿电压决定。对于集成电路,尤其是数字电路,只要工艺允许,可使间距小至58mm。印制导线拐弯处一般取圆弧形,而直角或夹角在高频电路中会影响电气性能。此外,尽量防止使用大面积铜箔,否那么长时间受热时,易发生铜箔膨胀和脱落现象。必须用大面积铜箔时,最好用栅格状.这样有利于排除铜箔与基板间粘合剂受热产生的挥发性气体。焊盘中心孔要比器件引线直径稍大一些。焊盘太大易形成虚焊。焊盘外径D 一般不小于(d+1.2)mm,其中d 为引线孔径。对高密度的数字电路,焊盘最小直径可取(d+1.0)mm。电源线设计:根据印制线路板电流的大小,尽量加粗电源线宽度,

12、减少环路电阻。同时、使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。地线设计的原那么是:(1)数字地与模拟地分开。假设线路板上既有逻辑电路又有线性电路,应使它们尽量分开。低频电路的地应尽量采用单点并联接地,实际布线有困难时可局部串联后再并联接地。高频电路宜采用多点串联接地,地线应短而租,高频元件周围尽量用栅格状大面积地箔。(2)接地线应尽量加粗。假设接地线用很细的线条,那么接地电位随电流的变化而变化,使抗噪性能降低。因此应将接地线加粗,使它能通过三倍于印制板上的允许电流。如有可能,接地线应在23mm 以上。(3)接地线构成闭环路。只由数字电路组成的印制板,其接地电路布成团环

13、路大多能提高抗噪声能力。PCB 设计的常规做法之一是在印制板的各个关键部位配置适当的退藕电容。退藕电容的一般配置原那么是:(1)电源输入端跨接10100uf 的电解电容器。如有可能,接100uF 以上的更好。(2)原那么上每个集成电路芯片都应布置一个0.01pF 的瓷片电容,如遇印制板空隙不够,可每48 个芯片布置一个110pF 的但电容。(3)对于抗噪能力弱、关断时电源变化大的器件,如RAM、ROM 存储器件,应在芯片的电源线和地线之间直接接入退藕电容。(4)电容引线不能太长,尤其是高频旁路电容不能有引线。此外,还应注意以下两点:(1) 在印制板中有接触器、继电器、按钮等元件时操作它们时均会

14、产生较大火花放电,必须采用附图所示的RC 电路来吸收放电电流。一般R 取12K,C 取.247UF。(2) CMOS 的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。 正确选择单点接地与多点接地在低频电路中,信号的工作频率小于1MHz,它的布线和器件间的电感影响较小,而接地电路形成的环流对干扰影响较大,因而应采用一点接地。当信号工作频率大于10MHz时,地线阻抗变得很大,此时应尽量降低地线阻抗,应采用就近多点接地。当工作频率在110MHz时,如果采用一点接地,其地线长度不应超过波长的1/20,否那么应采用多点接地法。 一般情况下,首先应对电源线和地线进行布线,以保证电路板的电

15、气性能。在条件允许的范围内,尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线电源线信号线,通常信号线宽为: 0.20.3mm,最细宽度可达0.050.07mm,电源线一般为1.22.5mm。对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用l1模拟电路的地那么不能这样使用.PCB布线工艺要求 线:一般情况下,信号线宽为0.3mm(12mil),电源线宽为0.77mm(30mil)或1.27mm(50mil);线与线之间和线与焊盘之间的距离大于等于0.33mm(13mil),实际应用中,条件允许时应考虑加大距离;布线密度较高时,可考虑但不建议采用IC脚间走两根线

16、,线的宽度为0.254mm(10mil),线间距不小于0.254mm(10mil)。特殊情况下,当器件管脚较密,宽度较窄时,可按适当减小线宽和线间距。 焊盘PAD焊盘PAD与过渡孔VIA的根本要求是:盘的直径比孔的直径要大于0.6mm;例如,通用插脚式电阻、电容和集成电路等,采用盘/孔尺寸1.6mm/0.8mm63mil/32mil,插座、插针和二极管1N4007等,采用1.8mm/1.0mm71mil/39mil。实际应用中,应根据实际元件的尺寸来定,有条件时,可适当加大焊盘尺寸;PCB板上设计的元件安装孔径应比元件管脚的实际尺寸大0.20.4mm左右。 过孔VIA一般为1.27mm/0.7

17、mm(50mil/28mil);当布线密度较高时,过孔尺寸可适当减小,但不宜过小,可考虑采用1.0mm/0.6mm (40mil/24mil)。 焊盘、线、过孔的间距要求PAD and VIA : 0.3mm12milPAD and PAD : 0.3mm12milPAD and TRACK : 0.3mm12milTRACK and TRACK : 0.3mm12mil密度较高时:PAD and VIA : 0.254mm10milPAD and PAD : 0.254mm10milPAD and TRACK : 0.254mm10milTRACK and TRACK : 0.254mm10

18、mil在编译原理图时,引脚和连线旁边出现很多红线,提示 error:signal with no driver。原理图没有参加到Project里。第一次导入没问题,但是改了个元件的封装,在更新一下DesignUpdate SCH,点击导入时出现 Unkown Pin。解决方案一:把第一张PCB删掉,新建一个PCB再倒入。解决方案二:把改正的元件在PCB中删除,再倒入。以上问题本应该是没问题的,但是可能是我们使用的盗版软件的原因。 用altium designer画完图编译后,出现几百警告,几乎的所有的都是Off grid pin画的图在工程中去编译,独立的不能编译,如果文件不在工程中的话,就会

19、出现你说的不在网络的提示。你的元件没有在原理图上真正形成电气上的连接。你的元件库没有被软件别。没有你建一个工程文件,把你的原理图放在里去做编译,这样就不会出错了。是因为你原理图中的元件引脚尺寸和你设置的栅格尺寸不对应,导致系统无法识别而报错,引脚长度尺寸必需设置成栅格尺寸的整数倍!你把你做的原理图元件重新再画一遍,再编译,问题解决!双面板应该都有哪些Layer?Top Layer 顶层铜皮,双面板必须要Bottom Layer 底层铜皮,双面板必须要Top OverLayer 顶层丝印,一般需要,也有节约本钱不做的。Bottom OverLayer 底层丝印,一般不需要,底层放原件的话,也可以

20、加。Top/Bottom Soldermask 顶层底层阻焊层,就是“绿油,一般需要,也有节约本钱不做的。Mechinical 1/4 机械层1/4,板边以及板内开槽,1无金属化,4有金属化。Keepout 禁止布线区域,不自动布线的话可以不要。然而中国的现实是用Keepout做板框成了行规,你要正规地给他们机械层往往还不会做了。Top/Bottom Pastemask 顶层底层钢板层,如果要批量焊接SMD器件的板子,需要定做钢板,这两层不在PCB上,是生产需要的工装.Multilayer 多层,在所有层上都存在的东西,比方直插器件的焊盘,这层一般是必须的,不要试图关闭它。 在用 Altium design 进行规那么检测的时候 出现Un-Routed Net Constraint错误 这是什么意思啊 怎么解决Un-Routed Net Constraint:该规那么用于检测网络布线的完成状态。网络布线的完成状态定义为已经完成布线的连线/连线的总数100%。即检查没有布线的网络。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1