ImageVerifierCode 换一换
格式:DOCX , 页数:19 ,大小:26.71KB ,
资源ID:4690889      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/4690889.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(微计算机技术考核说明.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

微计算机技术考核说明.docx

1、微计算机技术考核说明 微计算机技术考核说明一. 考核说明二. 考核内容和要求第一章第一章 绪论 第二章 微处理器的结构及微计算机的组成第三章 8086指令系统及寻址方式第四章 汇编语言程序设计基础第五章 输入输出系统第六章 常用可编程外围接口芯片第七章 常用的简单外围设备与接口技术第八章 微计算机总线第九章 先进微处理器介绍三. 试题类型及规范解答举例一. 考核说明微计算机技术是计算机科学与技术专业本科生的一门必修课程。主要介绍微计算机组成原理、接口技术及X86汇编语言程序设计的基本方法。通过理论学习和实验使学生掌握8086微处理器和主要支援芯片的功能、结构、编程方法以及基本外部设备的接口技术

2、,具备基本的微机系统设计、维护与软硬件开发能力。本课要求先修的课程为数字逻辑和计算机组成原理。教材中重点讲述了8086微处理器的结构、操作原理和组成微计算机的方法;重点讲述了8086的指令系统和汇编语言程序设计的基本方法;重点讲述了主要外围支援芯片的功能、结构、编程方法和基本外部设备的接口技术;重点讲述了微计算机主要系统总线的结构。现将有关考核的几个问题说明如下:(一) 考核对象:电大理工科类计算机科学与技术专业本科生。(二) 考核方式:采用形成性考核和终结性考试相结合的方式。(三) 考核依据:本课程所用教学大纲为2000年3 月审定通过并下发执行的、电大理工科类计算机科学与技术专业本科生微计

3、算机技术教学大纲;所用文字教材为马群生等编著的2003年9月由清华大学出版社出版的微计算机技术(第2版)。本课程考核说明是形成性考核和终结性考试命题的基本依据。(四) 课程总成绩的记分方法:形成性考核成绩在课程总成绩中占20%,终结性考试成绩在课程总成绩中占80%。课程总成绩为百分制,60分为合格。(五) 形成性考核的要求和形式:形成性考核的形式有平时作业和课程实验。能够按时、按质、按量完成平时作业和课程实验者方可得满分。(六) 终结性考试的要求和形式:1. 考试要求:考核重点是考察学员是否掌握微计算机的基本工作原理和基本的汇编语言程序设计方法。具体考核要求分为几个层次: 熟练掌握:要求学生能

4、够全面、深入理解和熟练掌握所学内容,并能够用所学的内容分析、初步设计和解答与实际应用相关的问题,能够举一反三。 掌握:要求学生能够较好地理解和掌握相应内容,并能够进行简单分析和判断。 了解:要求学生能够一般地了解所学内容。2. 组卷原则: 在教学大纲和考核说明所规定的目的、要求和内容范围之内命题。在教学内容范围之内,按照理论联系实际原则,考察学员对所学知识应用能力的试题,不属于超纲。 试题的考察要求覆盖面广,并适当突出重点。 试题兼顾各个能力层次,熟练掌握60%,掌握占30%,了解占10%。 试题的难易程度和题量适当,按难易程度分为三个层次:较易占30%,一般占50%,较难占20%。题量安排以

5、平时基本能够独立完成作业者,他们能在规定的考试时间内作完并有一定时间检查为原则。3. 试题类型及试卷结构:选择题50%,文字叙述题20%,汇编程序设计题20%,作图题10%。4. 考核形式:闭卷。5. 答题时限:90分钟。6. 其它说明:考生需自备计算器、直尺、铅笔、橡皮等文具。 二. 考核内容和要求第一章 绪论考核目的:考核学员对微计算机系统组成与结构基本概念的掌握情况考核的知识点: 传统的计算机分类、微计算机的特点,微处理器、微计算机、微计算机系统三个术语的内涵,微处理器技术发展概况。考核要求:要熟练掌握的内容包括:微处理器、微计算机、微计算机系统三个术语的内涵。需要掌握的内容包括:微型计

6、算机的特点。需要了解的内容包括:微处理器技术发展概况。第二章 微处理器的结构及微计算机的组成考核目的:考核学员对8086微处理器的结构、对外引线信号的定义与功能、基于8086的微计算机组成、总线操作、中断结构、总线请求过程等的理解和掌握程度,还要考核学员对32位微处理器80386的基本结构及保护方式下存储器管理机制的理解程度。考核的知识点: 8086微处理器的基本组成 8086/8088微处理器的存储器管理 8086/8088微处理器引脚功能 8086/8088最小与最大模式下微计算机的基本组成 8086/8088的总线操作 8086/8088的中断系统 8086/8088的总线请求 8086

7、微处理器访问存储器和I/O设备的特性 80386微处理器的逻辑框图 80386微处理器的寄存器 80386微处理器的存储器管理 考核要求:需要熟练掌握的内容包括:(1) 8086/8088微处理器的基本组成,结合逻辑框图说明各功能部件的作用及相互关系。(2) 8086/8088微处理器的存储器管理机制,物理地址的形成过程。(3) 8086/8088微处理器的总线操作过程。(4) 8086/8088微处理器中断系统的结构及响应中断的过程。需要掌握的内容包括:(1) 8086/8088微处理器最小方式与最大方式主要引脚功能的定义。(2) 8086/8088微处理器最小方式与最大方式下的微计算机的基

8、本组成。(3) 8086/8088微处理器的总线请求过程。(4) 8086访问存储器和I/O设备的特性。需要了解的内容包括:(1) 80386微处理器的逻辑框图,各功能部件的作用。(2) 80386微处理器中寄存器的组织及功能。(3) 80386微处理器的存储器管理机制,虚拟存储器的概念、分段管理时逻辑地址转换为物理地址的过程。第三章 8086指令系统及寻址方式考核目的:考核学员是否掌握8086微处理器基本指令系统及主要寻址方式。考核的知识点: 汇编语言的格式 寻址方式与机器语言的转换 8086微处理器的指令系统 考核要求:需要熟练掌握的内容包括:(1) 8086微处理器的各类寻址方式,与数据

9、有关的寻址方式和与转移地址有关的寻址方式。(2) 8086微处理器的指令系统,数据传送指令、算术指令、逻辑指令、控制转移指令等。需要掌握的内容包括:(1) 程序段定义和过程定义伪操作。(3) 数据类型和数据定义伪操作。需要了解的内容包括:(1) 编辑程序、汇编程序、连接程序的功能及输入、输出文件的类型。(2) 汇编语言源程序的框架。第四章 汇编语言程序设计基础考核目的:考核学员是否掌握汇编语言程序设计的基本方法,循环程序设计、分支程序设计、子程序程序设计、I/O程序设计等方法。考核的知识点: 循环程序设计与分支程序设计方法 子程序设计、I/O程序设计及中断程序设计方法 BIOS和DOS调用 考

10、核要求:需要熟练掌握的内容包括:(1) 汇编语言编程的基本步骤(2) 汇编语言程序设计的基本方法,正确使用程序结构及数据定义等伪指令构造源程序(3) 循环程序设计、分支程序设计方法。需要掌握的内容包括:(1) 子程序程序设计、I/O程序设计方法(2) 中断程序设计方法需要了解的内容包括:(1) 一些基本算法(2) 正确使用键盘、显示器和打印机的BIOS、DOS功能调用。第五章 输入输出系统考核目的:考核学员是否掌握处理器与I/O设备间数据传输控制的两种方式:中断和DMA方式,以及对典型的中断控制器和DMA控制器工作原理的掌握情况考核的知识点: 中断和DMA控制的基本概念 8259A的结构、工作

11、方式以及编程方法 8237A的结构、工作方式以及编程方法考核要求:需要熟练掌握的内容包括:(1) 中断和DMA控制方式的基本概念、功能以及系统的构成(2) 8259A的内部结构及各模块的功能(3) 8237A的内部结构及各模块的功能需要掌握的内容包括:(1) 8259A的工作方式、初始化命令字和初始化编程方法(2) 8237A的工作方式、初始化编程方法需要了解的内容包括:(1) 8259A的操作命令字及其功能(2) 8237A的内部寄存器的端口地址分配第六章 常用可编程外围接口芯片考核目的:考核学员是否掌握微处理器的外围接口芯片8254、8255A及8251A的功能及编程控制方法。考核的知识点

12、: 8254定时器/计数器的结构、功能及编程控制方法 8255A并行外围接口的结构、功能及编程控制方法 8251A串行通信接口的结构、功能及编程控制方法考核要求:需要熟练掌握的内容包括:(1) 8254的功能与结构(2) 8255A的功能与结构(3) 8251A的功能与结构需要掌握的内容包括:(1) 8254的编程控制字及初始化编程(2) 8255A的编程控制字及初始化编程(3) 8251A的编程控制字及初始化编程需要了解的内容包括:(1) 8255A方式二工作过程(2) 串行通信的基本概念和术语第七章 常用的简单外围设备与接口技术考核目的:考核学员是否掌握行列式小键盘、LED数据显示器、D/

13、A与A/D转换器的工作原理以及它们与微计算机的接口方法考核的知识点: 矩阵式小键盘结构及接口电路 识别键被按下的软件方法 七段LED数据显示器的结构及接口电路 多位七段LED数据显示器的控制方法 D/A转换器的工作原理及接口方法 A/D转换的方法,A/D转换芯片的结构及接口方式考核要求:需要熟练掌握的内容包括:(1) 行扫描法矩阵式小键盘结构及接口方法(2) 七段LED数据显示器的结构及静态接口电路(3) T型电阻网络D/A转换的工作原理(4) 逐次逼近法A/D转换的工作原理需要掌握的内容包括:(1) 行扫描法识别键盘被按下的软件方法(2) 多位七段LED动态显示电路及接口(3) DAC 08

14、32 D/A转换芯片的结构及接口(4) 逐次逼近法实现A/D转换的基本电路及程序需要了解的内容包括:(1) 反转法矩阵式键盘的接口方式及控制程序(2) D/A转换器的基本技术指标(3) A/D转换器的主要参数第八章 微计算机总线考核目的:考核学员是否掌握微机总线的基本概念、功能以及ISA与PCI总线的特点考核的知识点: 微计算机采用总线结构的优点 微计算机总线技术规范及指标 微计算机总线的分类 微计算机总线的操作过程 ISA总线的引线定义及基本时序 PCI总线的特点,配置空间的作用,基本操作过程考核要求:需要熟练掌握的内容包括:(1) 微计算机采用总线结构的优点(2) 总线的定义、总线标准所包

15、括的内容及总线技术指标所包括的内容(3) 总线的分类需要掌握的内容包括:(1) 总线传输信息的过程(2) 总线操作过程中的定时方法(3) 总线上传输信息的类型,单周期方式和突发方式(4) 总线仲裁方式,集中式仲裁与分布式仲裁(5) 总线信息传输过程中的错误检查方法需要了解的内容包括:(1) ISA总线的结构、引线定义、操作时序(2) PCI总线的特点,配置空间的作用,总线的操作过程(3) IDE总线的功能、主要信号的组成、编程接口(4) SCSI总线的特点(5) USB总线的特点。第九章 先进微处理器介绍考核目的:考核学员对提高微处理器性能所采取的技术措施的理解程度考核的知识点: 提高指令执行

16、并行性办法,超标量结构、超级流水线结构 Pentium微处理器的基本结构 Pentium Pro微处理器微体系结构设计的新思想 Power PC 微处理器产生背景及结构特点考核要求:需要熟练掌握的内容包括:提高微处理器性能的途径,超标量结构的特点需要掌握的内容包括:(1) Pentium微处理器的结构特点(2) Pentium Pro微处理器结构中新的设计思想需要了解的内容包括:Power PC 微处理器产生的背景及体系结构的特点三. 试题类型及规范解答举例一、 选择题(每题3分,共60分)1. 下面所列的微处理器产品 是16位微处理器A Zilog Z80;B Intel 8085;C Mo

17、torola 6800;D Intel 8086。2. 最早的IBM PC微计算机系统使用 作为核心微处理器. A. 8086; B.8085; C.8080; D.8088.3. 不属于8086微处理器内的功能部件. A. 累加器; B. 算术逻辑部件; C. 标志寄存器; D.内存储器.4.8086微处理器的偏移地址是指 。A. 芯片地址引线送出的20位地址码;B. 段内某单元相对段首地址的差值;C. 程序中对存储器地址的一种表示;D. 芯片地址引线送出的16位地址码.5.8086一个基本总线周期至少包括 时钟周期. A. 2; B. 3; C. 6; D.4.6下列指令中源操作数的寻址方

18、式所指出的操作数在存储单元中的有 。其中NUM定义为:NUM DW 1000H A. MOV AX, BX B. MOV BX, 1000HC. MOV AX, BX D. MOV BX, OFFSET NUM7下列指令中源操作数的寻址方式所指出的操作数在存储单元中的有 。其中ARRAY定义为:ARRAY DW 10 DUP(1, 2, 3)A. MOV AX, ARRAY B. MOV AX, BX C. MOV BX, OFFSET ARRAY D. MOV BX, 10 8 对应物理地址143F0H,不可能的逻辑地址为 。 A. 143F:0000H B. 1200:23F0H C. 1

19、410:02F0H D. 1410:00F0H9假设(AL)=64H,如果执行指令XOR AL, BL后,(AL)=4AH,那么BL的值应为 。A. 2EH B, 40H C. 42H D. 4AH10 下列有关伪操作的描述,错误的有 。 A. 伪操作“PROC”表示一个过程的开始;B. 伪操作“END”表示一个段的结束;C. SEGMENT、DB、PROC和END都是伪操作;D. ASSUME伪操作不能把段地址赋给段寄存器。11 数组ARRAY DW 12H DUP (10H DUP (0AFH) ) 定义的字节数为 。a) 576H B. 576 C. 288H D. 28812 假设对A

20、L和BL中的带符号数执行SUB AL,BL指令,若结果为负则转移,要使用指令 。A. JC B. JO C. JS D. JZ13 在下列有关中断的描述中,不正确的有 。A. 显示器中断是一种可屏蔽中断;B. 产生硬中断的条件之一是相应外设的中断屏蔽位为0;C. 开中断时允许CPU响应外设的中断请求;D. 中断发生时CPU清除IF,设置TF。14处理器与I/O接口间采用查询方式传输数据时, 然后启动数据的传输过程. A. 处理器首先向外设接口发出命令信号;B. 处理器先经程序读得接口已准备好的状态信息;C. 外设接口首先向处理器发出传送数据请求信号;D. 外设接口首先向存储器发出传送数据的控制

21、信号.15 INTEL 8237A每个通道有 字节计数器. A. 1个8位的; B. 2个8位的; C. 1个16位的; D. 2个16位的.16 “可编程外围接口芯片”是指 . A. 芯片的工作方式可通过系统对其写入不同代码来改变;B. 芯片的工作方式可通过对其引线进行不同连接来改变;C. 芯片的工作方式可通过改变其工作频率来改变;D. 芯片可执行由专门指令组成的程序.17 CPU对8253编程时 . A. 先向某计数器写入控制字, 再向控制口写入计数初值;B. 先向控制口写入控制字, 再向某计数器写入计数初值;C. 先向某计数器写入计数初值, 再向控制口写入控制字;D. 先向控制口写入计数

22、初值, 再向某计数器写入控制字.18 矩阵式小键盘各列线经电阻接5V,在采用软件行扫描法识别键动作时,CPU首先经并行接口 . A. 向键盘被选行线上输出低电平, 然后CPU经并行接口读取列线值进行判断;B. 向键盘被选行线上输出高电平, 然后CPU经并行接口读取列线值进行判断;C. 向键盘被选列线上输出低电平, 然后CPU经并行接口读取行线值进行判断;D. 向键盘被选列线上输出高电平, 然后CPU经并行接口读取行线值进行判断;19 一个DAC在微机系统中占用 个端口地址. A. 4; B. 3; C. 1; D. 2.20 下列有关微计算机总线结构的描述: 是不正确的。A 功能部件模块化,其

23、对外引线符合国际标准;B 不同模块间采用符合国际标准的连接方式;C 不同的标准化模块的组合实现不同的系统配置;D 所有功能部件经一组连线连接起来。二、假设(DS)=2000H,(ES)=3000H,(SS)=4000H,(SP)=100H,(BX)=200H,(SI)=1,(DI)=2,(BP)=256,字变量ARRAY偏移地址为0050H,(20250H)=1234H,(40100H)=00A0H,(40102H)=2200H。填空回答下列问题。(9分,每空1分)(1)MOV AX,BPDI ;源操作数物理地址= H指令执行后(AX)= H(2)POP AX ;源操作数物理地址= H指令执行

24、后(AX)= H(3)LEA DI,ARRAY ; 源字段的寻址方式是 .指令执行后(DI)= H(4)JMP BX ;指令执行后(IP)= H(5)ADD AL,BYTE PTR ARRAYBX ;源字段的寻址方式是 . 指令执行后(AL)= H三、. 已知下列程序段:(6分,每个回答3分) ADD AL,BL JO L1 JC L2 CMP AH,BH JG L3 JB L4 JMP L5 若给定AX和BX的值如下,说明程序的转向。(1)(AX)=14C8H,(BX)=808DH(2)(AX)=3F23H,(BX)=50D0H四、. 总线上数据传输分哪几种类型?各有什么特点?(8分) 五、

25、一个微机系统中包含以下器件:微处理器8088一片,并行接口8255A一片(设备号:A口70H,B口71H,C口72H,控制口73H),定时器8253一片(设备号:计数器080H,计数器181H,计数器282H,控制口83H),中断控制器8259A一片(设备号:B0H,B1H)。现将8255A的A口连接一输入设备,工作在0方式。B口连接一输出设备,也工作在0方式。PC4作为输出设备的选通输出端且低电平有效。8253计数器0工作于“模式2”,计数常数为04H,进行二进制计数。8259A的ICW2给定为50H,工作于边缘触发方式,全嵌套中断优先级,数据总线无缓冲,采用一般中断结束方式。请填充下面程序

26、中的空白项 (注意:控制字中可0可1位选0,8255未用端口设成输入方式)。 (17分)MOV AL, ; 8255初始化 OUT , AL ; MOV AL, ; 8253初始化 OUT , AL ; MOV AL, ;设8253计数初值 OUT , AL ; MOV AL, ; OUT , AL ; MOV AL, ; 8259A初始化 OUT , AL ; MOV AL, ; OUT , AL ; MOV AL, ;OUT , AL ;IN AL, ; 从8255的A口读入数据PUSH AX ;MOV AL, ; 用按位置位/复位方式使选通无效OUT , AL ;POP AX ;OUT

27、, AL ; 往B口输出数据 MOV AL, ; 用按位置位/复位方式使选通有效OUT , AL ;MOV AL , ; 撤消选通信号OUT , AL此时,对应8259A的IR2中断类型号是 ;中断向量存放在内存0段 , , , 单元中。试题类型及规范解答1选择填空(每题3分,共60分)1) D 是16位微处理器E Zilog Z80;F Intel 8085;G Motorola 6800;H Intel 8086。2) 最早的IBM PC微计算机系统使用 D 作为核心微处理器. B. 8086; B.8085; C.8080; D.8088.3) D 不属于8086微处理器内的功能部件.

28、B. 累加器; B. 算术逻辑部件; C. 标志寄存器; D.内存储器.4) 8086微处理器的偏移地址是指 B 。E. 芯片地址引线送出的20位地址码;F. 段内某单元相对段首地址的差值;G. 程序中对存储器地址的一种表示;H. 芯片地址引线送出的16位地址码.5) 8086一个基本总线周期至少包括 D 时钟周期. A. 2; B. 3; C. 6; D.4.6) 下列指令中源操作数的寻址方式所指出的操作数在存储单元中的有 C 。其中NUM定义为:NUM DW 1000H A. MOV AX, BX B. MOV BX, 1000HC. MOV AX, BX D. MOV BX, OFFSE

29、T NUM7) 下列指令中源操作数的寻址方式所指出的操作数在存储单元中的有 A 。其中ARRAY定义为:ARRAY DW 10 DUP(1, 2, 3)A. MOV AX, ARRAY B. MOV AX, BX C. MOV BX, OFFSET ARRAY D. MOV BX, 10 8) 对应物理地址143F0H,不可能的逻辑地址为 D 。 A. 143F:0000H B. 1200:23F0H C. 1410:02F0H D. 1410:00F0H9) 假设(AL)=64H,如果执行指令XOR AL, BL后,(AL)=4AH,那么BL的值应为 A 。A. 2EH B, 40H C. 42H D. 4AH10) 下列有关伪操作的描述,错误的有 B 。 A. 伪操作“PROC”表示一个过程的开始;B. 伪操作“END”表示一个段的结束;C. SEGMENT、DB、PROC和END都是伪操作;D. ASSUME伪操作不能把段地址赋给段寄存器。11) 数组ARRAY DW 12H DUP (10H DUP (0AFH) ) 定义的字节数为 B 。A. 576H B. 576 C. 288H D. 28812) 假设对AL和BL中的带符号数执行SUB AL,BL指令,若结果为负则转移,要使用指令 C 。A. JC B. JO C. JS D. JZ13) 在下列

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1