ImageVerifierCode 换一换
格式:DOCX , 页数:30 ,大小:888.37KB ,
资源ID:4561339      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/4561339.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(完整版本硬件开发设计规范V112doc.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

完整版本硬件开发设计规范V112doc.docx

1、完整版本硬件开发设计规范V112doc编写:校对:批准:硬件开发设计规范版本:V1.2五室2008年8月1.1目的该硬件开发设计规范是为我室控制设计开发流程提供依据, 减少硬件开发中的低层次问题,并提供规范统一的管理用数据。1.2硬件组成员职责与基本技能 1.2.1硬件组成员职责个技术领先、运行可靠的硬件平台是产品质量的基础, 因此硬件组成员责任重大。1)硬件组成员应勇于尝试应用新的先进技术,在产品硬件设计中大胆创新。但对于弹上产品应优先考虑成熟的技术。2)充分利用以前的成熟技术,保持设计中技术上的继承性。3)在设计中考虑成本,控制产品的性能价格比达到最优。4)技术开放,资源共享,促进我室整体

2、技术提升。1.2.2硬件组成员基本技能硬件组成员应掌握如下基本技能:1、由需求分析至总体方案、详细设计的设计创造能力;2、熟练使用设计工具,如 PCB设计软件PiDte99 SE、M enterExpedithn ,岀图工具 AutoCAD 等,设计原理图、PCB、EPLD、FPGA调试程序的能力;3、运用仿真设备、示波器、频谱仪等仪器调试硬件的能力;4、掌握常用的标准电路的设计能力;5、故障定位、解决问题的能力;6、各种技术文档的写作技能;7、接触外协合作方,保守秘密的能力。1、硬件开发流程及要求2.1硬件开发流程硬件开发流程对硬件开发的全过程进行了科学分解, 规范了硬件开发的四大任务。原理

3、设计(需求分析、详细设计、输入及验证)PCB设计;硬件调试;归纳总结。2.2原理设计 2.2.1总体方案设计硬件开发真正起始应在接到硬件任务书之后,但实际工作中,应在项目立项之前,硬件工程师即协助总体开展前期调研,尽早了解总 体需求,如系统功能、性能指标、工作原理、环境指标、结构条件、价 格、设计时间、产品寿命等。硬件工程师需要根据自己的理解及时与总 体设计沟通,以完成总体方案的设计。阶段完成标志:硬件总体方案设计报告。2.2.2详细方案设计硬件总体方案评审通过后,硬件工程师需要根据分系统指标及硬件工作原理完成详细实施方案设计,详细说明硬件功能模块的划分、 各功能模块的指标、功能模块的详细设计

4、、元器件选择及性能、设计依据及工作原理,需要阐述清楚分系统是如何满足分系统设计指标的.详细方案设计还需要对应用到一些的关键技术进行论证,确定其可行性。阶段完成标志:硬件详细设计报告及关键(主要)器件订货清单。2.2.3方案评审完成方案设计后需要申请方案评审。对于复杂的系统将总体方案和详细设计方案分两次进行评审,而简单的项目(如一块功能单板) 可以将总体方案和详细设计方案合并为一个文档进行评审。 在申请评 审前,应首先完成文档规范自检,并将规范完成情况表和评审文档、 主要元器件订货清单一并交予室里申请评审。 总体方案需项目负责人 签字批准,详细方案需室里签字批准。2.2.4原理图设计及评审原理图

5、设计开始于方案评审通过,原理图设计是硬件设计的首要步骤。原理图设计之前,首先要对元器件建库,参照“ 3.2中心库设计规范”,还应根据任务需求对一些关键信号进行布线前仿真,以确 定是否需要对这些信号进行特殊处理,如增加匹配电阻或者电容等。在原理图绘制完成后,硬件组应组织课题组相关人员进行评审。评审时需要对设计中的关键点进行审核, 如时钟单元、电源单元、DSP 或FPG A等关键器件的配置等。原理图评审通过后,经室里签字批准方可进入PCB设计工作。2.3 PCB设计要求2.3.1 PCB方案设计在开始PCB物理实现(布线)之前,首先需要对PCB进行方案设计。PCB设计方案主要考虑其结构特点,电磁兼

6、容性、信号完整性、电源完整性、热设计、可制造性、可调试性等特点,完成PCB的布局。其中部分工作如信号完整性、电源完整性及热设计可与硬件详细设计 交叉进行。PCB设计方案应对原理图中关键指标(阻抗、时延、抗干 扰等)是如何实现的提出具体措施。完成标志:PCB设计方案,硬件测试方案,信号完整性仿2.3.2 PCB设计方案评审完成方案设计及与原理图的反馈后, 可以申请方案评审。在申请评审前,应首先完成文档规范自检,并将规范完成情况表和评审文档并交予室里申请评审。所有文档需室里签字批准。方案通过后,方可进行PCB布线工作。3.3.3 PCB设计及投板申请PCB设计须按照PCB设计规范进行,PCB布局确

7、定之后,总的布局规划禁止改动,功能模块内可以进行位置调整,如功能模块进行较 大调整,须向组里提出申请组织讨论,讨论通过后方可进行布线工作。在PCB投产前设计者要向室里提出投板申请。首先由硬件组负责PCB设计规范的检查,并给出规范完成情况表与PCB图一并交予室里,由设计室组织人员对关键部分的设计要求进行评审检查。PCB投板申 请需由室领导签字批准。2.4硬件调试设计要求2.4.1硬件调试的目的硬件调试是对硬件的功能和性能进行验证,保证其设计正确性。2.4.2硬件调试(测试)方案PCB进行方案设计时,就需要进行硬件调试(测试)方案的设计,需要根据硬件任务书和硬件详细设计报告中的指标要求制定调试(测

8、试)方案,同时制定调试(测试)记录表,对关键点的参数进行实时记录。2.4.3硬件调试(测试)方案评审印制板正式调试之前,需要对硬件调试(测试)方案进行评审,也可在PCB方案设计评审时同时进行。如简单的印制板设计,调试(测试)方案可以与PCB设计方案合并为一个文件。2.4.4硬件验收由于现在软硬件联系密切,无法简单的区别硬件与软件的工作,因此硬件验收的界定较为复杂。一般来说硬件调试需要完成的工作有如下几方面内容:电源调试、时钟源调试、各功能电路工作正常、可编程器件可正常工作、CPU工作自启动正常以及输入输岀指标正常 (需要编写接口控制程序)等.硬件验收即需要硬件设计人员提供上述各方面的调试(测试

9、)记录,记录数据和实际测试数据达到任务要求方可通过硬件验收。对于某些硬件需要与系统联调以验证功能和性能的, 需要硬件设计人员与总体协调。2.5技术积累要求2.5.1元件库个硬件工程完成后,需要根据中心库管理规范更新元件库。2.5.2典型电路当硬件调试完成后,可对设计中的典型电路进行收集。典型电路需要详细记录应用背景、 设计注意事项(包括周边电路参数设置和PCB设计)及调试记录等内容,便于后期应用查询。EDA软件设计规范3.1设计流程复用f数据导岀f版本管理。中心库选择关系到 EDA软件的选择,主要有 Plotel中心库和Mentor中心库两种,中心库的设计尤为重要,关系到设计基础数据的正确性;

10、原理图设计需要设计人员详细了解硬件电路的功能及设计 规范;PCB设计需要严格按照PCB设计规范进行;设计复用要求有足 够的技术积累,设计人员需要按照当前设计要求合理应用典型电路等内容;数据导岀包括设计数据的导岀和图纸的导出; 版本管理要求每 个硬件设计完成后,需要将版本信息与设计数据一同归纳到室里的数 据库中。3.2中心库设计规范3.2.1EDA软件应用规范根据我室设计状况,特意对硬件设计库的管理进行规范, 避免同等现象。现阶段硬件组硬件设计软件只允许选择 ProteBOSE (sp6)和M entoi2005,应优先选择 Mentoi2005,仅对于简单的电路板或者任务方有特殊要求,才允许

11、ProteBOSE 或者其他软件进行设计。M entoi2005 应使用 D xD esigner +Expediti)n 的设计流程。根据上述情况,硬件组分别建立P rotel中心库和Mentor中心库,设立中心库管理员管理中心库, 库文件存于一台固定的计算机(或者 服务器)中,所有设计必须采用中心库中的封装和原理图符号。3.2.2原理图库设计规范原理图库可以根据器件引脚(ph )分布进行相应调整,但需要遵循以下原则:1)原理图库的器件引脚需要分布在库的左右两边, 尽量减少四边都有引脚的库;2)普通器件引脚长20m a ,阻容类器件引脚长度可以进行调整,但必须保证整个器件库的宽度为10m 1

12、1的整数倍,引脚纵向坐标为 10m a的整数倍;3)引脚间距可以根据器件进行调整,但并列引脚间距最大为10m il,因为Mentor中的原理图默认将库放大10倍,P rotel中则不进行硬性规定;4) Mentor的原理图库图纸大小应与器件库的形状大小匹配,将REFDES参数设置为“Valie ”属性,如图1所示,并将REFDES S于图形附近。5)M enter 的原理图库(S ym boD 需要由 D xD es:gner 中的SymbolW izaid ”建立,修改也需要在DxD esigner环境下打开修改。禁止使用Lbiaiy M anager进行S ym bol的建立和修改。3.2

13、.3器件封装设计规范器件封装与焊盘关系紧密,因此在规范器件封装的同时, 还需要对焊盘进行相应规范。3.2.3.1焊盘设计规范PrateBgSE软件对焊盘建立没有特殊要求,只需要设定焊盘的类型、形状和大小即可,因此不做特殊规定。对于Mentor系列软件,有专门的焊盘管理工具“ Padslacks所有器件封装用到的焊盘数据都存储于 Padslacks中,为了便于焊盘数据的管理,对焊盘的命名规则进行规定。、焊盘命名规则焊盘的命名规则为:焊盘种类 焊盘形状 焊盘尺寸,三种属性之间用空格分开,过孔和定位点如下。过孔命名规则:Via焊盘尺寸/孔径。定位点规则:Fiiuc注 焊盘尺寸/阻焊窗尺寸。焊盘名称中

14、所有字符均为英文输入法中的字符。焊盘种类定义:过孔(V力)焊盘形状:长方形 R ectangle ; 长六边形 0 ctagon E bng ;六边形一一Octogon;其他形状可参照软件界面“ Pads”标签中的命名即可,如图2所示。焊盘尺寸: 表贴类焊盘尺寸可参考“Pads”标签中的尺寸,如图2所示。默认单位为英制1h (即mil),如果使用公制单位,需要在尺寸后面添 加单位,公制单位统一使用通孔类焊盘如安装孔和通孔焊盘等,需要在表面焊盘尺寸后添加图2焊盘命名7K例孔的尺寸,具体格式为“ Hole孔径”。焊盘命名示例:90m a直径。Vh 19ZL0 焊盘直径为19m il,孔径为10m

15、il的过孔。V ia 1.6X).8m m 焊盘直径为 l6nini,孔径为0.8m m的过孔。SM D Rectangle 70x40大小为70m ilX40m il的长方形表贴焊盘。M ounthg R ound 6m m ,H ofe 2.7m m 安装孔,表面为 6m m 直径圆形焊盘,开孔尺寸2.7mm o二、焊盘设计规则 焊盘包括的元素主要有焊盘(Pads)、阻焊(soJdeim ask )、助焊(soHeipaste )、孑L (表 贴焊 盘除外)、覆铜 安全间距(Plane cfeamce )、热风焊盘(Plane Them al),其中覆铜安全I可距和热风焊盘可不进行设置。各

16、元素之间的关系:焊盘需要比孔大至少10m il,需要焊装的焊盘,至少要大20m il,以保证足够的焊接强度。阻焊应比焊盘(Pads)大至少4niil。助焊(soldeipaste )与焊盘相同即可,安装孔和过孔没有助焊。注意:由于金属化后,孔的实际尺寸要小于设计值,因此在设计过程中,需要注意通孔焊盘开孔尺寸的设计余量。3232 封装设计规范封装库的丝印外框(Sflkscreen 0 utlhe )线宽不得低于5m il,对于小型封装如阻容件和微型封装器件等,丝印层线宽可以为 其他类型封装线宽应设为6m ilo丝印边框应有焊接方向标注如电容正极、二极管正极、电路及接插件引脚1等,禁止将丝印层与焊

17、盘重 叠。器件标号应放于封装库的显著位置,保证器件焊装后,不得被器件遮盖。其文字高度不得低于30m il,文字线宽不得低于5m il,除了大型封装如QFP、BGA、DP以及大型接插件等,标号文字都应采用30m 11文字高度,5m il的线宽,大型器件可以适当增加文字高度,但需要以10m il为步进增加。文字高度高于50m il时,对应的字符线宽须增加为6m il。对于Meritor系列软件,所有文字的字体应选择“CourierNew ” ,以保证印制板的美观。在Mentor系列软件中,封装库还有两种要素Assem 0 utlhe ”器件的封装尺寸即可,由于焊盘就是一种实际的安全边界元素,所以个

18、Q FP类型的封装,其中蓝色线条为 P hcem entO utlhe0 utlhe 大小。图 3 P lacem entO utlhe示例对于需要手工焊装的器件,需要至少保证焊盘外沿宽度比器件整的时候,必须严格按照器件手册给出的单位(公制或英制),禁止进行单位转换,以防单位转换带来的误差。3.3原理图设计规范原理图的符号绘制及命名规则须严格按照 研发中心标准化文件(图形符号库)中规定执行。原理图须简洁清晰,按照功能模块进 行划分,对于特殊功能部分需添加标注的,标注文字应统一,禁止中 文拼音和英文标注混用。绘制原理图时,栅格应设置为5m a的整数倍,禁止取消栅格选项。使用Pmlel时,图纸大小

19、可以不做特殊约定;使用DxD esigner绘制原理图,需要将图纸大小设为A4、A3或者A2,并添加对应图纸大小的边框,应减少A1的图纸。DxDesigner新建一个工程时,需要设置一些工程选项,如图 4所示。在Locath n中不可存在如“P CB之的关字,如5新建工程置“D :屮CE迥ewPiD卫Ct;点“M ore”按,行 置,置属性如5所示。需要使能Lbiaiy M anagerC enlalLbmiy ”和“ ExpeditionPC E ”。“Lfciaiy M anagerC entelLbiaiy ”中的路径即 中心 的路径。“Expedition PCB ”中需要使肓旨“人叱

20、 Back Annolation ”、“A lbw Foiw aid Annotation ”、C on strain in C E S ”,必 禁止“ U seCDB Fbw”,其他属性按照默 置即可。小窍门:如果想应用以前的工程设置,只需要在D ashboaid中将想应用的工程设置为活动状态(active ),然后点击Fife菜单中“New” - “PPD左ct” 即可。工程建立之后,在生成原理之前,相的工程置行修Project 5ettn5rojxt TeIocIh/Rorders Cfti)onentsI Object froptrties Color Palette Fonts j

21、Run on st琴tup Qobels Nets II Attributgs Q Lgb.s TsHt q Sckem alrc Tab;Show Tooltips For2Syrabi finsPI Cmp今mMs【取酒应用()图 6 ProctS etthgs 窗口在Ploct标签中,必须选择Grid选项,去除“OAT”选项,GridSpachg设置为5m il的整数倍。B bck/B orders标签中设置新建原理图的图纸尺寸以及是否自动添加边框等属性,在D efeuk Sheets etthg 中,设计图纸大小以及与图纸大小相同的边框,如图7所示。工程设置中其他设置采用默认设置即可。

22、3.4 PCB设计规范 3.4.1布局设计规范在PCB布局之前,首先要确定参考点(坐标原点,一般设置为左下角),如图8。参考点确定后,所有的布局均以此参考点为准。根 据要求先将有定位要求的元件固定并锁定,如插座,定位孔,开关等, 然后根据结构要求设置禁布区。PCB布局应遵循以下原则:首先放置有定位要求的元器件;遵循先难后易、先大后小的原则;总的连线尽可能的短,关键信号线最短;强信号和弱信号,高电压信号和弱电压信号要完全分开;模拟信号和数字信号分开(可以方便的将模拟电和数字电分 开); _ _ P9CO :i92-l C7!? CLO91rri I性n R. W.甌:3 2堪口3-5g.*CS2

23、9.49 C40* 图8设置PCB原点高速器件和低速器件分开;电源相同的器件尽量放置在一起,以减少电源层的分割; 元器件的放置要便于调试和维修;发热元件要有足够空间以利于散热,热敏元件应远离发热元 件;BG A元件与其他元件的间距要足够大,保证焊接工艺。布局完成后,还需要对PCB布局组织评审,检查布局是否合理。评审内容主要有以下几个方面:印制板尺寸是否与加工图纸尺寸相符?能否符合 PCB制造:!艺要求?有无定位标记;元件在二维、三维空间上有无冲突;主要元件布局是否疏密有序,排列整齐?是否全部布完;需经常更换的元件能否方便的更换?插件板插入设备是否方便;热敏元件与发热元件之间是否有适当的距离;调

24、整可调元件是否方便;在需要散热的地方,是否预留散热器空间?空气流是否通畅;信号流程是否顺畅且互连最短;插头、插座等与结构设计是否矛盾;线路的干扰问题是否有所考虑。342 PCB层叠设计规范板层的层叠原则(对具体情况灵活掌握)元件的下一层(一般是第二层和倒数第二层)为地平面,提供 器件屏蔽层,为顶层布线提供参考平面;所有信号层尽可能与地平面相邻;禁止两个信号层直接相邻,如有特殊需要,必须保证两层的走 线方向正交;电源层尽可能与其对应的地层相邻;禁止两个电源层直接相邻;兼顾层叠结构对称;关键信号尽量与地层相邻,不跨分割区。3.4.3布线设计规范PCB布线时,需要根据当时的PCB厂商工艺水平设置相应

25、的线宽和线间距,一般应比起工艺水平增加ini a左右,以保证成品率。差分线需要单独设置线宽和线间距。另外,过孔的设置也需要根据PCB丿 商的工艺水平进行相应的改变,注意板厚孔径比。布线时,需要注意布线的顺序,应按照以下原则进行布线:核心优先原则:核心部分应优先布线,类似信号传输线应专 门的布线层,电源,地回路。其他次要信号要顾全整体,不可 以和关键信号相抵触。关键信号优先:电源、模拟小信号,高速信号,时钟信号和同 步信号等关键信号优先布线。尽量为时钟信号、高频信号、敏感信号等关键信号提供专门的布线层,并保证其最小的回路面积,应采用手工优先布线、屏蔽和加大安全间距等方法,保证信号质量。电源和地层

26、之间的EMC环境较差,应避免布置对干扰敏感的有阻抗要求的网络应布置在阻抗控制层上,同一层中相同阻抗 的差分网络应采用相同的线宽和线间距。3.4.4电源(地)层的分割规范对电源(地)层的分割应遵循以下原则:平面分隔宽度要考虑不同电源之间的电位差。电位差大于 12V时,分割宽度大于50m il,反之,可选2025m a。小板,如内存条等,可以使用小到15m 11宽的分割线。条件允许的情况F,分割线应尽量宽;平面分割要考虑高速信号回流路径的完整性;当高速信号的回流路径遭到破坏时,应当在其他布线层给与补偿。例如可用接地的铜箔(或地线)将该信号网络包围,以提供信号的地回路;平面分割后,要确认没有形成孤立

27、的分割区域,实际有效区域 足够宽。3.4.5丝印层设计规范PCB丝印层设计规则可参考“3232封装设计规范”中的规定。丝印排版是PCB设计的最后一步,须按照以下规则:禁止将元器件标号放于焊盘或者裸露的铜箔上; 同一面的元器件标号文字方向只能有两种;对于密集分布的元器件,需要将元器件标号在附近区域列表排布,并用线引出;元器件标号禁止放于器件底部,避免焊装完成后被器件遮挡;尽量避免元器件标号与过孔重叠。3.4.6数据导出规范3.4.6.1生产数据导出规范对于PloteBOSE软件,生产用数据直接在软件界面,“File ”菜单点击“ Export. ” ,选择导出文件类型为“ Pio tel PCB

28、 2.8 ASCHFife ”即可。对于M enlorExpedition 软件,生产时需要将 PCB导出光绘文件,具体步骤如下。首先需要生成钻孔文件,点击“ Oulput菜单“ NC Drill.采用默认设置点击 0K。然后点击“ Output”菜单的“ Geiber”如图9所示,导出文件格式为274X,在“Fifes to Process ”栏中设置需要导出的文件名及文件数量,必须的输岀的文件包括:钻孑L图(D rilD mw hgThrough各信号层及电源层,可自定义各层的电源层分Positive和N egative两种属性,Negative属性的电源层,需要在文件名后面增加 Neg以

29、进行区别,女 Layei2Neg;丝印层,包括顶层(S ikscieen Top )和底层(SilkscreenBottom );阻焊层,包括顶层(S oBeim ask Top ) 和底层 (SoHeim askBottom );助焊层,包括顶层(SoUeiPaste Top)和底层(SoHeiPasteBottom ) OidGefberPbt Setup fib: | .ConfiaXPktSetuD cdI卩arfindeit | ncnU |-OSpyl 临達te出丸件-rF3p Io procets司關gas*rile hicg* I EXCUiJe M aipi: ly Clc1

30、亶阪呎 g 抽 ! lAulwglj)匂 E 问Qco i |3bnralc|刊 E(oaya執eg 卯 o j 何twotejFjElia nutoSSef日 EknL电柘 Ntgjjdo 严谄咏创c)I PiEtcnLef4Balom gjo Julorraic)i护 ! - . 广 1 (X f - 匚_ -一 亠-sJ A elected ckeckbw hdicate that the xjtput hb 円il be Dcessed.Inoador text raScir topL可选的包括:装配层(Assemble Bottom 和 Assemble Top )。如果PCB在原模板的基础上增加层数,需要增加对应层的输出件,点击“ Files to plocess ”栏中的新建按钮即可。各层的具体设置可点击

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1