ImageVerifierCode 换一换
格式:DOCX , 页数:11 ,大小:499.19KB ,
资源ID:3247508      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/3247508.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字钟最终版本.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数字钟最终版本.docx

1、数字钟最终版本琼州学院本科生课程设计 数字电子技术课程设计设计题目: 数字钟Digital Clock 专 业: 通 信 工 程 班 级: 2 0 0 9 级 学生姓名: 王 威 学 号: 0 9 2 1 6 0 3 5 起止日期: 2011、52011、6 指导教师: 杨 伟 2011年6月数字钟摘要:数字钟是一种既具有逻辑电路又具有时序电路的一种典型性的数字电路,它是用以实现时、分、秒的计时装置,它由振荡器、分频器、计数器、译码器、显示器、来达到六十进制,和二十四进制,以及整点报时的设计要求。关键词: 数字钟、进制、振荡器、分频器、计数器、译码器、显示器 校时,报时1、设计要求: 时钟功能

2、 具有显示日、时、分、秒的功能; 具有快速较准时、分、秒的功能; 具有整点报时的功能,在离整定10s时,便自动发出鸣叫声,步长1s,每隔1s鸣叫一次,前4响是低音,后1响为高音,共鸣叫5次,最后1响结束时为整点; 整点报时高音为1000Hz; 计时准确度 每天计时误差不超过10秒2、数字时钟的电路系统设计:2.1设计原理数字电子钟是一个对标准频率(1HZ)进行计数的计数电路。它由振荡器、分配器、计数器、译码器和显示器电路组成。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。秒计数器电路计满60后触发分计数器电路,分

3、计数器电路计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。通过校时电路可以对分和时进行校时,且计时过程具有报时功能,当时间到达整点前10秒开始,蜂鸣器1秒响1秒停地响5次。2.2整体构思数字钟是用计数器、译码器和显示器等集成电路实现“时”、“分”、“秒”按照数字方式显示的计数装置,主要由振荡器、分频器、校时电路、整点报时电路、计数器、译码器和显示器六部分组成;1 荡器电路:555多谐震荡电路电路给数字钟提供一个频率方波信号,可保证数字钟的走时稳定。分频器电路:分频器电路将高频方波信号经分频后得到低频的方波信号供秒计数器进行计数。分频器实际上也就是计数器。时间计数器电路:时间

4、计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器。译码驱动电路:译码驱动电路将计数器输出的4511BD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。 整点报时电路:一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒.其作用方式是发出连续的或有节奏的音频声波。 数字钟总体框架图(1)3、数字钟各部分电路的设计3.1振荡器电路振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字

5、钟计时的准确程度,通常选用石英晶体构成振荡器电路,也可以选择555定时器。我在这里选择的是555定时器。555定时器是一种应用极为广泛的中规模集成电路,因集成电路内部含有3个5K电阻而得名。该电路使用灵活、方便,只需接少量的阻容元件就可以构成施密特触发器、单稳态触发器和多谐振荡器,且价格便宜。555定时器广泛应用于信号的产生、变换、控制与检测。表2-1 555定时器的功能表复位端高电平触发端U11低电平触发端U12放电三极管VTD输出端UO0导通012/3VCC1/3VCC导通011/3VCC不变不变12/3VCC1/3VCC截止112/3VCC1/3VCC截止1555定时器构成的振荡电路如图

6、 图2用555组成的脉冲产生电路: R3=R4=47KC=10F,则理论上555所产生的脉冲的为:f=1/(R3+2R4)Cln2=1/(47000+47000*2)*0.000001=1Hz,而设计要求为1Hz,因此理论上其误差为0,但是在实际中有很大的不确定性。图33.2 时间计数电路的设计时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,小时计数器为24进制计数器。用6个74LS90组成两个60进制和一个24进制计数器。分别如图4和5。图4对于上图,74LS90芯片的引脚

7、8、9、11、12分别对应QC、QB、QD、QA四个输出端,而第5端和第10端分别接高电平和地,上图已默认,就不画出,下面的电路图凡涉及到芯片本身就需要接高电平和地的引脚亦不画出。当分的74LS90芯片的进位输入端11端的脉冲进位信号传到时的脉冲输入端时,时便计数一次,并且其十位和个位的进位关系与分(秒)的十位和个位的进位关系一样,此处不再重述。24进制电路图如图5。图53.3整点报时电路的设计当分和秒计数器计到59分50秒时,“分”十位QDQCQBQA=0101,“分”个位QDQCQBQA=1001,“秒”十位QDQCQBQA=0101,“秒”个位QDQCQBQA=0000,从59分50秒到

8、60分0秒(0分0秒),只有“秒”个位在计数,最后到整点时全部置“0”,从图中可以看出在59分50秒到59分59秒,门2的输入全为高电平,门3输入除“秒”个位QA外也是高电平,那么当秒个位QA=1(QA=0)时门3输出高电平,这个时间正对应是50秒、52秒、54秒、56秒、58秒。在这几个时间上,500HZ的振荡信号可以通过门1,再经过门4送出音响电路,发出五次音响。而当时间达到整点时,门3输出为0,500Hz的信号不能通过门1。此刻在分十位有一个反馈归零信号QCQB,把它引来触发由门6、门7构成的基本RS触发器并使门6的输出为高电平“1”,这时1KHz振荡信号可以通过门5,再经门4,送入音响

9、电路,在整点时,报出最后一响。触发器的状态保持1S时间后被“秒”个位QA作用回到零,整个电路结束报时。报时所需的500Hz和1KHz信号可以从分频电路中取出。图63.4校时电路的设计数字种启动后,每当数字钟显示与实际时间不符进,需要根据标准时间进行校时。由于秒钟误差比较的小,在这里不进行“秒”校时,校“分”、“时”的原理比较简单,采用加速校时,即用外开关通过与非门开通电路的脉冲通道使其进入“时”或者“分”的CLOCK输入端,作为计数脉冲进行校时。如图所示,当开关打向下时,因为校正信号和0相与的输出为0,而开关的另一端接高电平,正常输入信号可以顺利通过与或门,故校时电路处于正常计时状态;当开关打

10、向上时,情况正好与上述相反,这时校时电路处于校时状态。与非门可选74LS00,非门则可用与非门2个输入端并接来代替节省芯片。因此实际使用时,须对开关的状态进行消除抖动处理,图加2个0.01uF的电容。 图73.5分频器的设计在数字电路中,分频器是一种可以进行频率变换的电路,其输入、输出信号是频率不同的脉冲序列。输入、输出信号频率的比值称为分频比。分频器是用于产生标准的“秒”计时信号,在本项设计中需要1KHz、500Hz、1Hz的脉冲信号。我们知道把555定时器产生的1KHz的时间标准信号,经过103分频,即需要经过3级十分频得到1Hz的“秒”计时信号。再经2分频获得500Hz脉冲信号,因此我们

11、用三块74LS90来实现3级十分频。 图83.6译码驱动显示电路译码电路的功能是将“秒”、“分”、“时”计数器的输出代码进行翻译,变成相应的数字。用于驱动LED七段数码管的译码器常用的有4511BD。4511BD是BCD-7段译码器/驱动器,其具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器,专用于驱动LED七段共阳极显示数码管。由4511BD和LED七段共阳数码管组成的一位数码显示电路如图所示。若将“秒”、“分”、“时”计数器的每位输出分别接到相应七段译码器的输入端,便可进行不同数字的显示。 图94、整体电路图设计 图10本次设计后的

12、方案分电源电路、时间计数电路、正点报时电路、校时电路、秒信号发生器电路和译码驱动显示电路等几个模块,设计后分别送到计算机模拟软件Multisim10中中进行模拟调试用实验室的秒表进行测试数字钟的精确度,测试结果如表1;表1 数字钟时间与秒表时间的比较表秒表时间(单位:秒)数字钟时间误差(单位:秒)0000:00:0003000:00:30060.0100:01:000.019000:01:30012000:02:000150.0200:02:300.02180.0300:03:000.035、误差分析从表1可看出,误差接近于0,而且理论上,误差本来是累积的,但实际上不然,该表的数据已显示数字钟

13、走了90秒和120秒时的误差与走了60秒的误差并不相关联,亦即误差不累积。因此易得出此误差值为人的反应时间(包括视觉反应时间和手的反应时间),并不是数字钟本身的误差。因此,此数字钟的精确度相当高,满足设计要求。6、原件清单;表2 元器件清单一览表元器件数量SN74LS90N9 CD4511BE6数码显示管6 74LS004 10K滑动变阻器10.1uF电容2 5.1K电阻12K电阻1 555定时器4蜂鸣器1 0-50欧电阻6 74LS082单刀双掷开关2电感47、实验心得体会1、加强了团队合作精神。很难想象,如果我们各人之间没有好好的配合,设计过程将成为一团乱麻。正是由于各人做好了应该做的工作

14、,整个过程才能一气呵成。更为可贵的是,我们彼此鼓励,同舟共济地处理每个问题。这种团队精神将是我们美好的回忆。2、提高了对芯片的认识。为了在实验室里做好测试工作,我们必须对所用到的芯片了解得一清二楚。通过查阅手册,或者询问老师,我们终于对芯片的引脚功能熟透,这样不但测试起来可靠,对以后的学习也是有极大的帮助。3、磨练了我们的意志力。我们花了很多心血来做这个课程设计,但凡事不是一帆风顺的,我们遇到了许多困难。有些困难甚至看进来难于解决,确实也是打击了我们的信心。但我们毫不气馁,认真地检查电路。4、做到理论联系实际。刚刚学过了数电这门课程,还没完全弄懂某些元器件的原理和用途,而此次课程设计恰恰提供了

15、一个好机会,让我们从实践中悟出电子技术的深奥之处。在做课程设计的过程中,我深深地感受到了自己所学到知识的有限,明白了只学好课本上的知识是不够的,要通过图书馆和互联网等各种渠道来扩充自己的知识。在实验过程中我们曾经遇到过问题。一个是在电路接好之后计数的显示结果不正确,经分析,检察后我们请老师帮我们检察了电路,知道了是电路导线坏了,于是改正了错误。我们遇到的第二个问题是有一个芯片忘记了接地。由于连线较多,所以我们没有一时检察出问题,但是我们没有沮丧。在使用万用表测量各个接点电压后我们找到了原因。但是从中我们学习到了如何对待遇到的困难,进一步培养了我们一丝不苟的科学态度和不厌其烦的耐心。所有的这些心得会对我以后的学习和工作有帮助作用。参考文献1 张桂芬,电子技术基础,人民邮电出版社,2007年2 谢自美,电子线路设计,实验,测试,华中科技大学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1