ImageVerifierCode 换一换
格式:DOCX , 页数:14 ,大小:693.29KB ,
资源ID:30414175      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/30414175.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字电子钟实习报告.docx)为本站会员(b****8)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数字电子钟实习报告.docx

1、数字电子钟实习报告数字电子钟课程设计学院:电气信息工程学院专业、班级:自动化11-02:周振学号:541101010259摘 要电子数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,因此得到了广泛的使用。电子数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。因此,此次设计与制做电子数字钟就是可以了解电子数字钟的原理,学会制作电子数字钟。通过电子数字钟的制作能进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。这次电子数字钟的设计主要是利用74LS9

2、0的计数功能来实现电子钟时、分、秒的跳变,整个设计主要分为六个模块:时模块、分模块、秒模块、分频模块、校时校分模块、整点报时模块。时、分、秒模块分别用两块74LS90实现,并且分别将它们设置为60进制,60进制,24进制。秒信号的产生用石英晶体振荡器加分频器来实现,将秒信号送入秒模块,每累计60秒发出一个分脉冲信号,分模块每累计60分钟,发出一个时脉冲信号,时模块实现对24小时的累计,通过六个七段LED显示器显示出来。整点报时电路根据计时系统的输出状态产生一脉冲信号,然后加上一个高频或低频信号送到蜂鸣器实现报时。校时电路是直接加一个脉冲信号到时计数器或者分计数器或者秒计数器来对“时、“分、“秒

3、显示数字进展校对调整。关键词:CD4511 74LS90 分频器 晶体振荡器 校时校分电路 数字电路1.设计目的数字电子钟是一种用数字电路技术实现时、分、秒计时的装置,与机械钟相比具有更高的准确性和直观性,且具有无机械传动装置等特点,因此得到了广泛的使用。 数字电子钟从原理上看是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。设计与制做数字电子钟可以使我们了解数字电子钟的原理,并且学会制作数字电子钟.而且通过数字电子钟的制作进一步地了解各种在制作中用到的中小规模集成电路的作用及使用方法.且由于数字电子钟包括组合逻辑电路和时序电路.通过此次课程设计可以进一步学习与掌握各种组合逻辑电路与时序

4、电路的原理与使用方法.2.设计任务设计制作一个数字电子钟指标:1时间计数电路采用24进制,从00开场到23后再回到00;2各用2位数码管显示时、分、秒;3具有手动校时、校分功能,可以分别对时及分进展单独校时,使其校正到标准时间; 4计时过程具有报时功能,当时间到达整点前10秒开场,蜂鸣器1秒响1秒停地响5次;5为保证计时器的稳定性及准确性,由晶体振荡器提供时间基准信号。3.数字电子钟的电路系统设计下面将介绍数字电子钟的整个电路系统设计的过程。包括数字电子钟的设计原理,设计方案确实定,数字电子钟的电路设计计算机仿真,电路的设计、焊接与调试几大局部。3.1 设计原理数字电子钟是一个对标准频率1Hz

5、进展计数的计数电路。主要由振荡器、分配器、计数器、译码器和显示器电路功能模块组成。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进展计数,并把累计结果通过显示器以“时、“分、“秒的顺序以数字形式显示出来。秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后又开场下一轮的循环计数。可以通过校时电路对分和时进展校时,且具有整点报时功能,当时间到达整点前10秒开场,蜂鸣器将以1秒响1秒停的形式响5次。3.2 方案确定通过在互联网网和图书馆查找资料和对?电子技术根底?数字局部的学习,讨论确定一个既符合本设计要求又具有比拟强的操作性的方案作

6、为此次设计的对象。3.2.1 设计方案本电路系统由晶体振荡电路,时间计数电路,校时电路,译码驱动电路组成。其中,时间计数电路用六个74LS90组成。校时电路主要由74LS00P组成RS触发器,而且参加消抖电路,到达了自动校时的效果。电路原理方框示意图如下:图1 设计方案的设计原理图3.2.2 设计方案确实定1利用单片机实现的数字钟具有编程灵活,便于数字钟功能的扩大,即可用该数字钟发出各种控制信号,准确度高等特点。2考虑到本学期所学的知识,这个课程设计给予的是一个实践的时机,因此最终选择了用数字逻辑电路来实现这个设计方案。3.3 数字电子钟的电路设计下面将介绍设计电路。含时间计数电路的设计、整点

7、报时电路的设计、校时电路的设计、秒信号发生器的设计、译码驱动显示电路的设计几个局部。3.3.1时间计数电路的设计时间计数电路由60进制的秒计数器,60进制的分计数器和24进制的计数器组成。图2 60进制电路当分的74LS90芯片的进位输入端11端的脉冲进位信号传到时的脉冲输入端时,时便计数一次,并且其十位和个位的进位关系与分秒的十位和个位的进位关系一样。24进制计数器如下列图所示:图3 24进制电路3.3.2 整点报时电路的设计电路应在整点前10秒钟开场整点报时,即是当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。当时间在59分50秒到59分59秒期间时,分十位、分个位和秒十位

8、均保持不变,分别为5、9和5,因此可将分计数器十位的Q和Q 、个位的Q和Q及秒计数器十位的Q和Q相与,从而产生报时控制信号。数字钟要求在差10s为整点时开场产生每隔1s鸣叫一次的响声,共鸣五次,每次持续时间为1s。其电路如下列图所示。图4 整点报时电路3.3.3校时电路的设计数字电子钟开机时并不能立即显示当前时间,所以需要一个校时电路来调整到所需要的时间。根据设计要求,采用自动实现对时和分的校时,为了使校时不干扰计时,在校时电路中还参加了消抖电路,用于消除输入脉冲的不稳定性,确保校时和计时的稳定与准确。其主要原理是:先截断正常的计数通路,然后再将频率为2Hz的方波信号加到需要校正的计数单元的输

9、入端,校正好后,再转入正常计时状态即可。根据要求,数字钟应具有自动分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。其电路图如下图5。图5 校时电路3.3.4 秒信号发生器的设计振荡器是数字钟的核心,振荡器的稳定度及频率的准确度决定了数字钟计时的准确度。由集成电路定时器555与RC可组成多谐振荡器,其振荡频率只有1KHz。为了获取更高的计时精度,选用晶体振荡器构成振荡器电路。一般说来,振荡器的频率越高,计时精度越高。本次设计选用R14532的晶体振荡器,其频率为32768Hz,再经过分频芯片4060BD, 其部有15级2分频集

10、成电路,所以可以其中一个输出端得到2Hz的信号脉冲。再经过二次分频,方可得到1Hz的标准信号脉冲,即秒脉冲。其原理图和电路图分别入图6和图7。图6 秒信号原理图图7 晶体振荡电路3.3.5 译码驱动显示电路译码显示电路是将计数器输出的8421 BCD码译成数码管显示所需要的上下电平。所以在译码电路和数码管的选择上一定要注意配套。如我们采用阴极七段数码管,那么译码电路就应选接与它配套的共阴极七段数码驱动器。译码显示电路可采用CD4511BCD-7段译码驱动器,其芯片引脚如下列图所示。其中Qa、Qb、QC、Qd与十进制计数器的四个输出端相连接,A、B、C、D、E、F、G即为驱动七段数码显示器的信号

11、。由CD4511把输进来的二进制信号翻译成十进制数字,再由数码管显示出来。计数器实现了对时间的累计并以8421BCD码的形式输送到CD4511芯片,再由4511芯片把BCD码转变为十进制数码送到数码管中显示出来。译码驱动显示电路如图8。图8 译码驱动显示电路3.3.6 数字电子钟的整体电路数字电子钟的整体电路原理图如下图9。引线图见附录。图9 数字电子钟的整体电路原理图4.电路的装配过程经过电路的模拟仿真调试后,进入实际组装配置过程。其中包括电路模拟仿真调试、电路布线焊接和实物的实际调试三个阶段。4.1 电路模拟仿真调试 在焊接电路前,先将设计在电脑上用软件Multisim做了仿真,仿真成功后

12、才开场电路的布线和焊接。4.2 电路焊接在焊接电路板的过程中,对于裸露在空气中的电线或者芯片引脚,由于受氧化,表层附有一层很薄的氧化物,会导致其导电能力下降,因此须用砂纸擦去氧化层。焊接电路时要注意导线的连接准确与否,以及焊接在一起的结点的良性。实际焊接过程中,要保证焊笔不要碰到已经焊好的线,否那么焊好的线很容易脱落。4.3 实物的实际调试4.3.1总体的调试步骤1用示波器检测石英晶振的输出信号波形和频率,输出频率应为32768Hz。2将32768Hz信号送入分频电路,用示波器检测输出频率是否符合要求。3将1Hz秒脉冲分别送入时、分、秒计数器,检查各组计数器的工作情况。4观察较时电路的功能是否

13、满足要求。5当分频电路和计数器调试正常后,观察电子钟是否准确,正常工作。4.3.2蜂鸣器功能测试 使数字时钟从00:59:00开场计时。当计数显示为00:59:51时,蜂鸣器开场工作,发出一秒响一秒停的有规律声音。具体是00:59:50响,00:59:52停;00:59:54响,00:59:56停;00:59:58响。 从以上测试结果可知,蜂鸣器工作完全正常,到达理论要求。4.4误差分析经测试,故系统在运行时有一定的误差,其原因是晶体振荡的特点所决定的,同时与芯片的部构造有关,同时存在人为按键误差。从数据来看,最大误差比拟小,完全到达设计要求。该数字钟具有较高的准确度,成功到达设计任务要求。5

14、. 课程设计的收获、体会和建议数电课程设计是一个很锻炼动手能力的一次实践性活动。要完成这一次设计任务,必须先做以下的准备:1.复习本学期所学的数电知识,弄懂设计要求和实现该功能的芯片,将局部功能的电路图设计出来,并按照课程设计的要求设计出原理图。2.自学仿真软件Multisim,将原理图在电脑上进展仿真。3.焊接电路板。这一局部很重要,对我们对布线及焊接技术要求比拟高。同时,运用了我们上学期电工工艺实习的知识。4.电路的调试。这根本是最后一步了,调试还是比拟有难度的,因为设计出来的电路是理论上的,实际焊接会有什么问题我们不知道。要根据测试出现的问题一一找出问题根源,做出修改,直到完全符合设计要

15、求。在这次课程设计中收获很多。首先,以前在做数电实验时只是按照实验指导书上的步骤连接电路,并完成实验。但这一次是完全要求手动。从电路原理图的设计到布线焊接再到实现功能,都要求理解并熟悉芯片的部构造及功能。在调试过程中要分析电路故障,一一排除,直到没问题。根据题目要求设计好电路后,选择好芯片后,在Multisim上进展仿真直到成功。同时,这次课程设计过程中所收获的体会也是很深刻的。我们明白到,单有丰富的理论知识是不够的,我们必须将理论运用到实践当中,才能更好地解决实际问题。参 考 文 献【1】?电子技术实验?华南农业大学工程学院电工电子教研室 2008.9【2】康华光.电子技术根底数字局部第五版.高等教育,2006.1【3】电子工艺实习指导书 第三版华南农业大学电工电子教研室附录1各元件引脚:附录2元器件清单一览表器件名称规格数量备注74LS906CD451162位共阴数码管3万能板174LS00274LS04174LS08174LS30174LS32174LS741CD40601晶振32768Hz1IC座14/16脚20IC座24/40脚224脚1个,40脚1个电阻510k 4个,22M 1个开关3不自锁2个,自锁1个蜂鸣器1电容39pf2

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1