ImageVerifierCode 换一换
格式:DOCX , 页数:12 ,大小:348.12KB ,
资源ID:30129777      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/30129777.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(24秒计时器.docx)为本站会员(b****8)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

24秒计时器.docx

1、24秒计时器篮球24秒计时器1设计内容及要求 1.1具备显示24秒计时功能1.2计时器为递减工作,间隔为1S1.3递减到0时发声光报警信号1.4设置外部开关,控制计时器的清0,启动及暂停2方案选择和电路工作原理2.1分析要求,画原理框图 24秒计时器的总体方框图如图2.1所示。它包括秒脉冲发生器,计数器,译码显示电路,报警电路和控制电路等五个部分组成。其中计数电路是系统的主要部分。计数器完成24秒计时功能,而控制电路完成计数器的清零,启动,暂停等功图2.1原理框图能。 秒脉冲发生器产生的信号是电路的时钟脉冲和定时标准,电路采用555集成电路组成的多谐振荡器构成 译码显示电路用74LS48和共阴

2、极七段LED显示器组成。报警电路用发光二极管和蜂鸣器组成。图2.2.1方案一电路图2.2方案选择2.2.1方案一电路如图2.2.1,该方案的计数部分是由具有十进制加计数功能的74LS90芯片和具有十六进制加计数功能的74LS161芯片等组成的减计数电路。 接通电源后,打开555多谐振荡电路发出秒脉冲。将S2拨向连续,当S1置于“置数”位置时74LS90立刻置9,此时十位显示器显示数字2,而当脉冲上升沿输入74LS161时,该芯片第一次置数“11”,由于反向器作用,显示器显示”4”。将S1拨向“计时”,电路开始倒计时。当个位显示9后,LD的输入变为高电平,使161自动第二次置数15,个位显示0,

3、同时74LS90计数加一,十位显示减一。十位上的译码器的接线,使其只能在0,1,2之间循环。当显示变为00时,自动停止计数,同时发出声光报警信号。 S2拨向“暂停”时,能实现即时暂停。 接通电源时,需注意将J1拨向置数位置,否则低位将会从F开始递减。2.2.2方案二 电路如图2.2.2,该方案计数部分有两片74LS192十进制可编程加/减计数器等组成。它的计数原理是:只有当低位BO1端发出借位脉冲时,高位计数器才作减计数。当高低位计数器全处于零,且低位没有脉冲输入时,置数端LD=0, 计数器完成并行置数,在低位有时钟输入的情况下,计数器再进行下一次减计数。图2.2.2方案二电路图 J1实现连续

4、/暂停,J2实现置数/计数功能,J3为清零鍵。当显示减为00时高位BO端发出借位脉冲,使低位芯片无脉冲输入,电路停止计数,同时LED发出报警信号。2.2.3方案选择 两方案的秒脉冲发生部分都是有555多谐振荡电路组成,基本无多大区别。主要区别在于计数部分,方案一采用加计数器,方案二采用减计数器。由电路结构来看,方案一用到了异或门和七个非门,较方案二复杂的多。在功能实现方面,方案二满足设计要求,而方案一中的低位由74LS161和非门构成,显示数字为161输出二进制数的反码所对应的数,0即二进制0000对应1111,74LS161不能实现,因此不能实现清零功能。但个人认为篮球计时器从24秒倒计时,

5、置数24秒就相当于清零,所以清零电路可以省去。方案一在接通电源时若将置数鍵置于计数位置,74LS161将从0000开始加计数对应反码1111无法显示,而方案二不会出现该问题。综合分析,采用方案二。3单元电路设计3.1倒计时电路 该电路主要由两片71LS192构成。74LS192是双时钟方式的十进制可逆计数器。 CPU为加计数时钟输入端,CPD为减计数时钟输入端。LD为预置输入控制端,异步预置。CR为复位输入端,高电平有效,异步清除。CO为进位输出:1001状态后负脉冲输出,BO为借位输出:0000状态后负脉冲输出。74ls192引脚图74ls192功能表 在该设计中,利用芯片的减计数功能,即时

6、钟脉冲从cpd输入,而cpu接高电平。采用两片芯片级连的方式,低位的借位信号作为高位的时钟信号。高位的借位信号通过与非门控制地位的CP输入,从而当倒计时为00时达到停止计数的目的。置数采用8421BCD码,24转化为8421BCD码为00100100。电路接线如图3.1图3.1倒计时电路3.2秒脉冲信号控制电路 图3.2脉冲控制电路 图3.2是秒脉冲信号CP的控制电路,控制CP的放行与禁止。当定时时间未到时,74LS192的借位输出信号BO=1,则CP信号受“暂停/连续”开关控制。当定时时间到时,BO=0,CP信号被封闭,计时器保持零状态不变。 3.3译码显示电路 3.3.1共阴极数码管数码显

7、示器可显示系统的运行状态及工作数据,我们所选用的是发光二极管(LED)显示器,它分为两种,共阴极、(BS201/202)与共阳极(BS211/212),我们所选的是共阴极,它是将发光二极管的阴极短接后作为公共极,当驱动信号为高电平时,阴极必须接低电平,才能够发光显示。共阴极数码管的外引脚及内部电路如图3.3.1图3.3.1数码管外引脚及内部电路3.3.2共阴极七段显示译码器74LS48驱动共阴极显示器的译码器输出为高电平有效,所以选用74LS48驱动共阴极的发光二极管显示器。3.3.274LS48外引线排列图与功能表 74LS48工作原理:译码器输入端为二进制码,经译码器后,输出端分别与七段显

8、示器的的输入端对应连接。消隐(灭灯)输入端BI为低电平有效。当消隐(灭灯)输入端BI =0 时,不论其余输入端状态如何,所有输出为零,数码管七段全暗,无任何显示;当消隐输入端BI =1 时译码器译码。灯测试(试灯)输入端LT 为低电平有效。当灯测试(试灯)输入端=0(/ =1)时,不论其余输入端状态如何,所有输出为1,数码管七段全亮,显示8。可用来检查数码管、译码器有无故障;当灯测试输入端LT =1 时译码器译码。脉冲消隐(动态灭灯)输入RBI 为低电平有效。当RBI =1时,对译码器无影响;当BI =LT =1 时,若RBI =0,输入数码是十进制的零时,数码管七段全暗,不显示;输入数码不为

9、零时,则照常显示。在实际使用中有些零是可以不显示的,如 004.50 中的百位的零可不显示;若百位的零可不显示,则十位的零也可不显示;小数点后第二位的零,不考虑有效位时也可不显示。脉冲消隐输入RBI =0 时,可使不显示的零消隐。3.4秒脉冲信号发生电路 如图3.4,由NE555构成的多谐振振荡器,接通电源后,电容C1被充电,VC上升,当VC上升到2/3VCC时,触发器被复位,此时V0为低电平,电容C通过R2和T放电,使VC下降,当下降至1/3 VCC时,触发器又被置位,V0翻转为高电平。当C放电结束时, VCC将通过R2和R3向电容器充电,VC由1/3VCC上升到2/3VCC。当VC上升到2

10、/3VCC时,触发器又发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为:f=1.43/(R3+2R2)C。在这里我们选择R2=68K,C1=10uf,只要用一个可变电阻器代替R3, 图3.4秒脉冲信号发生电路并将它调至7K即可输出1HZ,达到要求。4电路的制作与调试 在电路制作过程中主要用万用表来检测接线真确与否。由于线路板年代已久,很多插孔有松动现象,甚至有些插孔短接,给接线造成了很大的麻烦。首次接线时,没有注意该问题,直接将全部接线一次连完,结果电路不能正常工作。分析了原因后重新接线,此次采取每个单元电路分步接线,并随时检测电路。在全体小组成员的共同努力下,电路终于初步完成

11、。 调试中不能实现计数功能,用万用表检测各点电势,发现置数开关接线有问题,555无脉冲输出,与非门是坏的。改进电路后运行正常,一切符合要求。5收获体会 本次课程设计是我首次课程设计。作为是自动化专业的学生,设计是我们将来必需的技能,这次课程设计恰恰给我们提供了一个应用自己所学知识的机会,从到图书馆查找资料到对电路的设计对电路的仿真再到最后电路的成型,都对我所学的知识进行了检验。可以说,本次课程设计有苦也有甜。设计思路是最重要的,只要你的设计思路是成功的,那你的设计已经成功了一半。因此我们应该在设计前做好充分的准备,像查找详细的资料,为我们设计的成功打下坚实的基础。制作过程是一个考验人耐心的过程

12、,不能有丝毫的急躁,马虎,对电路的调试要一步一步来,不能急躁,要求我们有一个比较正确的调试方法。这又要我们要灵活处理,在不影响试验的前提下可以加快进度。要熟练地掌握课本上的知识,这样才能对试验中出现的问题进行分析解决。留给我印象最深的是要设计一个成功的电路,必须要有耐心,要有坚韧的毅力。在整个电路的设计过程中,花费时间最多的是各个单元电路的连接及电路的细节设计上,如CP脉冲的供给通断等。在多种方案的选择中,我们仔细比较分析其原理以及可行的原因。设计过程中,我深刻的体会到在设计过程中,需要反复实践,其过程很可能相当烦琐,有时花很长时间设计出来的电路还是需要重做。总体来说,这次实习我受益匪浅。在摸

13、索该如何设计电路使之实现所需功能的过程中培养了我的设计思维,增加了实际操作能力。在让我体会到了设计电路的艰辛的同时,更让我体会到成功的喜悦。6元器件明细表元件名称型号规格数量备注数码管共阴极小号2七段译码显示器74LS48直插式216脚8421BCD码计数器74LS192直插式216脚脉冲电路555直插式18脚非门集成芯片74LS04直插式214脚三输入与非门集成芯片74LS10直插式114脚电容电解0.1uF、10uF2色环电阻Rest10K、15K、68K若干发光二极管LED小号1开关按键、拨动一路、两路3电线若干7参考文献康华光,2005.电子技术基础数字部分(第五版),高等教育出版社 祁存荣,2008.电子技术基础实验(数字部分),武汉理工大学教材中心 魏立君,韩华琦,1993.CMOS4000系列60种常用集成电路的应用,人民邮电出版社邓勇,周铎,邓斌,2004.数字电路设计完全手册,国防工业出版社 附录总电路图

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1