ImageVerifierCode 换一换
格式:PPT , 页数:30 ,大小:944KB ,
资源ID:2754843      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/2754843.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(芯片封装原理及分类.ppt)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

芯片封装原理及分类.ppt

1、qja 结-空气热阻qja最早也是最常用的标准之一定义标准由文件 JESD51-2给出 Ta=环境空气温度,取点为 JEDEC组织定义的特定空箱中特定点(Still-Air Test)芯片下印制板可为高传导能力的四层板(2S2P)或低传导能力的一层板之任一种(1S0P)qjma 结-移动空气热阻qjma空气流速范围为 0-1000 LFM定义标准由文件 JESD51-6给出Ta=空气温度,取点为风洞上流温度印制板朝向为重大影响因素Nqjc从结点到封装外表面(壳)的热阻,外表面壳取点尽量靠近Die安装区域qjc 结壳热阻Die SubstratePCBJunctionCaseqjb从结点至印制板

2、的热阻定义标准由文件 JESD51-8给出qjb 结板热阻 严格地讲,Theta-JB不仅仅反映了芯片的内热阻,同时也反映了部份环境热阻,如印制板。正因如些,Theta-JB相对于其它热阻而言,虽然JEDEC组织在99年就发布了它的热阻定义方式,但是芯片供应商采用较慢。部份传热路径严重不对称芯片,如TO-263目前尚无该热阻的定义标准 qjx 试图采用简单的热阻表示复杂的芯片传热现象芯片内部的热传现象非常复杂,无法使用热阻来完美表示;热阻qjx 无法用于准确预测芯片的温度,只能提供定性的热性能对比;如需准确预测特定工况下芯片的温度,我们需要其它的方法qjx 使用的局限性Convection/R

3、adiationConvection/RadiationConductionConvectionConductionRadiationConductionJunctionXjx芯片的详细模型 建立所有芯片内部所有影响传热的结构Die硅或砷化镓材料,表面有发热集成电路通常为环氧树脂,厚为1-2milDie Attach铜制,用于加强传热或其它目地Die Flag/Die PadEncapsulant通常为环氧树脂材料金或铝制,数目等同于外面管脚数Bond WiresSolder Balls通常材料为锡铅合金95Pb/5Sn 或37Pb/63Sn.铜或铝42合金制Leadframes Substr

4、ate通常由BTFR4制成(塑料芯片);或氧化铝制成(陶瓷芯片)热阻网络模型-DELPHI模型DEvelopment of Libraries of PHysical models for an Integrated design environment DELPHI 项目:从1993年到1996年,由欧盟资助,Flomerics公司负责协调,Alcatel Bell、Alcatel Espace、Philips CFT、Thomson CSF、Flomerics、NMRC 等公司合作,旨在开发芯片的简化热模型的精确表示方法。PROFIT项目:同样由欧盟资助,由Philips公司负责协调,Fl

5、omerics、Nokia、Infineon、Philips、ST、Micred、TIMA、等公司合作,旨在开发芯片热模型的快速建立方法。项目产生了一系列成果,如芯片的热阻网络模型DELPHI标准、JEDEC组织认证的唯一热模型库FLOPACK、芯片热应力分析工具Flo/stress等。PRediction OF temperature gradients Influencing The quality of electronic productsPROFIT 项目项目DELPHI项目项目DELPHI模型生成原理建立详细模型标准实验验证误差估计在规定的种边界条件下批处理进行详细模型计算封装参数

6、(结构、材料参数)根据各种封装特点离散出各种热阻网络拓朴结构详细模型发布发布简化模型多种边界条件可以表示自然对流、强迫对流、散热器等多种环境根据各热阻节点的温度值优化得出具有最小误差的热阻值DELPHI项目组定义了99种边界条件;Flopack应用了44种或88种PBGA封装模型的建立PBGA封装特点?有机基片Organic substrate使用焊球(Solder balls)作为二级互联主要应用:ASICs,内存,图形显示,芯片组,通讯等.PBGA封装优缺点?I/O密度高;基片材BT具有较好的电性能;加工工艺类似PCB板,成本低廉非气密封装,不适合于长时工作的芯片或军用芯片Die与基片(S

7、ubstrate)间的CTE不匹配如功耗大于2W,则可能需要加强散热手段主要类型的PBGA封装Wire-Bonded PBGA(Die-up)BT DielectricThermal ViasSolder Balls(37Pb/63Sn)Epoxy-based EncapsulantSilicon DieDie Attach&Solder MaskGold Bond WiresCu TracesPower&Ground PlanesBottom SpreaderDie FlagSignal Vias最主流的PBGA封装,相对成熟的加工技术,可处理5W以上热耗。主要类型的PBGA封装Fine-P

8、itch BGADie Attach&Solder MaskBond WiresSubstrateDie由die-up PBGA变化而来别名:FSBGA,ChipArrayTM焊球间隙较小可归类为 Near-CSP建模也较困难焊球间隙典型值为1mm,0.8mm,0.65mm,0.5mm,0.4mm经常缺少明显可见,比Die尺寸大的Die Pad,因为Die大小与封装大小相近基片(substrate)中每个信号过孔都必须单独建出;在FLOPACK中,别名ChipArrayTM主要类型的PBGA封装SpreaderDieDie AttachStiffener RingOrganic Substra

9、te with TracesEncapsulantSolder BallsBond WiresAdhesiveSignal ViasDie-down PBGA 1)最常见的Die-down PBGA芯片为Amkor 公司的SuperBGATM,但是 SuperBGA中无上图结构中的加强环(Stiffener Ring),2)Spreader(铜合金)可直接与散热器相连,良好的散热性能,可处理功耗8-10W3)如无加强环(Stiffener Ring),则塑料基片与Spreader直接相连。主要类型的PBGA封装Flip-Chip PBGA 1)因电气性能良好,应用越来越广泛2)因布线考虑,很难

10、在Die下方布热过孔,故信号过孔会对散热有较大影响3)基片(substrate)复杂,一般中间层为BT层,两边另附有其它层。DieFlip-Chip BumpsUnderfillCore ViasBuild-up MicroviasCoreBuild-up主要类型的PBGA封装Flip-Chip PBGA的散热加强手段Metal Cap Metal Lid Lid Attach 建模时需特别注意Cap/Lid Attach的厚度与材质,因为该类芯片功耗一般较大,主要热阻的组成部分之一Attach即使有较小的误差,也会引起结温和热阻值Theta-JC估计较大的误差。Metal Cap与Lid可能

11、由铝与铜制主要应用:高功耗处理器,军事用芯片主要分为:1)Flip-Chip 2)BondWireCBGA封装模型的建立主要类型的CBGA封装Solder balls(typically 90Pb/10Sn)Epoxy encapsulantCeramic substrate(usually Alumina)Silicon DieDie attachTraces(Tungsten or Molybdenum)Wire-Bonded CBGA主要类型的CBGA封装Flip-Chip CBGA DieUnderfill(typicallyepoxy based)Ceramic substrate(

12、Typically Alumina)Solder Balls(typically 90Pb/10Sn)Traces(Tungsten or Molybdenum)Flip-chip layerBare-DieMetal CapAdhesiveCapedPlastic Quad Flat Pack(thin version called TQFP)常用于逻辑芯片,ASIC芯片,显示芯片等封装外管脚(Lead),表面贴装Plastic EncapsulantExternal leadframe(gull-wing leads)PQFP封装模型的建立PQFP封装模型的建立截面结构图Epoxy ove

13、rmoldCu/Alloy 42 leadframeAu bond wireCu/Alloy 42 tie barsCu/Alloy 42 die flagPQFP封装优缺点?成熟的封装类型,可采用传统的加工方法;成本低廉;适用于中低功耗且中等数目I/O(50-300),热阻高,不采用Heatslug等附加散热手段的条件下功耗很难突破2W管脚间距难以做得过小(难于小于0.4mm),相对于BGA封装I/O 数目少无散热器时的主要散热路径The die and the die flagThe leadframe The boardNPQFP封装模型的建立Thermal grease注意:在注意:在

14、Lead数目较多的情况下,数目较多的情况下,Bondwires的传热份额可能高达的传热份额可能高达15%,但是在热测试芯片中,由于但是在热测试芯片中,由于Bondwires数目较少,忽略了这部分热量数目较少,忽略了这部分热量注意:一部分热量由芯片传至散热器上,注意:一部分热量由芯片传至散热器上,又有可能重新传递回芯片上又有可能重新传递回芯片上Small Outline PackageLow profile version known as Thin Small Outline Package(TSOP)类似于 PQFP,只是只有两边有管脚广泛应用于内存芯片常见的类型-常规-Lead-on-Ch

15、ipSOP/TSOP封装模型的建立SOP/TSOP封装模型的建立部分芯片建模时可将各边管脚统一建立;管脚数较小应将各管脚单独建出.fused lead一定要单独建出Tie bars 一般可以忽略.Bond WiresDieDie FlagLeadframe常规DieBond WiresEncapsulantInsulationLeadframeLead-on-ChipQFN封装模型的建立Thermal Vias in PCBThermal Land in PCBDieDie Attach PadExposed PadLeads(Internal)SolderPCBMold主要用于替换引脚数小于

16、80的引线装芯片(主要是 TSOP and TSSOP)尺寸较小,同时相对于TSOP/TSSOP散热性能好Theta-JA 通常只有 TSSOP芯片的一半左右 主要传热路径:Die Die Attach Pad Exposed Pad PCB次要传热路径:Lead(最好各个管脚单独建出)PCB板下(Exposed Pad下方)通常添加热过孔以加强散热CSP封装模型的建立封装相对于Die尺寸不大于20%主要应用于内存芯片,应用越来越广泛尺寸小,同时由于信号传输距离短,电气性能好种类超过 40 种如封装尺寸相对于Die,大于20%但接近20%,则称为 Near-CSPMicro-BGATM封装模型的建立为早期的一种 CSP 设计常用于闪存芯片Traces 排布于聚酰亚胺的tape 层Die与Tape之间有专用的Elastomer采用引脚Lead将电信号由die传递至 traces焊球可较随意排布Die 可放在中心,也可以偏置主要传热路径:Die-elastomer-solder balls-boardLead传导热量较少,很多情况下可忽略Elastomer导热能力差,为主要的散热瓶颈焊球要

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1