ImageVerifierCode 换一换
格式:DOCX , 页数:32 ,大小:203.80KB ,
资源ID:26295135      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/26295135.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字电路说明书.docx)为本站会员(b****7)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数字电路说明书.docx

1、数字电路说明书 一、课题名称:八路智力竞赛抢答器 .1 二、内容摘要:2. 三、设计内容及设计要求:2. 四、试验器件清单:2 . 五、设计的系统方案:3. 六、电路的工作原理4 . 4 .1、开关阵列电路 4.2、触发锁存电路 5、数码显示器 .3 5.4、电路工作原理 七、设计的调试:10. 八、总结设计电路的特点及方案的优缺点:11 . 九、改进意见和展望:11 . 十、总结:11 . 十一、致谢12. 、参考资料十一12 . 0 一、课题名称:八路智力竞赛抢答器 二、内容摘要: 摘要: 本文主要介绍用数电知识设计八路抢答器。优先编码电路、锁存器、译码 电路将参赛队的输入信号在显示器上输

2、出,并与主持人开关相连接,即构成了 抢答器的主体电路。经过布线、接线、调试等工作后数字抢答器成形。借助较 少的外围元件完成抢答的整个过程,设计制作了八路抢答器,设计编程简单, 容易理解掌握,且工作稳定可靠。总体电路简单,易于制作。可供 8 人或 8 个 代表队抢答,并用 7 段数码管显示首先抢答者的组别号码,有人抢答后自动闭 锁其他各路输入,禁止其他人抢答,使其他组的开关失去作用,而显示最先按 下抢答键的组别号。只有当主持人按下复位按键才能再次抢答。 关键字:抢答器;设计;稳定;再次 三、设计内容及设计要求: 1、设计一个 8 路智力竞赛抢答器地电路,满足一下要求。 A、给节目主持人设置一个控

3、制来关,用来控制系统的清零(编号显示数码管灭 灯)及抢答的开始。 B、抢答开始后,当有某一选手首先按下抢答按钮时,选手编号立即被存锁,编 号数码管显示选手编号,并发出报警声响,此时抢答器不再接收其它输入信息。 优先抢答选手的编号一直保持到节目主持人将系统清零为止。 C、抢答器具有定时抢答功能,且一次抢答时间由节目主持人设定(如 30 秒)。 当节目主持人启动开始建后,要求定时器立即进行显示,同时扬声器发出短暂 的声响,声响持续时间为 0.5 秒左右。 D、选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示 选手编号和抢答时刻的时间,并保持到节目主持人将系统清零为止。如果定时 抢

4、答时间已到,却没有选手抢答,则本次抢答无效,系统进行短暂的报警,并 封锁输入电路,禁止选手超时后抢答,定时显示器上显示 00. 2、抢答器最多可供 8 名选手参赛,编号为 18 号,各队分别用一个按钮 (分别为SS)控制,并设置一个系统清零和抢答控制开关S,该开关由主 70持人控制。 3、抢答器具有数据锁存功能,并将锁存数据用 LED 数码管显示出来,只能 由主持人进行清零。 4、开关 S 作为清零及抢答控制开关(由主持人控制),当开关 S 被按下时 抢答电路清零,松开后则允许抢答。输入抢答信号由抢答按钮开关SS实现。 70 1 四、试验器件清单: 本设计所用的实验器材如下表所示。 表 1 实

5、验器材 名称 型号 数量 备注 集成电路74LS00 3代替 74LS279 74LS1481 74LS48 1 电阻 ?10K 9 ?510 1 二极管 FG111050 1 七段数码管 共阴极 1 导线 若干 面包板 2 直流电源 +6V 1 按钮开关 9 五、设计的系统方案: 1、构思抢答器需要达到的功能并结合自身的能力,列出了如图所示的总体 框架图。 2 译 优先编抢答 码锁存器显示电路 按钮 码电路 电 路 节目主持人 控制电路 报警电路主体电路 控制开关 显示定时 译码 秒脉冲 扩展电路电路 电路 电路 产生电路 2、具体设计方案如下: 接通电源后,主持人将开关拨到清除状态,抢答器

6、处于禁止状态,编 号显示器和指示灯灭灯,等主持人将开关置“开始”位置后,抢答器处于等待 状态,此时可以进行抢答。 抢答器完成:优先判断抢答的组号,并将编号进行锁存,然后通过译码 器将编号显示在七段数码管上。 如果再次抢答必须由主持人操作清除和开始状态的开关,即需要主 持人清零。 六、电路的工作原理 1、开关阵列电路 该电路由多路开关所组成,供抢答着使用,每一抢答者与一个开关相对应 (开关 S0S7 的代号分别是 8、1、2、L 6、7,即抢答着的组号,便于主持人 看到显示器上的数字后,能准确宣布谁是优先抢答者)。开关应为常开型,当按 下开关时,开关闭合;当松开开关时,开关自动弹出断开。 图 2

7、抢答的开关 3、触发锁存电当某一开关被按下时,触发锁存的电路被触发,在输出端产生相应的开电平信息。同时为了防止其它开关随后触发而产生紊乱,让最先产生的输出平返回来将触发锁存器的电路锁定。若有多个开关同时按下时,则在它们之存在着随机竞争的问题,结果只能是它们中的任一个产生有效输出,任然达了优先判断的效果因为在完成本设计的时,实验室不能提供现成的锁存集成电74LS279则结合所学的理论知识,用集成电74LS0自制成了锁存器,代替集成电74LS279的功能。其连线如所示 图 3由 74LS00 组成的锁存器 3、数码显示器 数码管通常有发光二极管( LED )数码管和液晶( LCD )数码管。本设

8、计提供的为 LED 数码管,如图 4 所示。它显示最先抢答者的相应的代号,方便 主持人宣布最先抢答者。 图 4LED 显示器 4、电路工作原理 该电路完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的 编号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。具体的 组成及工作原理如图 5 所示。 工作过程:开关 S 置于“清除”端时,RS 触发器的 R 端均为 0,5 个触发器 输出置 0,使 74LS148 的 ST 0,使之处于工作状态。当开关 S 置于“开始” 时,抢答器处于等待工作状态,当有选手将键按下时(如按下 S5),74LS148 的 4输R锁存,2Q=1,74LS

9、4处于工作状态01BE5Q4Q3Q=10,1Q=,则经译码显示为“5”。此外2,74LS14S,处于禁止状态,封锁其他按键的输入。当按键松开即按下时74LS14此时由于仍2,S,所74LS14仍处于E止状态,确保不会出二次按键时输入信号,保证了抢答者的优先性。如有再抢答需由主持人开关重新置于“清除”然后再进行下一轮抢答若按S,R锁存器后1Q=74LS14的输11ER锁存,2Q=1B,74LS4处于工作状态5Q4Q3Q=00,1Q=1所经译码显示为“8”。保证抢答者的优先性与上述类似若所按的是其他开(SSSSSS7的工作过程与按下开S的工作过程相似,只5Q4Q3的输出会发生变化 图 5数字抢答器

10、电路 优先判决器 优先判决器主要是由 74LS148 集成优先编码器等组成。该编码器有 8 个信 号输入端,3 个二进制码输出端,选通输入端 ST ,选通输出端 Y 和扩展端 Y 。 EX S 5 其功能表如表 2 所示。从功能表中可以看出当 ST “0”时,编码器工作,而 当 ST “1”时,则不论 8 个输入端为何种状态,输出端均为“1”,且 Y 端和 S Y 端为“1”,编码器处于非工作状态,这种情况被称为输入低电平有效。 EX 表 2 优先编码器 74LS148 功能表 注:表中代表任意状态实验室不能提供现成的锁存器,则用两个与非门供)注:S 输入 输出 ST I I I I I I

11、I I 6 0 517 2 3 4 Y Y YY Y EXS 10 2 1 ? ? ? ? ? ? 1 1 1 1 1 0111 1 1 1 1 1 01 1 1 1 0 ? ? ? ? ? ? ?0 000 1 0 0? ? ? ? ? ?01 0 0 0 1 1 0? ? ? ? ?011 1 0 0 1 0 0? ? ? ?0111 10 1 0 1 0 ? ? ?01111 1 01 0 0 0? ?011111 0101 1 0?0111111 1 1 0 01 00 1 1 1 1 1 1 1 1 01 1 1 锁存器 SR 锁存器是该设计中保证多个开关随后触发而不产生紊乱的重要部

12、分,因 (与非门由集成电路 74LS00 提 组成了一个 SR 锁存器,连线如图 3 所示,其真值表见表 3。 表 3 用与非门组成的 SR 锁存器的特性表 、R DD译码器 本设计中选用的译码器型号是所示,其 RS DD Q *Q 1 1 0 0 1 1 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 0 0 0 1 0 0 1 1 的0状态同时消失以后状态不定。 74LS48(共阴),其引脚排列如图 6 6BC码输入端译码输出端输出“1”有效,用来驱动共阴LE数码管测灯输入端“0”时,译码输出全为“1”,数码管七段同时LL亮,以检查数码管各段能否正常发光灭灯输入端“

13、0”时BRBB译码输出全为“0”作为输出端使用时,称灭“0”输出端,A=B=C=D=时才会输出低电平,表示译码器把不希望显示的零熄灭了RBRB熄零输入端。用来熄灭不希望显示的零RB 图 674LS48 的引脚排列图 数码显示器 LED 数码管是目前最常用的数字显示器,它分为共阴管和共阳管。在此只 对共阴管作介绍,其电路和出线形式的引出脚如图 7 所示。一个 LED 数码管可 用来显示一位 09 十进制数和一个小数点。小型数码管(0.5 寸和 0.36 寸) 每段发光二极管的正向压降,随显示光(通常为红、绿、黄、橙色)的颜色不 同略有差别,通常约为 22.5V,每个发光二极管的点亮电流在 510

14、mA。LED 数码管要显示 BCD 码所表示的十进制数字就需要有一个专门的译码器,该译码 器不但要完成译码功能,还要有相当的驱动能力。 (a) 共阴连接(“1”电平驱动)(b) 符号及引脚功能 数码 图 7LED (1)在优先编码器电路中,允许同时输入两个以上编码信号。不过在设计优先 编码器时,已经将所有的输入信号按优先顺序排了队。在同时存在两个或两个 以上输入信号时,优先编码器只按优先级高的输入信号编码,优先级低的信号 则不起作用。74148 是一个八线-三线优先级编码器。 如图所示的是八线-三线编码器 74148 的惯用符号及管脚图引脚图。 7 74148 优先编码器为 16 脚的集成芯片

15、,除电源脚 VCC(16)和 GND(8)外,其余 输入、输出脚的作用和脚号如图中所标。其中 I0I7 为输入信号,A2,A1,A0 为 三位二进制编码输出信号,IE 是使能输入端,OE 是使能输出端,GS 为片优先 编码输出端。 (2)74LS48 芯片是一种常用的七段数码管译码器驱动器,常用在各种数字电 路和单片机系统的显示系统中。 (3)P74LS279 中文资料应用pdf 74LS279 引脚图 管脚说明 54/74279 四/R-/S 锁存器 简要说明: 279 为四个/R-/S 锁存器,共有 54/74279 和 54/74LS279 两种线路结 构型式其 主要电器特性的典型值如下

16、(不同厂家 具体值有差别): 型号 tPD PD 54279/74279 12ns 90mW 54LS279/74LS279 12ns 19mW 四个锁存器中有 2 个具有 2 个置位端(/SA/SB)。 当/S 为低电平,/R 为高电平时,输出端 Q 为高电平。当/S 为高电平,/R 为低电平时,Q 为低电平。当/S 和/R 均为高电平时,Q 被锁存在已建立的电 平。当/S 和/R 均为低电平时,Q 为不稳定的高电平状态。 对/SA 和/SB,/S 的低电平表示/SA 和/SB 只要有一个为低电平,/S 的高电平表 示/SA 和/SB 均为高电平。 引出端符号: 1Q4Q 输出端 /1S/4

17、S 置位端(低电平有效) (4)/1R/4R 复位 54/74373 373 为三态输出的八 D 透明锁存器,共有 54/74S373 和 54/74LS373 两种线路 结构型式,其主要电器特性的典型值如下(不同厂家具体值有差别): 型号 tPd PD 8 54S373/74S373 7ns 525mW 54LS373/74LS373 17ns 120mW 373 的输出端 O0O7 可直接与总线相连。 当三态允许控制端 OE 为低电平时,O0O7 为正常逻辑状态,可用来驱动负 载或总 线。当 OE 为高电平时,O0O7 呈高阻态,即不驱动总线,也不为总线的负 载,但 锁存器内部的逻辑操作不

18、受影响。 当锁存允许端 LE 为高电平时,O 随数据 D 而变。当 LE 为低电平时,O 被锁存在 已建立的数据电平。 当 LE 端施密特触发器的输入滞后作用,使交流和直流噪声抗扰度被改善 400mV。 引出端符号: D0D7 数据输入端 OE 三态允许控制端(低电平有效) LE 锁存允许端 O0O7 输出端端(低电平有效) (5)74LS00 是 TTL 与非门,高电平 4V 左右吧,低电平 1V 左右 vcc4A4B4Y3A3B3Y - 141312111098 1234567 - 1A2A1Y2A2B2YGND Y=nor(A and B) 与非门经常用来实现组合逻辑的运算, (6)74

19、ls86 是常用的 TTL 2 输入端四异或门 在数字电路中常用,对应的 coms 器件是 74hc86 特点是电源功耗很低。他的电源电压 4.75-5.25V,他能和 7486, CT4086, DG74LS86, LH74LS86 等元件相互代换。 七、设计的调试: 1、在调试的过程中主要运用了数字万用表。 2、在调试之前我们这一组的成员在一起。首先,对照事先设计好的原理图仔细 检查在实物中是否有接错的地方(主要检查集成电路的引脚与导线是否出错接错 和是否出现了短路),若发现有,就立即改正。以防给实物通电之后,出现意外。 然后,用数字万用表检测实物中是否有不导通的地方,若有,应立即修正。以

20、 防通电后不能工作,而怀疑其他地方出错。 3、在上一步完成的基础之上,给实物通电,进行调试。我们这组出现的问 9 题记改正措施如下: 我们初次调试时,实物的确没有工作。然而,我们对事先设计好的原理 图进行仔细的研究,最后在指导老师的帮助下发现我们设计的原理图有错误(在 集成电路 74LS148 与锁存器之间多加了反相器),决定将它去掉。 在上一步完成了之后通电,发现LED显示器上显示的是0 7之间的数,但 是我们需要它显示1 8之间的数。经过较长时间的思考,并结合指导老师给出 的意见,在开关S0和集成电路74LS48之间加了一个SR锁存器1Q,详见图7。然而, 也成了我们完成此设计的最终原理图

21、。 经过上两步的改进,终于达到了我们事先预定的目标。 八、总结设计电路的特点及方案的优缺点: a、设计电路的特点:集成电路 74LS148 和由 74LS00 构成基本 SR 锁存触发 器完成了优先判断的功能。在此充分利用了集成电路 74LS148 的主要功能。再 通过译码器(集成电路 74LS48)和 LED 显示器显示优先抢答的组号给主持人宣布 最先抢答的组号提供了有力的证据。 b、方案优点:该电路原理简单、并且在接线时可以使自己思路清晰,缩短 了完成此设计的时间。 c、方案缺点:用集成电路 74LSOO 构成 SR 锁存器时比较麻烦,最容易把线 接错。在面包板上所布的线比较复杂,不利于后

22、面的检查。 九、改进意见和展望: 我们设计的此八路抢答器只能用来判断优先抢答这是谁,只能用在比较普 通的场合。 我觉得它有很多需要改进的地方:当首次给它通电后,LED 显示器上应显 示 0,待主持人清零后,LED 显示器不显示,只有等有抢答开关按下时才显示号 码。应添加一个计时器,用来限制抢答者的抢答时间,即当主持人宣布开始 抢答后,开始计时,在主持人设定的时间内可以进行抢答;否则,进行下一轮 抢答。还需要添加一个报警器,以便用声音来提示主持人和观众已经有人进 行了抢答。 十、总结: 一学期就这样匆匆的过去了,在学习数字电路的这一个学期里我深深的感 受到一份耕耘一份收获的道理,虽然在学习的过程

23、中遇到了一些困难和挫折, 但我最终都挺过来了,战胜了困难,战胜了自己,做课程设计是检验和考察我 的学习情况的一个手段,我们应当更好的去利用。在设计的过程中我主要学习 到了更多的数电方面的知识,如何去画电路图,还有一些技术上的应用知识。 10 让我的实际操作得到了锻炼,更重要的是锻炼了我们自己动手开发的能力,这 让我们受益匪浅。 通过这次课程设计,加强了我们动手、思考和解决问题的能力。在设计过 程中,经常会遇到这样那样的情况,就是心里想老着这样的接法可以行得通, 但实际接上电路,总是实现不了,因此耗费在这上面的时间用去很多。 做课程设计同时也是对课本知识的巩固和加强,由于课本上的知识太多, 平时课间的学习并不能很好的理解和运用各个元件的功能,而且考试内容有限, 所以在这次课程设计过程中,我们了解了很多元件的功能,并且对于其在电路 中的使用有了更多的认识。 平时看课本时,有时问题老是弄不懂,做完课程设计,那些问题就迎刃而 解了。而且还可以记住很多东西。比

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1