ImageVerifierCode 换一换
格式:DOCX , 页数:93 ,大小:743.07KB ,
资源ID:26225180      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/26225180.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(《数字电子技术基础》复习指导docx.docx)为本站会员(b****9)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

《数字电子技术基础》复习指导docx.docx

1、数字电子技术基础复习指导docxv1.0 可编辑可修改第一章 数制与码制第二章 逻辑代数基础一、本章知识点1数制及不同数制间的转换熟练掌握各种不同数制之间的互相转换。2码制 定义、码的表示方法BCD码的定义,常用 BCD码特点及表示十进制数的方法。3原码、反码、补码的表示方法正数及负数的原码、反码、补码。4逻辑代数的基本公式和常用公式掌握逻辑代数的基本公式和常用公式。5逻辑代数的三个基本定理定义,应用6逻辑函数的表示方法及相互转换7逻辑函数最小项之和的标准形式8逻辑函数的化简公式法化简逻辑函数卡诺图法化简逻辑函数的基本原理及化简方法二、例题(一)概念题1数字信号是指在 和数量上都是离散的信号。

2、2BCD码是指用 二进制数码表示一位十进制数。3一个三位十进制数的余 3 BCD码是 1001 0011 1010 ,则与它相应的 8421BCD码是 。4逻辑函数 Y AB AB 表达的逻辑符号为 。11v1.0 可编辑可修改5如果两个表达式相等,那么它们的对偶式也 。6常用的逻辑函数的表示方法有 及函数式、逻辑图、卡诺图等。7最简与或表达式的条件,不仅要求其中的乘积项最少,而且要求 。8利用卡诺图化简逻辑函数的基本原理就是 。9逻辑代数中逻辑变量的取值只有 0 和 1 两种可能,它们不再表示数量的大小,只代表二种不同的 。(二)数制转换1.= ()2=()=()161082.=()=()1

3、01623.2=()8=()10(三)写出下列数的八位二进制数的原码、反码、补码原码,就是用最高位表示数符 (0 表示正数、 1 表示负数 ) 。正数,原码 =反码=补码;负数,反码:除符号位以外,对原码逐位取反;补码:反码 +11. (-35 ) = ()原码= ()反码=()补码102.(+35) 10 = ()原码 = ()反码 =()补码3.(-110101)2= ()原码 = ()反码 =()补码4.(+110101)2= ()原码 = ()反码 = ()补码5. (-17) 8=( ) 原码 = ( ) 反码 =( ) 补码(四)将下列三位 BCD码转换为十进制数根据 BCD码的编

4、码规则,四位一组展成对应的十进制数。1.() 余 3 码 =() 102.() 8421 码=()10(五)分别求下列函数的对偶式Y和反函数 Y1.Y ( AB) C D22v1.0 可编辑可修改2. Y A B C AD(六) 求下列函数的与非 - 与非式。1.Y AB A B(七)将下列函数展成最小项之和的标准形式1.Y= A B B C2.Y S RQ(八)用公式法化简下列函数1.Y ( A, B ,C )ACABCBC ABC2.Y AB ACBCCDD(九)用卡诺图化简下列逻辑函数1.Y ( A, B ,C , D)m( 2,4,5,6,10,11,12,13,14,15)2.Y (

5、 A, B, C, D)m(2,4,6,7,12,15)d (0,1,3,8,9,11)3.Y ( A, B ,C , D )m(0,1,2,5,7,8,9)约束条件 : ABAC 033v1.0 可编辑可修改第三章 门电路一、本章重点1各类门电路的符号及功能;2 TTL电路的外特性及其应用3 CMOS电路的外特性及其应用二、本章知识点( 一) 基本概念1、熟记各种功能门电路的逻辑符号。2、熟记 TTL、CMOS门的主要电气参数(高低电平的典型值、转折电压值) 。3、正确理解噪声容限的概念。4、正确理解哪些 TTL 门电路可以将输出端并联使用。5、正确理解门电路多余输入端的处理方法(应该接什么

6、逻辑电平) 。6、熟练掌握 TTL门电路输入端的负载特性,开门电阻值、关门电阻值,会判断输入端在接不同负载电阻时所对应的相应逻辑值。7、熟练掌握 TTL门电路的输入端电压电流关系特性(在输入高、低电平时相应的电流方向及大小) 。8、熟练掌握 TTL门电路的输出端电压电流关系特性(在输出高、低电平时相应的电流方向及大小) 。9、会判断负逻辑的门电路转换成正逻辑时门电路新的逻辑功能。10、会比较 TTL 电路系列产品( 74、74H、74S、74LS)的性能(工作速度、功耗)。11、熟记集电极开路门、三态门、 CMOS传输门的功能及逻辑符号。12、正确理解集电极开路的门电路( OC门)使用时时需要

7、外接电源和限流44v1.0 可编辑可修改电阻,输出端能并联使用实现“线与”的工作特点。13、会根据使能端逻辑值判断三态门的工作状态,会根据控制端逻辑值判断 CMOS传输门的工作状态。14、正确理解 CMOS传输门输入、输出端可以互换使用、实现数据双向传输的特点; CMOS传输门又称为电子模拟开关,可用来传输连续变化的模拟电压信号,正确理解其电路的基本组成。( 二) 简要分析熟练掌握各种功能门电路的逻辑功能。 熟练掌握 TTL 门电路输入端的负载特性、输入 / 输出端的电压电流关系特性,会判断各种情况下输入端的逻辑值。熟练掌握集电极开路门的线与结构、 三态门工作状态的判断、 CMOS 传输门工作

8、状态的判断。在掌握以上知识点的前提下,具备以下分析能力:1、根据各种门电路的给定接法,写出相应的输出逻辑表达式。2、根据各种门电路的给定接法,求出相应的输出逻辑值。3、根据各种门电路的给定接法、及输入波形,画出相应的输出波形。4、分析给定的各种门电路的接法,指出电路中存在的问题并改正。三、例题(一)概念题1若以输出的高电平表示逻辑 1,以低电平表示逻辑 0,则称这种表示方法为逻辑。2TTL 与非门多余输入端应该接 。3TTL 或非门多余的输入端应该接 。4对于 TTL 门电路,在保证输出高、低电平基本不变的条件下,输入电平的允许波动范围称之为 。5利用三态门电路可以实现数据的 传输。6集电极开

9、路的门电路( OC 门)能实现“线与” ,但这种门电路工作时需要外55v1.0 可编辑可修改接 才能正常工作。7在各种 TTL 门电路中,可以将输出端并联使用的是门。8TTL电路的 74、74H、 74S、74LS 几个系列产品中, 系列产品工作速度快,功耗小。9工厂在组装和调试由 CMOS器件构成的电路时,把电烙铁接地的目的是 。10CMOS传输门属于双向器件,所以它的 可以互易使用。11电子模拟开关用来传输连续变化的模拟电压信号,它的基本电路是由组成的。(二)指出下图中由 TTL门电路组成的逻辑电路的输出是什么 (高电平、低电平、高阻)(三)下图电路均由 TTL 门组成, RON=2K,R

10、OFF=,试分别写出输出函数的表达式。66v1.0 可编辑可修改(四) 已知图示 TTL 门电路的输入端波形,试分别画出 Y1、Y2、Y3、Y4 的输出波形。(五)已知 CMOS逻辑电路如图所示,试写出输出逻辑函数 Y1、 Y2 的表达式。77v1.0 可编辑可修改(六) TTL 门电路如图所示。( 1)图中多余输入端 B 应接 。(2)为使图中电路 F1 =f (A,C) 正常工作,该电路是否还有错误为什么如有错误,请改正。在上述( 1)、(2)问题解决后:( 3)如 A=1、C=0, 1门输出 Y, F1=;如 A=1、C=1, 1门输出 Y, F =;1(七)已知逻辑电路如图所示,试分别

11、写出 Y1、Y2、 Y3、Y4 的输出逻辑值。88v1.0 可编辑可修改第四章 组合逻辑电路一、本章知识点( 一) 概念1.组合电路:电路在任一时刻输出仅取决于该时刻的输入,而与电路原来的状态无关。电路结构特点:只有门电路,不含存储(记忆)单元。2.编码器的逻辑功能:把输入的每一个高、低电平信号编成一个对应的二进制代码。优先编码器:几个输入信号同时出现时,只对其中优先权最高的一个进行编码。3.译码器的逻辑功能:输入二进制代码,输出高、低电平信号。显示译码器:半导体数码管 (LED 数码管 ) 、 液晶显示器 (LCD)4.数据选择器:从一组输入数据中选出某一个输出的电路,也称为多路开关。5.加

12、法器99v1.0 可编辑可修改半加器:不考虑来自低位的进位的两个 1 位二进制数相加的电路。全加器:带低位进位的两个 1 位二进制数相加的电路。超前进位加法器与串行进位加法器相比虽然电路比较复杂,但其速度快。6.数值比较器:比较两个数字大小的各种逻辑电路。7.组合逻辑电路中的竞争一冒险现象竞争:门电路两个输入信号同时向相反跳变 ( 一个从 1 变 0,另一个从 0 变1)的现象。竞争 - 冒险:由于竞争而在电路输出端可能产生尖峰脉冲的现象。消除竞争一冒险现象的方法:接入滤波电容、引入选通脉冲、修改逻辑设计( 二) 组合逻辑电路的分析方法分析步骤:1.由图写出逻辑函数式,并作适当化简;注意:写逻

13、辑函数式时从输入到输出逐级写出。2.由函数式列出真值表;3.根据真值表说明电路功能。( 三) 组合逻辑电路的设计方法设计步骤:1.逻辑抽象:设计要求 - 文字描述的具有一定因果关系的事件。逻辑要求 - 真值表(1)设定变量 - 根据因果关系确定输入、输出变量;(2)状态赋值:定义逻辑状态的含意输入、输出变量的两种不同状态分别用 0、1 代表。(3)列出真值表2.由真值表写出逻辑函数式真值表函数式,有时可省略。1010v1.0 可编辑可修改3.选定器件的类型可选用小规模门电路,中规模常用组合逻辑器件或可编程逻辑器件。4.函数化简或变换式(1)用门电路进行设计:从真值表 - 卡诺图 / 公式法化简

14、。(2)用中规模常用组合电路设计:把函数式变换为与所用器件函数式相似的形式。(3)使用存储器、可编程逻辑器件设计组合电路5.画出逻辑图原理性设计 ( 逻辑设计 ) 完成。( 四) 常用组合逻辑电路的功能编码器、译码器、数据选择器、加法器、数值比较器( 五) 用常用中规模集成组合逻辑器件计组合电路1.用译码器器设计组合电路方法:(1)选择集成二进制译码器;(2)写函数的标准与非 - 与非式;(3)确认变量和输入关系;(4)画连线图。2.用数据选择器设计组合电路方法:(1)写出函数的标准与或式和数据选择器表达式;(2)对照比较确定输入变量和地址码的对应关系;输入变量可能是变量 ( 原变量或反变量

15、) ,也可能是常量 (0 或 1) 。(3)画连线图。3.用加法器设计组合电路 - 用在加(减)某一常数的场合二、例题(一)概念题1111v1.0 可编辑可修改1超前进位加法器与串行进位加法器相比虽然电路复杂, 但其特点是 。2组合逻辑电路在结构上的共同特点是 。3编码器的逻辑功能就是把输入的信号编成一个对应的 代码。4组合逻辑电路在逻辑功能上的共同特点是任意时刻的输出仅取决于该时刻的输入,与 无关。5优先编码器, 当同时有几个输入信号时, 只对其中 进行编码。6全加器就是能实现 电路。7消除竞争冒险现象的方法除采用接入滤波电容、引入选通脉冲外,还可以采用 方法。8当二个多位数相加时,必须采用

16、 电路。9编码器、译码器、数据选择器这三种器件中,可用来设计组合逻辑电路的器件是 。10LED显示器是指 显示器。(二)组合电路如图所示,分析该电路的逻辑功能。&A&P&1BLC&(三)由一个 8 选 1 数据选择器组成的逻辑电路如图所示,试分析其逻辑功能。1212v1.0 可编辑可修改(四)由 3 线-8 线译码 74LS138(输出低电平有效)和 4 选 1 数据选择器(74LS153)组成如图所示的电路, B1、 B2 和 C1、C2 为二组二进制数,试列出真值表,并说明功能。A 0Y 0D 0B 1A 1Y 1B 2A 2Y 2D 1F74LS138 Y 374LS1531S1Y 4D

17、2S2Y 5D3S3Y 6Y 7A 1 A0 SC2 C 1(五)设计一个监视交通信号灯工作状态的逻辑电路。正常情况下,红、黄、绿灯只有一个亮,否则视为故障状态,发出报警信号,提醒有关人员修理。要求:( 1)用门电路实现( 2)用 3-8 线译码器实现( 3)用 4 选 1 数据选择器实现。1313v1.0 可编辑可修改(六)分别用 74LS153(4 选 1 数据选择器 ) 和 74LS152(8 选 1) 实现函数F=AB+BC+AC。(七)设计一组合电路, 要求当输入的 8421BCD码 DCBA的数值能被 3 整除时(0作为能被整除处理)输出为 1,否则为 0。(1) 用与非门实现上述

18、电路(2) 用 8 选 1 数据选择器实现上述电路(可附加必要的门)(八)试用一片 4 选 1 数据选择器,构成一位全减器。 (全减器的被减数为 Ai ,减数为 Bi ,低位来的借位为 Bi-1 ,输出差为 Fi ,向高位的借位为 Bi )第五章 触发器1414v1.0 可编辑可修改一、本章知识点1、掌握触发器的逻辑功能(其中 JK 触发器逻辑功能最强)2、掌握触发器的特性方程3、触发器的相互转换方法( JK、D 转换成其它类型触发器)4、掌握 JK、D触发器的动作特点(主从、边沿、维持阻塞触发器)5、掌握由 JK、D触发器等构成的电路分析及工作波形绘制二、例题(一)概念题1触发器按逻辑功能的

19、不同可分为 触发器等几种类型。2若将 D 触发器的输入端 D 与输出端 Q相连,则此触发器具有 触发器的逻辑功能。3JK、RS、 T 三种类型触发器中, 触发器逻辑功能最强。4D触发器的特征方程为 。5要把 JK 触发器转换成 T 触发器,只要将 J 与 K 分别与 相连接。6T 触发器的特性方程为 。7根据存储数据的原理不同,触发器可分成 、 等两大类。8RS触发器的特征方程为 。(二)分析题:1、 JK 触发器的触发信号和输入信号如图所示。试画出 Q1 端的输出波形。(所有触发器的初态为 0)1515v1.0 可编辑可修改2、用主从的 D 触发器和边沿触发的 JK 触发器组成的电路如图所示

20、。 已知触发信号和输入信号,试画出 Q1 、Q2 的输出波形。(所有触发器的初态为 0)3、维持阻塞 D 触发器组成的电路如图所示。已知触发信号 CP,试画出输出 Y 和Q1、 Q2 的波形。(所有触发器的初态为 0)1616v1.0 可编辑可修改4、在下图所示电路中,已知输入信号和触发信号,试画出输出端 Y 的波形。(所有触发器的初态为 0)5、维持阻塞 D触发器组成的电路如图所示。已知输入信号 V1,试画出输出 VO的波形。(触发器的初态为 0)6、已知触发信号和输入信号,试画出 Q端的输出波形。(触发器的初态为 0)7、边沿触发的 JK 触发器组成的电路如图所示。试画出输出 Y1、Y2

21、的波形。(触发器的初态为 0)1717v1.0 可编辑可修改8、JK 触发器的触发信号和输入信号如图所示。试画出 Q1 端的输出波形。(所有触发器的初态为 0)9、用维持阻塞 D 触发器组成的电路如图所示。已知触发信号,试画出 Q1、Q2 的输出波形。(所有触发器的初态为 0)1818v1.0 可编辑可修改10、 JK 触发器的输入电压波形如图所示。 试画出输出 Q的波形(触发器的初态为0)。11、维持阻塞 D触发器组成的电路如图所示。 已知触发信号和输入信号, 试画出输出 Y 和 Q1、Q2的波形。(所有触发器的初态为 0)1919v1.0 可编辑可修改第六章 时序逻辑电路一、本章知识点1、

22、时序逻辑电路通常由组合电路和存储电路两部分组成, 而存储电路是必不可少的。2、时序逻辑电路逻辑功能特点: 任一时刻的输出信号不仅取决于当时的输入信号,且取决于电路原来的状态。3、米利、穆尔型( Mealy Moore ) 时序逻辑电路的概念。4、 熟练掌握根据单片集成计数器的功能表构成 N 进制计数器的方法 ( 置 0法、置数法、 74LS160、74LS161、74LS162,注意同步、异步的区别 ) 5、熟练掌握用 JK、 D触发器构成的同步时序逻辑电路的分析方法6、熟练掌握用 JK、 D触发器设计同步计数器的方法二、练习题举例(一)概念题1一个具体的时序电路, 不论其结构形式如何, 其中

23、 电路是必不可少的。2为保证由反相器构成的多谐振荡器能正常工作,反相器的反馈电阻所选取的阻值,定要使电路的静态工作点位于反相器传输特性的 区。3在米利( MENLY)型电路中,输出信号不仅取决于存储电路的状态,而且取决于 。4某一多谐振荡器输出信号的频率为 1MHZ,其占空比为 1 ,则此信号一周期中5高电平的宽度是 s。5根据输出信号的特点,将时序电路划分为 二种类型。(二)分析题:2020v1.0 可编辑可修改1、分析图示的时序电路,写出驱动方程、输出方程、状态方程,画出电路的状态图,检查电路能否自启动,说明电路的功能。2分析图示的时序电路,写出驱动方程、输出方程、状态方程,画出电路的状态

24、图,检查电路能否自启动,说明电路的功能。3分析图示的时序电路,写出驱动方程、输出方程、状态方程,画出电路的状态图,检查电路能否自启动,说明电路的功能。4分析图示的时序电路,写出驱动方程、输出方程、状态方程,画出电路的状态图,检查电路能否自启动,说明电路的功能。2121v1.0 可编辑可修改5、分别用置数法和置 0 法将十进制计数器 74LS160接成九进制计数器。6、由 4 位同步二进制计数器 74LS162组成的可变进制计数器如图所示。试分析当控制变量 A 为 1 和 0 时电路各为几进制计数器,并画出状态转换图。7由 4 位同步二进制计数器 74LS161 和 4 位二进制数字比较器 74

25、LS85 组成的计数器如图所示。试分析这是一个模几的计数器,并画出状态转换图。2222v1.0 可编辑可修改8、用 JK 触发器按 8421 码设计一个同步六进制加法计数器,以 000 为起始状态编码。(思考:按 8421 码设计一个同步六进制减法计数器, 或设计一个同步循环码八进制计数器,其状态 S0、S1、S2、S3 、S4、S5、S6、S7 的编码分别为 000、001、011、 010、110、111、101、 100。)(可参考 P277 例)第七章 脉冲波形的产生和整形一、本章知识点1、用 CMOS门构成的施密特电路的分析与计算。2、微分型和积分型二种单稳态电路的比较,前者波形好但

26、抗干扰差,后者波形差但抗干扰好。3、晶体振荡器的振荡频率等于晶体的固有频率。4、占空比的定义。5、用施密特电路构成的多谐振荡器的分析。6、555 定时器构成的施密特电路的分析与计算。7、555 定时器构成的单稳态电路的分析与计算。8、555 定时器构成的多谐振荡器的分析与计算。二、例题(一)概念题1在脉冲产生与变换电路中, 没有稳态的电路是 ,有一个稳态的电路2323v1.0 可编辑可修改是 ,有二个稳态的电路是 ,工作过程中不需要外触发信号的电路是 。2石英晶体多谐振荡器的振荡频率取决于 。3单稳态输出的脉冲宽度仅取决于 。4施密特触发器能将边沿变化缓慢的信号波形整形为 。5在微分型与积分型这二种类型的单稳态触发器中, 单稳态触发器抗干扰能力较强。6某多谐振荡器输出信号频率为 1KHZ,已知

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1