1、数电实验报告册数字电子技术实验报告册专 业: 班 级: 姓 名: 学 号: 成绩: 签名(教师):日 期:河南理工大学电工电子实验中心2020年5月实验一 常用器件练习及门电路功能测试一、实验内容及步骤1. 测试及验证74LS00、74LS02、74LS20逻辑功能,记录实验结果。2. 用两片四二输入与非门74LS00按图1.1、图1.2搭建仿真电路,写出两个电路的逻辑表达式并将输入输出逻辑关系填入表1、表2中。 图1.1 图1.2二、实验结果1. 用仿真软件验证74LS00、74LS02、74LS20逻辑功能,填写如下记录表并粘贴仿真电路图。74LS00 仿真电路图输 入输 出ABY1000
2、1101174LS02 仿真电路图 输 入输 出ABY100011011 74LS20 仿真电路图 输 入输 出ABCDY111110111101111011110 2. 用与非门74LS00画出图1.1、图1,2的仿真电路并记录结果,写出两个电路的逻辑表达式并将输入输出逻辑关系分别填入表1.1、表1.2中。表1.1 仿真电路图 输入输出ABYLLLHHLHH图1.1表达式:表1.2 仿真电路图 输入输出ABYZLLLHHLHH图1.2表达式:3. 请把以上内容在电脑上的仿真过程截图记录。实验二 组合逻辑电路功能测试及设计一、实验内容及步骤1. 用仿真软件搭建如图2.1所示全加器电路并测试其逻
3、辑功能,完成相关任务填入实验结果表中。 图2.12. 用与非门设计三人表决器电路,画出逻辑电路图并用仿真软件搭建电路验证其功能,完成相关任务填入实验结果表中。二、实验结果1. 全加器电路测试任务及结果记录。(1)写出图2.1电路的Y、Z、X1、X2、X3逻辑表达式。(2)画出逻辑函数Si、Ci的卡诺图并求其最简表达式。 Bi、Ci-1 Ai 0 0 0 1 1 1 1 0 Si= 01 Bi、Ci-1 Ai 0 0 0 1 1 1 1 0 Ci= 01(3)填写图2.1各点的状态值。表2.1AiBiCi-1YZX1X2X3SiCi000010100110001011101111(4)完成仿真电
4、路图并进行测试功能,结果填入2.2表中,并与2.1表比较结果是否一致。仿真电路图:表2.2AiBiCi-1SiCi0000101001100010111011112. 三人表决器电路设计及测试(1)以“少数服从多数”的原则,画出用与非门设计三人表决器的逻辑电路图。(2)完成仿真电路并附图。(3)用仿真电路验证其功能,结果填入表2.3中。表2.3 三人表决器功能测试表ABC L0000101001100010111011113. 请把以上内容在电脑上的仿真过程截图记录。实验三 译码器电路及其设计一、实验内容及步骤1. 完成图3.1所示的译码器功能测试,把结果填入表3.1表中。图3.12将双2-4
5、线译码器转换为3-8线译码器,完成相关任务填入实验结果表中。3. 用138译码器实现三人表决器的逻辑函数,设计电路并搭建仿真电路验证其结果。二、实验结果1. 测试 74LS139译码器单个2-4线译码器功能(只接74LS139芯片中的一个译码器)表3.1输入输出使能选择GBAHXXLLLLLHLHLLHH2. 译码器转换。(1)画出如图3.1所示的2-4线译码器转换成3-8线译器器的电路图,同时搭建仿真电路图。电路图: 仿真图:(2)填写该3-8线译码器功能表。表3.2输 入 输 出C B A 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 13.
6、用74LS138(3线-8线)译码器实现三人表决器。(1)电路图: 仿真图:(2)功能测试。表3.2 138译码器实现三人表决器功能测试表ABC L0000101001100010111011114. 请把以上内容在电脑上的仿真过程截图记录。实验四 数据选择器及其电路设计一、实验内容及步骤1用仿真软件测试图4.1所示数据选择器74LS153的功能并记相关结果。 图4.1 2. 用74LS153设计构成8选1选择器,画出连线图,并用仿真软件验证其功能。3. 用74LS151八选一数据选择器实现三人表决器,画出连线图,并用仿真软件验证其功能。二、实验结果1. 搭建74LS153功能测试仿真电路,将
7、结果填入表4.1中。 表4.1 仿真图: 选择端数据输入端输出控制输出B AC0 C1 C2 C3YX XX X X XHL LL X X XLL LH X X XLL HX L X XLL HX H X XLH LX X L XLH LX X H XLH HX X X LLH HX X X HL 2. 用74LS153设计构成8选1选择器,给出电路连接图,仿真电路图并填写测试功能表。(1)电路图: 仿真图:(2)功能测试。 表4.2输 入输 出使 能选 择 端YS2S1S0HXXXLLLLLLLHLLHLLLHHLHLLLHLHLHHLLHHH3. 用74LS151八选一数据选择器实现三人表
8、决器。(1)电路图: 仿真图: (2)功能测试。表4.3 8-1数据选择器实现三人表决器功能测试表ABC L0000101001100010111011114. 请把以上内容在电脑上的仿真过程截图记录。实验五 触发器及其应用一、实验内容及步骤1用仿真电路验证基本R-S触发器、JK触发器、D触发器的功能。 2将JK、D触发器分别转换为T触发器和 T触发器,画出电路图并用仿真软件验证功能。二、实验结果1. 各种触发器功能测试。(1)R-S触发器仿真电路图: 测试功能表: 表5.1Q逻辑功能01111101(2)JK触发器仿真电路图: 测试功能表 表5.2JKCPQn1Qn0Qn10 001100
9、101101 001101 10110(3)D触发器仿真电路图: 测试功能表 表5.3DCPQn1Qn0Qn100110101102. 触发器转换。(1)将JK触发器转换成T触发器转换电路图 : 仿真电路图: T测试功能表(仿照表5.2、5.3来自行设计):(2)将JK触发器转换成T触发器转换电路图 : 仿真电路图: T测试功能表(仿照表5.2、5.3来自行设计):(3)将D触发器转换T触发器转换电路图 : 仿真电路图:(4)将D触发器转换成 T触发器转换电路图 : 仿真电路图:(5)验证第(3)和(4)的结果,是否与(1)和(2)的一致?T触发器有何特点?3. 请把以上内容在电脑上的仿真过程
10、截图记录。实验六 计数器及其应用一、实验内容及步骤1、验证集成计数器74LS161的下列功能:(1)异步清零;(2)同步并行预置数;(3)保持;(4)计数 2、用反馈清零法将74161构成十三进制加计数器,画出逻辑电路图并用仿真电路验证功能。3、用反馈置数法将74161构成十三进制加计数器,画出逻辑电路图并用仿真电路验证功能。二、实验结果1. 搭建仿真电路验证集成计数器74LS161的功能并填入表6.1。 仿真电路: 表6.1输 入输 出清零预置数使能时钟预置数据输入计 数进位CTTCTPCPD3D2D1D0Q3Q2Q1Q0C02. 用反馈清零法将74LS161构成十三进制加计数器。电路图: 仿真图: 状态图:3. 用反馈置数法将74LS161构成十三进制加计数器。 电路图: 仿真图: 状态图:4. 请把以上内容在电脑上的仿真过程截图记录。
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1