ImageVerifierCode 换一换
格式:DOC , 页数:5 ,大小:461.50KB ,
资源ID:2486710      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/2486710.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(EDA四选一选择器设计.doc)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

EDA四选一选择器设计.doc

1、4选1数据选择器1设计背景和设计方案11设计背景该设计是以数字电子技术为基础,实现数据从四位数据中按照输入的信号选中一个数,来实现所期望的逻辑功能。12设计方案用拨码开关作四位数据及两位控制端的输入,LED作输出,通过拨码开关组成控制输入端s1和s0不同组合,观察LED与数据输入端a,b,c,d的关系,验证四选一数据选择器设计的正确性。使用逻辑门电路与、或、非的组合来表达4选1数据选择器,通过控制输入的信号来控制输出的信号值。其逻辑电路图如下:其示意框图如下:其中输入数据端口为D0、D1、D2、D3,A、A为控制信号,Y为输出。 令AA=“00”时,输出Y=D0; 令AA=“01”时,输出Y=

2、D1; 令AA=“10”时,输出Y=D2;令AA=“11 时,输出Y=D3; 4 选 1 数 据 选 择 器 D0 输入 D 1 Y 数据 D 2 D 3 A A真值表如下:输入输出D A1 A0 Y D0 0 0 D0D1 0 1 D1D2 1 0 D2 D3 1 1 D3 2方案实施1)程序1211设计思路 四选一多路选择器设计时,定义输入S为标准以内漏记为STD_LOGIC,输出的信号Z的数据类型定义为2位标准逻辑矢量位STD_LOGIC_VECTOR( 1 DOWNTO 0 ).使用LIBRATY语句和USE语句,来打开IEEE库的程序包STD_LOGIC_1164.ALL。当输入信号

3、时,程序按照输入的指令来选择输出,例如输入信号为“00”时,将a的值给z,进而输出z的值,输入信号为“11”是,将a的值给z,进而输出z的值。若输入信号是已经定义的四个信号之外的值时(即当IF条件语句不满足时),输出值为x,并将x的值给输出信号z。这样即可实现四选一数据选择的功能。212程序LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY mux41 isPORT (a,b,c,d :IN STD_LOGIC; s :IN STD_LOGIC_VECTOR(1 DOWNTO 0); z : OUT STD_LOGIC);END mux41;ARCH

4、ITECTURE one OF mux41 ISBEGIN PROCESS( s,a,b,c,d) BEGIN CASE s IS WHEN 00 = z z z z z q q q q null;end case;end process;END b_mux4;223运行结果当输入信号“00”时,输出信号z的值为i0; 当输入信号“01”时,输出信号z的值为i1; 当输入信号“10”时,输出信号z的值为i2; 当输入信号“11”时,输出信号z的值为i3;224波形仿真及描述输入:a的波形周期为20ns,b的波形周期为15ns,c的波形周期为20ns,d的波形周期为15ns,s1的波形周期为8ns,s2的波形周期为16ns。输出:3结果和结论经过对以上程序的运行和编译,可得出以下仿真图结论和所设计一致。4参考文献1 余孟尝主编数字电子技术基础简明教程, 1998-12。2 潘松 黄继业 编著EDA技术使用个教程, 2006-9。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1