ImageVerifierCode 换一换
格式:DOCX , 页数:22 ,大小:194.88KB ,
资源ID:24436344      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/24436344.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(电子电工类时序逻辑电路.docx)为本站会员(b****2)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

电子电工类时序逻辑电路.docx

1、电子电工类时序逻辑电路1 . 对双JK集成触发器74LS112引脚功能叙述错误的是A.16脚是VccB.8脚是GNDC.1脚是CP1D.16脚是GND答案:D2 . 图示74LS112中表示A.低电平时置1B.低电平时置0C.高电平时置1D.高电平时置0答案:A3 . 如图示74LS112的中CP引脚是A.8号引脚B.14号引脚C.1号引脚和13号引脚D.8号引脚和12号引脚答案:C4 . D触发器用作计数型触发器时,输入端D的正确接法是A.D=0B.D=1C.D= D.D=Q答案:C5 . 以下图示中属于下降沿触发的是A.图AB.图BC.图CD.图D答案:C6 . 如图所示为某触发器工作时前

2、6个CP的波形,期间没有出现的功能是A.保持B.翻转C.置1D.置0答案:A7 . 双D集成触发器CD4013的7号引脚是A.VSSB.VDDC.1QD.2SD答案:A8 . 下列哪项表示基本RS触发器的符号A.B.C. D. 答案:A9 . 图示74LS112的说法正确的是A.内部有1个JK触发器B.内部有2个JK触发器C.内部有3个JK触发器D.内部有4个JK触发器答案:B10 . 如图所示波形, CP时钟脉冲第5个下降沿时,触发器实现的功能为A.保持B.翻转C.置1D.置0答案:B11 . 双D集成触发器CD4013的时钟脉冲CP的引脚是A.14脚B.7脚C.3脚与11脚D.5脚与11脚

3、答案:C12 . 如图所示逻辑符号所表示的触发器是A.RSB.JKC.DD.T答案:C13 . JK触发器有( )触发信号输入端。A.一个B.二个C.三个D.四个答案:B14 . 十进制数13的8421BCD码为( )。A.00001101B.00010011C.00100011D.00001011答案:B15 . D触发器当D=Q时,实现的逻辑功能是A.置0B.置1C.保持D.翻转答案:C16 . 主从JK触发器的初态为0,JK=11时,经过2020个触发脉冲后,其状态变化及输出状态为A.一直为0B.由0变为1,然后一直为1C.在0、1间翻转,最后为1D.在0、1间翻转,最后为0答案:D17

4、 . 在RS触发器的逻辑符号中表示A.低电平时置1B.高电平时置1C.低电平时置0D.高电平时置0答案:C18 . 关于JK触发器的错误表述是A.对于输入信号没有制约条件B.不允许JK同时为1C.允许JK同时为1D.允许JK同时为0答案:B19 . 主从RS触发器是在时钟脉冲CP的( ),根据输入信号改变状态。A.低电平期间B.高电平期间C.上升沿时刻D.下降沿时刻答案:D20 . 某计数器状态变化为000101100011010001000,则该计数器为A.六进制加法计数器B.六进制减法计数器C.七进制加法计数器D.七进制减法计数器答案:B21 . D触发器当D=时,实现的逻辑功能是A.置0

5、B.置1C.保持D.翻转答案:D22 . 在RS触发器的逻辑符号中表示A.低电平时置1B.高电平时置1C.低电平时置0D.高电平时置0答案:A23 . D触发器在CP脉冲有效的情况下能实现的功能是A.置0和置1B.置1和保持C.置0和保持D.保持和翻转答案:A24 . 集成计数器74LS161是A.十进制同步加法计数器B.十进制异步加法计数器C.十六进制同步加法计数器D.十六进制异步加法计数器答案:C25 . 仅具有置0和置1功能的触发器是A.RS触发器B.JK触发器C.D触发器D.T触发器答案:C26 . 抗干扰能力较差的触发方式是A.电平触发B.主从触发C.上升沿触发D.下降沿触发答案:A

6、27 . 在主从型RS触发器中,当CP=0时A.主触发器被封锁B.从触发器被封锁C.主、从触发器均打开D.主、从触发器均封锁答案:A28 . 数码可以串行输入、串行输出的电路为A.编码器B.移位寄存器C.计数器D.数码显示器答案:B29 . JK触发器,当CP=10时,J、K由00变成11,则触发器的状态为A.1B.0C.保持D.翻转答案:D30 . 当集成计数器74LS192构成加法计数器时,CPD、CPU 的接法是A.CPU1,CPD=1B.CPU1,CPD=CPC.CPUCP,CPD=1D.CPUCP ,CPD=0答案:C31 . JK触发器中,当JK都接地时,则QA.置0B.置1C.保

7、持D.翻转答案:C32 . JK触发器中,当JK取值不同时,则Q等于A.JB.KC.1D.0答案:A33 . 基本RS触发器改为同步RS触发器,主要解决的问题是A.输入端的约束B.输入端RS的直接控制C.计数时空翻D.不稳定状态答案:B34 . 主从JK触发器的初态为0,JK=01时,经过2021个触发脉冲后,其状态变化及输出状态为A.一直为0B.由0变为1,然后一直为1C.在0、1间翻转,最后为1D.在0、1间翻转,最后为0答案:A35 . CP有效时,若JK触发器状态由1翻转为0,则此时JK输入端必定有A.J=0B.J=1C.K=0D.K=1答案:D36 . 计数器的模是A.触发器的个数B

8、.计数状态的最大可能个数C.实际计数状态的个数D.计数状态的最小可能个数答案:C37 . 钟控同步RS触发器状态的翻转发生在CP脉冲的A.上升沿B.下降沿C.CP=1期间D.CP=0期间答案:C38 . 集成计数器74LS161的预置数方式是A.异步B.同步C.同步、异步都可以D.无答案:B39 . 基本RS触发器是( )。A.组合逻辑电路B.单稳态触发器C.双稳态触发器D.无稳态触发器答案:C40 . JK触发器中,当JK取值相同时,则Q等于A.JQB.QC.1D.0答案:A41 . JK触发器在J=1,K=0时,实现的功能是A.置0B.保持C.置1D.翻转答案:C42 . 与非型同步RS触

9、发器,CP=1期间,( ),触发器维持原态。A.R=0,S=0B.R=0,S=1C.R=1,S=0D.R=1,S=1答案:A43 . JK触发器,若J=,K= Q,则可实现的逻辑功能是A.置0B.置1C.保持D.翻转答案:D44 . 主从JK触发器,当( )时,不论原态如何,每来一个CP脉冲,触发器状态都要翻转一次。A.J=0,K=0B.J=0,K=1C.J=1,K=0D.J=1,K=1答案:D45 . JK触发器,若J=Q,K=,则可实现的逻辑功能是A.置0B.置1C.保持D.翻转答案:C46 . 触发器在触发脉冲消失后,输出状态将A.随之消失B.恢复原态C.发生翻转D.保持现态答案:D47

10、 . D触发器有( )触发信号输入端。A.一个B.二个C.三个D.四个答案:A48 . 下列电路中不属于时序电路的是( )。A.同步计数器B.数码寄存器C.译码器D.异步计数器答案:C49 . 触发器与组合逻辑门电路比较,正确的是( )。A.两者都具有记忆功能B.只有组合逻辑门电路具有记忆功能C.只有触发器具有记忆功能D.两者都没有记忆功能答案:C50 . JK触发器用作计数型触发器时,输入端JK的正确接法是A.J=1,K=1B.J=0,K=0C.J=,K=QD.J=Q,K=答案:A、C51 . 双D集成触发器CD4013的引脚功能正确的是A.14脚是电源端B.6脚是置1端C.5脚是输出端D.

11、10脚是置0端答案:A、B、D52 . 基本RS触发器的真值表如图所示,则正常的逻辑功能有A.Q=0,置0B.Q=1,置1C.Q保持不变D.不定答案:A、B、C53 . 同步RS触发器的电路如图所示,对其结构描述正确的有A.电路由一个基本RS触发器加两个与非门构成B.电路由两个基本RS触发器构成C.CP时钟脉冲作为控制信号,RS作为输入信号D.CP时钟脉冲作为输入信号,RS作为控制信号答案:A、C54 . 关于图示74LS112的说法错误的是A.内部有1个JK触发器B.内部有2个JK触发器C.内部有3个JK触发器D.内部有4个JK触发器答案:A、C、D55 . D触发器用作计数型触发器时,输入

12、端D的接法不正确的是A.D=QnB.D=1C.D=D.D=0答案:A、B、D56 . 基本RS触发器具备的功能是A.保持B.置0C.置1D.计数答案:A、B、C57 . 能构成基本RS触发器的门电路部件有A.与门B.或门C.与非门D.或非门答案:C、D58 . 若使主从JK触发器的输出状态由1变为0,则应使A.CP 10时,JK=01B.CP 10时,JK=11C.CP 01时,JK=01D.CP 01时,JK=11答案:A、B59 . 以下对触发器的边沿触发方式叙述正确的是A.下降沿是在CP=0时B.上升沿是在CP=1时C.下降沿是在CP由10时D.上升沿是在CP由01时答案:C、D60 .

13、 用JK触发器可以构成A.同步RS触发器B.T触发器C.基本RS触发器D.D触发器答案:B、D61 . 时钟脉冲有效时,若JK触发器状态由“0”变成“1”,则此时的输入J、K可能为( )。A.JK=00B.JK=01C.JK=10D.JK=11答案:C、D62 . 下列不属于时序逻辑电路的有A.数据分配器B.计数器C.编码器D.译码器答案:A、C、D63 . 对于钟控同步RS触发器的功能,下列说法正确的是A.RS=00时,实现保持功能B.RS=01时,实现置1功能C.RS=10时,实现置0功能D.RS=11时,不允许答案:A、B、C、D64 . 如图所示波形中可以得出,当=0,=1时,Q=1。

14、答案:错误65 . 集成JK触发器CC4027引脚如图所示,2号引脚为其中一个触发器的输出端。答案:错误66 . 图示为T触发器的真值表。答案:正确67 . 集成JK触发器CC4027的逻辑符号如图所示,说明CC4027中有两个JK触发器。答案:正确68 . 74LS160为同步十进制计数器,74LS161是四位同步十进制计数器。答案:错误69 . 用M进制集成计数器构成N进制计数器时,若MN,则只需要一片M进制集成计数器。答案:错误70 . JK触发器的初始状态为0,当CP到来时,触发器状态变为1,说明触发器实现置1功能。答案:错误71 . JK触发器一定是下降沿触发。答案:错误72 . 触

15、发器是一种功能最简单的时序逻辑电路。答案:正确73 . 用2片同步十进制集成计数器74LS160可接成二十九进制计数器。答案:正确74 . 异步计数器中的触发器是在同一时钟脉冲的作用下同时翻转。答案:错误75 . 2n进制计数器也称为n位二进制计数器。答案:正确76 . 触发器的输出端=0,则称触发器的状态为0状态。答案:错误77 . 触发器的真值表、逻辑函数表达式以及对应的输入输出波形都能表示触发器的功能,且表示触发器的逻辑功能完全一致。答案:正确78 . 同步十进制计数器74LS160接成同步六进制计数器时置零法和置数法均可采用。答案:正确79 . D触发器的输出状态始终与输入状态相同。答案:错误

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1