ImageVerifierCode 换一换
格式:DOCX , 页数:28 ,大小:473.77KB ,
资源ID:24356744      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/24356744.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(简单模型机的微程序设计.docx)为本站会员(b****4)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

简单模型机的微程序设计.docx

1、简单模型机的微程序设计课 程 设 计 报 告 课程设计名称:简单模型机的微程序设计 系 : 三 系 学 生 姓 名 : 班 级 : 软件二班 学 号 : 成 绩 : 指 导 教 师 : 开 课 时 间 : 2012学年 2 学期一、设计题目 计算机组成原理课程设计简单模型机的微程序设计二、主要内容 1通过使用作者开发的微程序分析和设计仿真软件,熟悉本文介绍的为基本模型机而设计的微程序的执行过程。必须充分理解并正确解释下列问题: 微程序中的微指令的各个字段的作用。哪些字段是不译码的,哪些字段是直接译码的,哪些字段又可以看成是字段间接编码的。微程序中的微指令是否是顺序执行的,如果不是,那么次地址是

2、如何产生的。什么情况下,次地址字段才是将要执行的微指令的地址。在微程序中如何根据机器指令中的相关位实现分支,据此,在设计机器指令时应如何避免和解释其它指令的微指令的微地址冲突。哪些微指令是执行所有指令都要用到的。解释一条机器指令的微程序的各条微指令的微地址是否连续?这些微指令的微地址的安排的严重原则是什么?为什么 读写一次内存总要用两条微指令完成?机器程序中的用到的寄存器是R0,是由机器指令中哪些位决定的?如果要用R1或R2,是否要改写微程序或改写机器指令?如果要,应如何改写? 2.在原有5条机器指令的基础上增加实现下述各功能的机器指令,试设计相应的机器指令的格式并改写原来的微程序使其可以运行

3、所有的机器指令。新增加的机器指令的功能是:或指令OR RD,RS:(RS)或(RD)(RD)减法指令SUB RD,(addr):(RD)减(addr)(RD)异或指令XOR (addr1),(addr2):(addr1)异或(addr2)(RD)与指令AND RD,RS:(RS)与(RD)(RD)求反指令 NOT RD:/(RD) (RD)其中的RS、RD可以是R0、R1、R2中的任何一个。三、具体要求写出课程设计报告,解释你的设计思想,比如,如何实现各指令的分支,如何重新安排各指令对应的微程序中的微指令的微地址,如何设计各微指令的编码。要求画出用微命令表示的微流程图并适当加以解释。四、进度安

4、排共1.5周11天的时间,具体安排如下:12天:对整个课程设计的内容做详细的讲解,并辅导学生完成课程设计指导书的学习,使其掌握和理解课程设计的核心内容;35天:学生在机房学习熟悉课程设计所使用的仿真软件,并深入了解该仿真软件所实现的模型机的指令系统(原有的5条指令)和微程序设计方法;69天:在原有5条机器指令的基础上增加实现下述各功能的机器指令,试设计相应的机器指令的格式并改写原来的微程序使其可以运行所有的机器指令。1011天:根据自己设计的微程序系统写出相应的课程设计实验报告五、成绩评定六、正文(1)模型机的CPU及系统硬件 基本模型机的CPU及系统硬件组成如图1所示: 图1 模型机的CPU

5、及系统硬件组成各部件的功能及控制信号如下:运算器由算逻部件ALU(8位)、暂存器DR1、DR2及通用寄存器等组成。ALU的功能控制信号为S3、S2、S1、S0、M、CN,可以实现48种算术和逻辑运算功能,如图2所示。 图2 74LS181功能表运算器为单总线结构,其输入端分别连接到暂存器DR1和DR2,其装入数据的微命令分别为LDDR1和LDDR2,当它们为1电平时由节拍脉冲T4将数据总线上的数据装入相应的暂存器。R0、R1、R2为通用寄存器。R0的装入数据的微命令为LDR0,R1的装入数据的微命令为LDR1,R2的装入数据的微命令为LDR2。299为实现移位运算的装置,当299B微命令有效时

6、,其数据端和数据总线连接。 控制器由程序计数器PC、指令寄存器IR、地址寄存器AR、时序电路、控制存储器及相应的译码电路组成。程序计数器PC的功能是存放下一条指令的地址,其输出是向地址寄存器提供要将执行的指令在存储器中的地址。在提供地址后立即加1,指向指令的下一个字节或下一条指令的地址。其控制微命令有三个。当LOAD=0而LDPC=1时,由T4的正跳变将数据总线上的数据装入PC;当当LOAD=1而LDPC=1时PC的内容加1;当PCB=1时,PC中的地址信息送到数据总线上。指令寄存器IR用于存放当前执行的指令。当微命令LDIR=1时,由节拍脉冲T3将数据总线上的数据装入。地址寄存器AR存放要从

7、存储器中读出的数据或指令的地址或要向存储器写入数据或指令的地址。当微命令LDAR=1时,由节拍脉冲T3将数据总线上的数据装入。存储器RAM用于存放程序和数据。当片选信号CE=0时,如果W/R为0,则根据AR中的地址,从存储器中读出数据并送到数据总线上;如果W/R为1,则根据AR中的地址,向存储器中写入数据总线上的数据。片选信号CE是由微指令中的有关字段(B1B0)译码产生的。模型机有两个外部设备:输入设备是置数开关SW,用于设置数据或地址,当微命令SWB=0时,设置的数据送到数据总线上;SWB也是由微指令中的有关字段(B1B0)译码产生的。输出设备是两位LED数码管,当微命令LEDB=1时,数

8、据总线上的数据送到数码管显示。(2)基本模型机的指令设计根据基本模型机的硬件设计五条机器指令:外设输入指令IN、二进制加法指令ADD、存数指令STA、输出到外设指令OUT、无条件转移指令JMP。指令格式如下: 助记符 机器指令码 说明IN 0101 0000 ;置数开关SW(KD0KD7)的状态R0ADD addr 0110 0000 ;(R0)+(addr)(R0)STA addr 0111 0000 ;(R0)(addr)OUT addr 1000 0000 ;(addr)输出设备LEDJMP addr 1001 0000 ;addrPCOR 1010 0100 ;(RS)or (RD)(

9、RD)SUB addr 1011 1100 ;(RD) - (addr)(RD)XOR 1100 1100 ;(addr1)xor (addr2)(RD)AND 1101 0100 ;(RS)and (RD)(RD)NOT 1110 1100 ;/(RD)(RD)(3)指令微流程分析原有的五条指令的微流程如下图所示: 总微流程如图所示:RAMBUSBUSR1(R1R0)R0011D1E0101(D1+DR2)R001RAMBUSBUSARR0DR1DR1LED(R0-R1)R00B0F1C0105RAMBUSBUSDR2RAMBUSBUSRAMR0BUSBUSDR1RAMBUSBUSRORAM

10、BUSBUSR10104080A0E1B01010101030C0D1AA0709PCARPC+1SWROPCARPC+1PCARPC+1PCARPC+1PCARPC+1PCARPC+1(R1R0)R0(R1R0)R0/(D1)R0PCARPC+1RAMBUSBUSIRP(1)测试010211101314151617181912NOTANDXORSUBORJMPOUTSTAADDINRAMBUSBUSARRAMBUSBUSPCRAMBUSBUSARRAMBUSBUSARRAMBUSBUSARRAMBUSBUSAR06该图是运行微程序的数据流图,实际上并没有分解到微命令一级。为了设计微程序,还应

11、该根据此图进一步细化到微命令(微操作)一级。例如PCAR,实际上应该同时发出PCB、LDAR两个微命令;PC+1应该发出LDPC微命令;SWR0应该发出SWB、LDRi(与指令码中的相应位共同译码产生LDR0微命令)两个微命令;RAMBUS应该发出CE有效和读存储器两个微命令;BUSRAM应该发出CE有效和写存储器两个微命令;R0是指R0B微命令有效等等。据此可将该图改画成下图:(4)基本模型机的微指令格式本模型机的微指令长共24位,基本采用水平型微指令字段直接编码方式,其控制位顺序如下:其中,S3、S2、S1、S0、M、CN(A24A19位)为ALU运算类型的控制字段,其输出不需译码直接连接

12、到ALU的对应控制信号即可。需要指出的是,该字段无论如何编码,ALU都要进行某种运算,但是只要不发出ALUB微命令,ALU的运算结果都不会送到数据总线上,也就是不会对其它部件的操作产生任何影响。在设计微程序时,只要不发ALUB微命令,该字段的编码可以任意设置。 A18位为输出设备(LED)和主存(RAM)的读写控制字段,该位为0,表示读;该位为1,表示写。A17A16位(B1B0)字段用于选择外设和主存。B1B0=01选择主存(CE有效),B1B0=00选择输入数据开关(SWB有效),B1B0=10选择输出LED(LEDB有效)。B1B0=11对本模型机无效,即没有选中任何外设或主存。 对本模

13、型机而言,上述三位可以看成一个字段,其编码的含义如下:uA18uA17uA16=000或100 从输入开关SW读数据uA18uA17uA16=001 从贮存读数据uA18uA17uA16=101 向主存写数据uA18uA17uA16=110 向LED写数据其他组合无意义。编写次微程序时采用011表示无效。A6A1位为6位的预置后续微地址,“预置”的含义是该字段与微地址控制字段以及指令寄存器等部件的内容共同产生下一条微指令在控存中的微地址。A、B、C 三个译码字段,分别由三组译码控制电路译码产生各种微命令。A字段用于产生各寄存器的数据装入微命令,各种编码的含义如上表所示。 由于模型机有三个通用寄

14、存器(R0、R1、R2),它们都有相应的数据装入微命令,为了不增加微指令的宽度,该字段只设计了一个LDRi命令。为了区分究竟是哪个寄存器装入数据,要根据指令寄存器的最低两位(I1I0)的状态而定:当I1I0=00时,发LDR0微命令;I1I0=01时,发LDR1微命令;I1I0=10时,发LDR2微命令;I1I0=11时,对本模型机无效;B字段中的RSB、RDB、RIB分别为源寄存器的内容送数据总线、目的寄存器送数据总线及变址寄存器送数据总线的微命令,其功能是根据机器指令来选通三个工作寄存器R0、R1及R2之一,将其内容送数据总线。 具体规则如下:如果RDB有效,根据指令寄存器的最低两位(I1

15、I0)的状态决定哪个寄存器的内容送数据总线:当I1I0=00时,发R0B微命令;I1I0=01时,发R1B微命令;I1I0=10时,发R2B微命令;I1I0=11时,对本模型机无效;如果RSB有效,根据指令寄存器(I3I2)两位的状态决定哪个寄存器的内容送数据总线:当I3I2=00时,发R0B微命令;I3I2=01时,发R1B微命令;I3I2=10时,发R2B微命令;I3I2=11时,对本模型机无效;本模型机的变址寄存器固定为R2,故RIB有效就是R2B有效。基于上述字段的设计规则,在设计机器指令格式时,必须将目的寄存器的编码放在指令的第一个字节的I1I0位置,将源寄存器的编码放在指令的第一个

16、字节的I3I2位置,且编码必须符合上述规则,即00代表寄存器R0,01代表寄存器R1,10代表寄存器R2。B字段中的299B是移位运算装置的数据端与数据总线相连的微命令。该装置在图中没有画出。C字段中的P(1)P(4)是四个测试字段。其功能是根据机器指令、A5A0字段及其它有关部件的内容,产生下一条微指令在控存中的微地址,使微程序转入相应的微地址入口,从而实现微程序的顺序、分支、循环运行等。AR为算术运算是否影响进位及判零标志控制位,低电平有效。LDPC为使PC+1的微命令。 P(1)P(4)的意义如下: P(1)测试的作用是次地址字段NA(41位)或指令寄存器IR(85位)产生下一条微指令在

17、控存中的微地址的41位,下一条微指令在控存中的微地址的65位仍为NA字段的65位。 P(2)测试的作用是次地址字段NA(21位)或指令寄存器IR(43位)产生下一条微指令在控存中的微地址的21位,下一条微指令在控存中的微地址的63位仍为NA字段的63位。P(3)测试的作用是次地址字段NA(4位)或进位或零标志产生下一条微指令在控存中的微地址的4位,下一条微指令在控存中的微地址的其它位仍为NA字段的相应位。P(4)测试的作用是次地址字段NA(21位)或(SWC,SWA)产生下一条微指令在控存中的微地址的21位,下一条微指令在控存中的微地址的63位仍为NA字段的63位。(5)微程序设计01:000

18、00100111011011000001002:00000101100000000101000003:00000100111000000000010004:00000100101100000000010105:00000101101000000000011006:10010101100110100000000107:00000100111000000000100008:00000110100000100000000109:0000010011100000000010100A:0000010010100000000010110B:0000011100001010000000010C:000001

19、0011010001100000010D:0000010011100000000011100E:0000010010010000000011110F:01100001100100000000000110:00000100000110000000000111:00000101111011011000001112:00000101111011011000011113:00000101111011011000100114:00000101111011011000110015:00000101100101000000000116:01100001111011011000110117:011010011

20、11011011001101018:10111001100101000000000119:0000100110010100000000011A:0000010011100000000110111B:0000010010010000000111111C:0000010011100000000111011D:0000010010010000000111101E:0110100110010100000000011F:000001001110000000011100(6)机器指令测试程序的编写00H:00000000 ;IN01H:00010000 ;ADD(R0)+(addr)(R0)02H:000

21、1001103H:00100000 ;STA(R0)(addr)04H:0001010005H:00110000 ;OUT(addr)输出设备LED06H:0001010007H:01010100 ;OR (RS)or (RD)(RD)08H:01101100 ;SUB (RD) - (addr)(RD)09H:000100110AH:01111100 ;XOR(addr1)xor (addr2)(RD)0BH:00010010OCH:000100110DH:10001000 ;AND(RS)and (RD)(RD) 0EH:10011100 ;NOT /(RD)(RD) 0FH:010000

22、00 ;JMP (addr)PC10H:00000000 11H:0000000112H:0000111013H:01110000(7)运行测试程序对编写的机器指令格式以及微程序进行检验微指令000001011110110110000010执行的操作是:PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001

23、001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令00000101100000000

24、1010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开

25、关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LD

26、PC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000

27、001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作

28、是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA

29、(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:0

30、1微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)测试:NA(30)或(IR7IR4),转微地址:10微指令000001000001100000000001执行的操作是:299保持数据,输入开关SWB有效,299B,LDR0,转微地址:01微指令000001001110110110000010执行的操作是:存储器CE有效,存储器读,PCB,LDAR,允许PC加1(LDPC=1),转微地址:02微指令000001011000000001010000执行的操作是:P(1)

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1