ImageVerifierCode 换一换
格式:DOCX , 页数:8 ,大小:504.47KB ,
资源ID:24234982      下载积分:10 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/24234982.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字钟设计报告数字电路实验报告.docx)为本站会员(b****4)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数字钟设计报告数字电路实验报告.docx

1、数字钟设计报告数字电路实验报告数字钟设计实验报告专业:通信工程姓名:王婧班级:111041B学号:6数字钟的设计一、前言 3二、设计目的 3三、设计任务 3四、设计方案 3五、数字钟电路设计原理 4(一)设计步骤 4(二)数字钟的构成 4(三)数字钟的工作原理 5六、总结 91、前言 此次实验是第一次做EDA实验,在学习使用软硬件的过程中,自然遇到很多不懂的问题,在老师的指导和同学们的相互帮助下,我终于解决了实验过程遇到的很多难题,成功的完成了实验,实验结果和预期的结果也是一致的,在这次实验中,我学会了如何使用Quartus II软件,如何分层设计点路,如何对实验程序进行编译和仿真和对程序进行

2、硬件测试。明白了一定要学会看开发板资料以清楚如何给程序的输入输出信号配置管脚。这次实验为我今后对EDA的进一步学习奠定了更好的理论基础和应用基础。 通过本次实验对数电知识有了更深入的了解,将其运用到了实际中来,明白了学习电子技术基础的意义,也达到了其培养的目的。也明白了一个道理:成功就是在不断摸索中前进实现的,遇到问题我们不能灰心、烦躁,甚至放弃,而要静下心来仔细思考,分部检查,找出最终的原因进行改正,这样才会有进步,才会一步步向自己的目标靠近,才会取得自己所要追求的成功。二、设计目的1.掌握数字钟的设计方法。2熟悉集成电路的使用方法。3通过实训学会数字系统的设计方法;4通过实训学习元器件的选

3、择及集成电路手册查询方法;5通过实训掌握电子电路调试及故障排除方法;6熟悉数字实验箱的使用方法。三、设计任务设计一个可以显示星期、时、分、秒的数字钟。要求:1、24小时为一个计数周期;2、具有整点报时功能;3、定时闹铃(未完成)四、设计方案一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和定时器组成。干电路系统由秒信号发生器、“时、分、秒、”计数器、译码器及显示器、电路组成。首先由74160构成分频器,然后由74LS161采用清零法分别组成六十进制的秒计数器、六十进制分计数器、二十四进制时计数器和七进制的周计数器。秒计数器的进位输出作为分计数器的CP脉冲,时计数器的进位输出作

4、为周计数器的CP脉冲。分计数器的进位输出作为时计数器的CP脉冲,时计数器的进位输出作为周计数器的CP脉冲。使用74LS48为驱动器, BS201A数码管作为显示器。五、数字钟电路设计原理(一)设计步骤1、设计一个精准的秒脉冲产生电路;2、设计60进制、24进制计数器;3、设计译码显示电路;5、设计整点报时电路。(2)数字钟的构成 1.分频器在数字电路中,分频器是一种可以进行频率变换的电路,其输入、输出信号是频率不同的脉冲序列。输入、输出信号频率的比值称为分频比。例如,2分频器的输出信号频率是输入信号频率的,8分频器的输出信号频率是输入信号频率的 。分频器电路将32768z的高频方波信号经327

5、68()次分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。2.计数器在数字钟电路中,时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器,周计数器为7进制计数器。有了时间标准“秒”信号后,就可以根据“60秒为1分”、“60分为1小时”、“24小时为1天”、“7天为1周”的计数周期,分别组成。将这些计数器适当连接,就可以实现“秒”、“分”、“时”、“周”的计时功能。3.译码器要将“秒”、“分”、“时”、“周”的状态显示成清

6、晰的数字符号,就需要将计数器的状态经译码器进行译码,并通过显示器将其显示出来。译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。4.数码管数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为数码管。(三)数字钟的工作原理1.分频器2.计数器电路a.六十进制计数。秒计数器的电路形式很多,一般都是由一级十进制计数器和一级六进制计数器组成。下图所示是用两块中规模集成电路74LS161按反馈置零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为“分”计数器的输入信号。分计数器电路与秒计数器相同。

7、b.二十四进制计数。下图所示为二十四进制小时计数器,是用两片74LS161组成的。 3.译码和显示电路计数器实现了对时间的累计以8421BCD码形式输出,选用显示译码电路将计数器的输出数码转换为数码显示器件所需要的输出逻辑和一定的电流,选用74LS247作为显示译码电路,选用LED七段数码管作为显示单元电路。5.报时电路BS_1为秒循环一个周期像分进位时 ,BS_2为分循环一个周期像时进位时。 六、总结(一)遇到的问题及解决在连接六十进制的进位及二十四进制的接法中,要求熟悉逻辑电路及其芯片各引脚的功能,那么在电路出错时便能准确地找出错误所在并及时纠正了.(二)设计体会通过这次对数字钟的设计与制

8、作,让我了解了设计电路的程序,也让我了解了关于数字钟的原理与设计理念,加强了我们动手、思考和解决问题的能力。认识来源于实践,实践是认识的动力和最终目的,实践是检验真理的唯一标准。对我们而言,知识上的收获重要,精神上的丰收更加可喜。挫折是一份财富,经历是一份拥有。通过这次课程设计,我懂得了理论与实际相结合是很重要的,只有理论知识是远远不够的,只有把所学的理论知识与实践相结合起来,从理论中得出结论,才能真正为社会服务,从而提高自己的实际运用能力和独立思考的能力。在设计的过程中遇到问题,可以说得是困难重重,这毕竟第一次做的,难免会遇到过各种各样的问题,同时在设计的过程中发现了自己的不足之处,对以前所学过的知识理解得不够深刻,掌握得不够牢固。这次课程设计终于顺利完成了,在设计中遇到了很多专业知识问题,最后在老师的辛勤指导下,终于迎刃而解。同时,在老师的身上我们也学到很多实用的知识,在此表示感谢!同时,对给过我帮助的所有老师和同学表示衷心的感谢!

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1