ImageVerifierCode 换一换
格式:DOCX , 页数:9 ,大小:143.31KB ,
资源ID:23529927      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/23529927.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(计算机组成原理复习题答案.docx)为本站会员(b****7)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

计算机组成原理复习题答案.docx

1、计算机组成原理复习题答案计算机组成原理坑爹复习题(仅供参考)一、 选择题(说明,这里的答案选项是上课老师那套复习题的答案,后面的是选项内容,括号内容是考点)1、C CPU存取一条指令加上执行这条指令的时间(考CPU指令周期)2、D SS型3、D 19,84、D 16,165、C PCI总线概念6、B -45(补码)7、B 存储一个机器字的所有存储元集合8、A 同一个CPU周期中,可以并行执行的微操作叫做相容性微操作9、B 主存单元10、C 1.00010(小数点左右不相同)11、B 1MB (分辨率*颜色字节数)12、D 除了CPU和内存以外的其他设备(考外部设备)13、D cache、主存贮

2、器和外存贮器2 (考不同进制数值大小比较)15、C 通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址16、B 0-2MB17、A 解决cache和cpu匹配速度18、5000波特率19、主存单元20、B独立请求方式 A.菊花链方式 C.电路故障 (一共三个空的选项)21、A EA=(X)+D22、B 中断服务例行的入口地址23、A 操作系统24、A RISC主要目标减少操作数25、D 移码二、 填空题(字母表示空格,例如A是第一个空格)1、 计算机系统中的存储器分为A内存 和B外存 在CPU执行程序时必须将指令存放在C内存2、 总线仲裁部件通过采用A集中式 策略

3、或 B分布式策略,选择其中一个总设备作为总线的下一次主方,接管 C总线3、 *执行的标准总线追求与A结构 B CPU(B指第二个空格) C技术 无关的开发标准。4、 Cache是一种A高速缓冲 存储器,是为了解决CPU和主存之间 B速度 不匹配而采用的一项重要硬件技术, C指令cache与数据cache 分设体系。5、 计算机系统中,下列部件都能存储信息主存CPUcache磁带磁盘,按照CPU存取速度排列,由快到慢依次为A CPUcache主存磁盘磁带 ,内存包括 B 属于外存的是 C6、 一般来讲,取指令周期中从内存读取的信息流是A指令流 ,一定送往B指令 寄存器,在执行周期中,从内存读出的

4、信息流逝 C数据流7、 一个较完善的指令系统应包括A数据 类指令, B算术 类指令,C逻辑类指令,程序控制类指令,I/O类指令,字符串类指令,系统控制类指令。8、 PCI是一个与处理器无关的A高速外围总线 它采用 B同步 时序协议,和C集中 式仲裁策略。9、 根据操作数所在位置,操作数在寄存器中,为A寄存器 寻址方式,操作数地址在寄存器,为 B间接 寻址方式,操作数在指令中 ,为C立即 寻址方式。10、 计算机硬件包括A存储器 ,B控制器 , C运算器 ,适配器,输入/输出设备。11、 存储器的技术指标是A容量 , B存取时间 , C存取周期 和存储器带宽。12、 用16K X 8位EPROM

5、芯片组成128K X 32位的只读存储器,则数据寄存器A32 位,地址寄存器 B17 位,共有EPROM芯片 C32 个。三、 简答题1、 指令和数据均存放在内存中,计算机如何从时间和空间上区分它们是指令还是数据。取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流2、 什么是指令周期?什么是机器周期?什么是时钟周期?三者之间的关系如何?答:指令周期:取出一条指令并且执行这条指令的时间; 机器周期:又称cpu周期,cpu一次访问内存的时间,通常用内存中读取一个指令字的最短时间来规定CPU周期时钟周期:处理操作的最基本单位。(CPU的主频)指令周期、机器周期和时钟周期

6、之间的关系:指令周期通常用若干个机器周期表示,而机器周期时间又包含有若干个时钟周期。3、 PCI总线中,三种桥的名称是什么?桥的功能是什么?PCI总线上有HOST桥、PCI/LAGACY总线桥、PCI/PCI桥。桥在PCI总线体系结构中起着重要作用,它连接两条总线,使彼此间相互通信。桥是一个总线转换部件,可以把一条总线的地址空间映射到另一条总线的地址空间上,从而使系统中任意一个总线主设备都能看到同样的一份地址表。桥可以实现总线间的猝发式传送,可使所有的存取都按CPU的需要出现在总线上。由上可见,以桥连接实现的PCI总线结构具有很好的扩充性和兼容性,允许多条总线并行工作。4、 在寄存器-寄存器型

7、,寄存器-存储器型,和存储器-存储器型,三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?依据是什么?答:存储器-存储器型时间最长,寄存器-寄存器型时间最短,因为前者要两次访问内存,而后者不用访问内存!5、 简述cache的基本原理。Cache的基本原理 1. CPU与Cache之间的数据交换是以字为单位 而Cache与主存之间的数据交换是以块为单位。一个块由通常若干定长的字组成。 2.因此Cache的基本原理是 当CPU要读取主存中一个字时 总是将存放该字的内存地址同时发给Cache和主存。此时 Cache控制逻辑立即依据地址 判断该字当前是否已在 Cache中 若是 将此字立即传

8、送给CPU CPU无需再访问主存让主存访问失效 若非 则用主存读周期把此字从主存读出送到CPU与此同时把含有这个字的数据块从主存读出并装入到Cache中Cache中较旧的内容块替换掉。这种替换控制由始终管理Cache使用情况的硬件逻辑电路来实现最常用的替换算法为LRU 最近最少使用策略 。6、 通常,计算机中的基本逻辑运算是哪4种?若某控制字有8位(D7-D0),现要使D6D4D2D0保持不变,其余各位清0,问如何实现?答:与、或、非、异或,和01010101相与7、 已知某8位机的主存采用半导体存储器,地址码为18位,采用4K X 4位的SRAM芯片组成该机所允许的最大主存空间,并选用模块条

9、形式,问:a,每个模块条为32K X 8位,共需几个模块条?(*8)/(32k*8)=8(个)b,每个模块条内有多少片RAM芯片?(/)*(8位/4位)=16 即(32K X 8)/4K X 4=16(片)c,主存共需多少RAM芯片?4*16=64(片)8、 什么是刷新?刷新操作有哪两种方式,各有什么特点?刷新:对DRAM定期进行的全部重写过程; 集中式刷新、分布式刷新集中式刷新:DRAM的所有行在每一个刷新周期中都被刷新分布式刷新:每一行的刷新插入到正常的读、写周期之中 9、 求十进制-113的原码表示,反码表示,补码表示(用8位二进制表示,并设最高位为符号位,真值为7位)四、 分析与设计1

10、、 执行一段程序时,cache完成存取的次数为3800次,主存完成存取次数为200次,已知cache存取周期为50ns,主存为250ns,求主存系统的效率和平均访问时间。h=平均访问时间60ns 效率83.3%指令格式如下所示,OP为操作码字段,试分析指令格式特点。31 26 25 22 21 18 17 16 15 0OP源寄存器变址寄存器偏移量1、双字长二地址指令2、操作字段op为6位,可以指定64钟操作(指令)3、一个操作数在源寄存器(共4个),另一个操作数在存储器中(由变址寄存器和位移量决定),所以是RS型指令2、 某计算机字长32位,有16个通用寄存器,主存容量为1M字,采用单字长二

11、地址指令,共有64条指令,试采用四种指令方式(寄存器,直接,变址,相对)设计指令格式。3、 用32K X 16位EEPROM芯片组成128K X 16位的只读存储器。问:(1)、数据寄存器和地址寄存器各多少位?共需多少个EEPROM芯片?数据寄存器16位,地址寄存器17位共需要4个(2)、画出此存储器组成框图。 4、 参见课本P140的数据通路,画出指令“STA,R1(R2)”的指令周期流程图,其含义是将寄存器R1的内容传送至(R2)地址的单元中,标出各微操作信号序列。5、 存储器容量为128M,字长为64位,模块数m=8,分别用顺序方式和交叉方式进行组织。存储周期T=200ns,数据总线宽度

12、为64位,总线周期为t=50ns,问顺序存储器和交叉存储器的带宽各是多少?顺序存储器和交叉存储器连续读出m=8个字的信息总量是:64*8=512位顺序存储器和交叉存储器连续读出m=8个字的时间分别是:t1=mT=8*200ns=1600nsT2=T+(m-1)t=200ns+7*50ns=550ns所以带宽分别为;W1=q/t1=512/(1600x)=32X(位/秒)W2=q/t2=512/(550X)=93.1x(位/秒)6、 将十进制数-15/64表示成IEEE754标准的32位浮点规格化数。-15/64=-0.001111=-1.111XE=-3+127=124=01111100 S=

13、1 M=1111 0000 0000 0000 0000 00007、 刷新存储器的重要性能指标是它的带宽,实际工作时,显示适配器的几个功能部件要采用刷新存储器的带宽。假定总带宽60%用于刷新屏幕,保留40%带宽用于其他非刷新功能,若显示方式采用分辨率为1024 X 1024,颜色深度为3B,刷新速率为72HZ,计算刷新存储器总带宽是多少?刷新所需带宽=分辨率x每个像素点颜色深度x刷新速率1024x1024x3x72=226MB/S刷存总带宽=226MB/Sx100/60=453MB/S8、 指令流水线有取指(IF)、译码(ID)、执行(EX)和写回(WB)四个过程段,共有20条指令连续进入此

14、流水线,要求:(1)、画出此流水线的时空图,假设时钟周期为20ns;(2)、求流水线的实际吞吐量;条/秒(3)、求流水线的加速比。(20*4)/23=3.489、 某磁盘存贮器转速为3000转/分,共有4个记录面,每道记录信息为12288字节,最小磁道直径为230nm,共有275道,问:(1)、磁盘存贮器的容量是多少?12288*275*4=12.89MB(2)、最高密度与最低密度是多少?(3)、磁盘数据传输率是多少?(4)、给出一个磁盘地址格式方案。1.275*12288*4=12.89MB2.最高位密度D1按最小磁道半径R1计算(R1=115mm): D1=12288字节/2R1=17字节/mm最低位密度D2按最大磁道半径R2计算R2=R1+(275/5)=115+55=170mmD2=12288字节/2R2=11.5字节/mm3.(3000/60)*12288=600KB/S4.(1/2)*(60/3000)*1000=10ms

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1