ImageVerifierCode 换一换
格式:DOCX , 页数:23 ,大小:95.39KB ,
资源ID:23275418      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/23275418.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(计算机组成原理习题.docx)为本站会员(b****2)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

计算机组成原理习题.docx

1、计算机组成原理习题 计算机组成原理考试题型一、填空题(每空1分,共15分)二、单项选择题(每题2分,共30分)三、简答题(每题5分,共15分)五、计算题(每题10分,共30分)六、分析题(共10分) 选择、填空、简答:1.组成计算机的五大部件,功能各是什么?2.现代计算机系统的五级层次结构?3.微型计算机硬件系统最核心的部件是 。4.CPU由算术逻辑单元和单元组成。5.现代计算机由CPU、I/O设备及 组成。6.运算器的主要功能能进行 运算和 运算,它的核心部件是 。7.控制器负责协调并控制计算机各部件执行程序的指令序列,其基本功能是取指令、分析指令和 。8.随着硬件技术的发展,计算机的电子器

2、件推陈出新,但所有种类计算机依然具有“存储程序”的特点,最早提出这种概念的是。 9.计算机的主要技术指标 。在MDR、MAR、FLOPS、CPI、MIPS中,用来评价CPU的性能的有 。10.下面框图是什么指令执行过程?并指出每个标识的含义。11.ACC、ALU、IR、PC、MAR、MDR、MQ、CAD、CAM、CAI、CIMS、ROM、RAM、DRAM、SRAM、SP?作用是什么?12.程序计数器用于存放下一条要执行的指令的内存地址。 用来存放当前的指令。13.已知一个主存储器的MDR为32位,MAR为16位,则地址线是根,该主存储器的大小是B。 14.计算机更新换代的原则是根据 。各代的标

3、志?15.微型计算机的发展通常以 为技术标志。16.个人计算机属于 。17.1945年,冯诺依曼机在为一台新的计算机 所制定的计划中,首次提出了存储程序的概念。18.飞行员与汽车驾驶员的仿真训练系统属于计算机 方面技术的应用。19.汇编语言、C语言、Java语言、机器语言、BASIC语言,哪个可以直接在机器上运行?20.三总线结构有哪三部分构成?21.总线按连接部件的不同,分为?各种连接的部件是?22.连接CPU芯片内部(寄存器与寄存器之间)的总路线是 。 23.系统总线可以分为?其中地址线的功能是 。24.为什么要设置总线判优控制?总线判优控制可分为?两种25.集中式判优控制分为?三种?工作

4、原理(特点)是?速度最快的是?若n表示允许挂接的最大设备数,则三种集中式总线判优控制各需要多少根裁决线?26.总线通信控制通常的四种方式?27.异步通信采用什么方式进行通信?异步通信方式可以分为哪三种类型?其中哪种最可靠?28.完成一次总线操作的时间称为总线周期,它可以分为?29.在一个16位的总线系统中,若时钟频率为100MHz,总线周期为5个时钟周期传输一个字。则总线带宽是 。30.若总线宽度为16位,时钟频率为8MHz,完成一次数据传送需要2个总线周期,则总线带宽是 。31.设总线的时钟频率为8MHz,一个总线周期等于一个时钟周期。如果一个总线周期中并行传送32位数据,则总线的带宽是 。

5、(注意带上单位)32.某机字长64位,存储器容量是32MB。若按半字编址,那么它的寻址范围是 。33.某机字长16位,存储器容量是64MB。若按双字编址,那么它的寻址范围是 。34.在一个存储系统中,有24位地址线,假设在该系统中,如果一个存储字包含4个字节,则按字寻址的范围是 。35.在异步传输系统中,若字符格式为:1位起始位、8位数据位、1位奇偶校验位、2位终止位,(1)假设波特率为1200bps,则比特率为bps。(2)假设每秒传输120个数据帧,则比特率为。36. 用来存放将要参与运行的程序和数据。37.在存储系统层次结构中,主要分为两个层次, 层次主要解决 问题, 层次主要解决 问题

6、(两个不同层次)。 38.寄存器、主存、缓存、外存之间比较容量、速度?39.SRAM、DRAM、ROM、PROM、EPROM的含义,哪些是易失的(掉电后信息不存储),哪些是非易失的?40.静态RAM和动态RAM存储信息的原理?41.动态RAM的刷新通常有三种方式:42.存储容量为64K32位,则地址线有几根,数据线有几根?43.2K16位,地址线有几根,数据线有几根?44.16根地址线可寻址的范围是 。45.用?衡量Cache的效率46.Cache主要是由Cache存储体、地址映射变换机构、Cache替换机构几大模块组成,其中是以块为单位与主存交换信息。47.三种地址映射方式?缓存的地址映射中

7、,若主存中的任一块只能固定映射到某一缓存块中,则称作映射。缓存的地址映射中,若主存中的任一块可以映射到缓存的任意一块中,则称作映射。48.在 Cache-主存存储空间中,M表示主存的块数,C表示缓存块数,B为块长,则主存的块数M与缓存的块数C的关系为 。49.Cache的写操作目前主要采用写直达法和写回法,其中写操作时只把数据写入Cache而不写入主存,但当Cache数据被替换出去时才写回主存的方法是 。50.CPU执行一段程序时,Cache完成存取的次数是3800次,访存次数为200次,则Cache/主存系统的命中率为 。51.假设Cache的工作速度是主存的5倍,且Cache被访问命中的概

8、率为95%,则采用Cache后,存储器性能提高了 倍。52.硬磁盘、ROM、软磁盘、RAM、光盘、EPROM中,哪些属于辅助存储器?53.是指接口电路中的一些寄存器,这些寄存器分别用来存放数据信息、控制信息和状态信息。54.下列关于硬盘的说法错误的是 。A. 每个计算机主机有且只能有一块硬盘B. 硬盘中的数据断电后不会丢失C. 硬盘可以进行格式化处理D. CPU不能够直接访问硬盘中的数据55.I/O设备是指 。56.凡是能够向CPU提出中断请求的各种因素称为 ,CPU在任何瞬间只能接受一个这样的请求。57.一次中断处理的过程,可以归纳为五个阶段:58.在I/O接口中需要设置一个 ,当其为“1”

9、时,就会封锁其中断源的请求。59.一般中断服务程序的流程分为四大部分?60.禁止中断的功能可由 来完成。61.CPU响应中断的时间是 。62.I/O设备与主机交换信息时,主要有三种方式,即:程序查询方式、?如果计算机控制硬盘和主机之间的大批数据进行交换,那么主要采用 方式。63.DMA的中文名称是什么?它有何特点?64.DMA工作时:CPU与设备并行工作,传送与主程序并行工作65.在DMA方式中,数据传送由 控制。66.DMA接口的功能?67.除了中断方式中有程序中断部件,在DMA方式的接口电路中也有程序中断部件,但它的作用是 。68.机器数中, 机器数零的表示形式是唯一的。69.移码常用来表

10、示浮点数的 部分。70.移码和补码比较,它们除 外,其他各位都相同。71.如果机器字长为16位,则用它来表示无符号数和有符号数(补码表示)时,它们的范围分别为 。72.将二进制数01100100转换成十进制数是(D),转换成十六进制数是(H)。73.两个十六进制数75和88相加,得 。74.针对8位二进制数,下列说法中正确的是 。A. +1的移码等于-127的反码B. 0的补码等于-1的反码C. -127的补码为10000000D. -127的反码等于0的移码75.某机字长8位,采用补码形式,其中1位为符号位,则机器数能表示的范围是 。76.将十进制257转换为十六进制数为 。77.两个十六进

11、制数79H和48H相加,结果是 。78.最大的8位无符号二进制整数转换成十进制数是 。79.设x原=0.x1x2x3x4,当满足下列 时,x=1/2成立。80.设寄存器位数为8位,机器数采用补码形式(含1位符号位)。将十进制数-27存于寄存器中,则寄存器内容为 。81.设机器数字长为8位,若A30(-30),则A的原码、反码、补码?82.将+写成二进制为 。83.二进制数0101001转换成十六进制数是 。84.已知x补=1.11001,则x原= ;x反=;x移=;-x 补=。85.什么是逻辑移位?什么是算术移位?无符号数的移位称为逻辑移位,逻辑移位的规则是:逻辑左移时,高位,低位添;逻辑右移

12、时,高位,低位添86.在算术移位中,负数的补码移位规则是:左移,高位移丢,低位添 ,右移,低位移丢,高位添 。87.设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术右移一位得 。88.不论是作加法还是减法,只要实际参加操作的两个数符号相同,结果与原操作数符号 ,即为溢出。89.若在一个非“0”无符号二进制整数右边加两个“0”,形成一个新的数,则新数的值是原数值的 。90.若在机器字长为8位的机器中,将一个非“0”无符号二进制整数右移两位,形成一个新的数,则新数的值是原数值的 。91.某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为 ,则最小负小数为

13、 。若用定点整数表示,则最大正整数为 ,最小负整数为 。92.下溢指的是_。A. 运算结果的绝对值小于机器所能表示的最小绝对值B. 运算的结果小于机器所能表示的最小负数C. 运算的结果小于机器所能表示的最小正数D. 运算结果的最低有效位产生的错误93.在原码一位乘中,结果的符号由两原码符号位 运算结果决定。94.原码一位乘的运算规则是:(1)积符由两原码符号位异或运算结果决定;(2)乘积的数据部分由两数 相乘。95.在原码加减交替除法中,余数大于0,上商“1”,下一步做的运算是 。96.浮点数加减运算的步骤是?97.若浮点数的阶码和尾数都用(1、补码/2、原码)表示,则判断运算结果是否为规格化

14、数的方法是:1、 2、 。在浮点数规格化时,当尾数出现00.0或11.1时,需要 。98.浮点数加减法对阶原则是: 。99.在浮点机中 是隐含的。100.一条计算机指令中,通常应该包含 。101.一条计算机指令中,规定其执行功能的部分称为 ,用来指明该指令所要完成的操作。102. 是指确定本条指令的数据地址以及下一条将要执行的指令地址的方法。指令寻址方式有哪些?数据寻址方式有哪些?103.CPU每取出并执行一条指令所需要的全部时间称为指令周期,一条指令周期可能包含的子周期有 。104.有五级流水线,分别完成取指、译码、执行、访存、写寄存器五个阶段,假设完成各个阶段时间为40、60、70、90、

15、50微秒,则流水线的时钟周期应该取值为 。105、在计算机中,是神经中枢,由它指挥各部件自动、协调地工作。106、是利用计算机构成存储量极大的知识库,把各类专家丰富的知识和经验,以数据形式存储于知识库内,通过专用软件,根据用户输入查询的要求,向用户做出所要求的解答。107、1991年下半年,Intel公司首先提出 总线的概念,现已成为现代计算机中最常用的总线之一。108、三种集中式总线控制中, 方式对电路故障最敏感。109、在异步串行传输系统中,若字符格式为:1个起始位、7个数据位、1个偶校验位、1个终止位,设每秒传输100个数据帧,则波特率是bps。200、在计算机存储系统中,和外存储器相比

16、,内存储器的特点是容量小、速度、成本高。201、地址线和数据线的位数共同反映存储芯片的容量,比如地址线为10根,数据线为4根,则芯片容量为 位。202、I/O设备与主机交换信息时,主要有程序查询方式、程序中断方式和DMA方式,其中采用 方式,CPU和I/O设备处于串行工作状态。 203、是指接口电路中的一些寄存器,这些寄存器分别用来存放数据信息、控制信息和状态信息。204、十进制数60相当于二进制数,相当于十六进制数。205、设机器数字长为8位(包括1位符号位),对补码0.1010100进行算术右移一位,结果是 。206、变形补码判断溢出的原则是:当2位符号位不同时,表示。不论是否发生溢出,符

17、号位永远代表真正的符号。207、在 寻址方式中,指令字中的形式地址不直接指出操作数的地址,而是指出操作数有效在的存储单元地址。208、下列不属于计算机运算速度衡量标准的是 。AMIPS BCPI CCPU DFLOPS209、下列说法错误的是 。A1945年,冯诺依曼在为EDVAC制定首次提出了存储程序的概念。B世界上第一台电子计算机ENIAC采用的是十进制运算。C指纹分辨属于计算机模式识别方面的应用。DMoore定律(微芯片上集成的晶体管数每3年翻两番)将永远有效。210、在某系统中,系统总线的一个存取周期为3个总线时钟周期,一个总线周期中可以存取32位数据。若总线的时钟频率为8.33MHz

18、,则总线的带宽为 MB/s。A11.1 B6.3C33.3 D25211、下列通信方式中, 方式总线被占用时都在做有效工作,不存在空闲等待时间。A同步通信 B异步通信105.C半同步通信 D分离式通信212、系统总线中地址线的功用是 。A用于选择主存单元B用于指定主存单元和I/O设备接口电路的地址C用于选择进行信息传输的设备D用于传送主存物理地址和逻辑地址213、主存储器和CPU之间增加Cache的目的是 。A解决CPU和主存之间的速度匹配问题B扩大主存储器的容量C扩大CPU中通用寄存器的数量D既扩大主存容量又扩大CPU通用寄存器数量214、计算机的外部设备是指 。A输入/输出设备 B外存设备

19、C除了CPU和内存以外的其他设备D远程通信设备215、在机器中, 的零的表示形式是唯一的。A原码和补码 B反码和补码C原码和反码 D补码和移码216在定点二进制运算器中,减法运算一般通过 来实现。A. 原码运算的二进制减法器B. 补码运算的二进制加法器C. 补码运算的二进制减法器D. 补码运算的十进制加法器217、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为 。A. -127 B. -32C. -125 D. -3218、长度相同但格式不同的2种浮点数,假定前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为 。A. 两者可表示的

20、数的范围和精度相同B. 前者可表示的数的范围大且精度高C. 前者可表示的数的范围大但精度低 D. 后者可表示的数的范围大且精度高219、某计算机字长16位,存储器容量64KB,若按字编址,那么它的寻址范围是 。A64K B64KBC32K D1024KB220、将+写成浮点机中的阶码用移码、尾数用补码的表示形式,要求:数值部分均取10位,数符取1位,浮点数阶码取5位(含1位阶符),下列写法正确的是 。A1,0001;0.1100110000B0,1111;0.1100110000C1,1111;0.1100110000D0,1111;0.0011010000221、已知两个浮点数x = 0.1

21、101210,y = 0.1011 201, 假设阶符取2位,阶码数值部分取2位,数符取2位,尾数的数值部分取4位,则对阶后, 。Ax的补码不变,y的补码变为00,10;00.0101By的补码不变,x的补码变为00,11;00.1101Cx的补码变为00,11;00.1101,y的补码变为00,10;00.0101Dx和y的补码都不变,直接运算222、寄存器间接寻址方式中,操作数处在 。A通用寄存器 B程序计数器C主存单元 D堆栈223、硬件技术是计算机更新换代的标志,请说出五代计算机各自的硬件技术。 本试卷为 A 卷共 4 页,此页为第 3 页班级姓名学号 装订线224、静态RAM和动态R

22、AM存储信息的原理是什么?分别说明他们的优缺点。225、计算机的算术逻辑单元和控制单元合称为 。226、存放欲执行指令的寄存器是 。227、为了提高总线的利用率,将地址总线和数据总线共用一组物理线路分时传送地址信号和数据信号,这种情况属于总线性能指标的 指标。228、地址线的位数与存储单元的个数有关,若存储单元的个数为4K,则地址线为 根。229、动态RAM靠_原理来寄存信息。230、假设某个8位寄存器中的内容为10010010,若它表示的是一个无符号整数,则该数逻辑右移一位后的值为 ;若它表示的是一个有符号数,并且是其补码表示,则该数算术右移一位后的值为_。231、若X=-0X1X2Xn,则

23、X原= 。232、用4K8位的存储芯片组成一个64K32位的存储器,共需 _块芯片,需有4位地址用于片选信号的译码逻辑。233、寄存器间接寻址方式,有效地址存放在 中,而操作数存放 中。 234、假定某数X= - 0100101,在计算机内部的表示为01011011,则该数所用的编码方法是_。235、在CPU芯片内部,连接寄存器与寄存器、寄存器与算术逻辑单元ALU的总线是 。236、假设某指令的一个操作数采用一次间接寻址方式,指令中给出的地址码为2000H,地址为2000H的内存单元中的内容为3000H,地址为3000H的内存单元的内容为4000H,而4000H单元的内容为5000H,则该操作

24、数的有效地址是 ,该操作数的值是 。237、用以指定待执行指令所在地址的是( )。A指令寄存器 B数据计数器 C程序计数器 D累加器238、“容量为640K存储器”是指( )。A640103字节的存储器 B640103位的存储器C640210位的存储器 D640210字节的存储器239、 以有关数据加以分类、统计、分析,这属于计算机在( )方面的应用。A数值计算 B辅助设计 C数据处理 D实时控制240、假定一个同步总线的工作频率为33MHz,总线宽度为32位,则该总线的最大数据传输率为( )。 A66MBps B1056MBps C132MBps D528MBps 241、在存储器分层体系结

25、构中,存储器从速度最快到最慢的排列顺序是( ) A.寄存器-主存-Cache-辅存 B.寄存器-主存-辅存-Cache C.寄存器-Cache-辅存-主存 D.寄存器-Cache-主存-辅存242、某SRAM芯片,其存储容量为64K16位,该芯片的地址线和数据线数目为 ( )。A64、16 B16、64 C64、8 D16、16 243、当指令中地址码所给出的是操作数的有效地址时,被称为( )。 A立即寻址 B直接寻址 C基址寻址 D相对寻址 244、系统总线中地址线的功用是 。A用于选择主存单元 B用于指定主存单元和I/O设备接口电路的地址C用于选择进行信息传输的设备 D用于传送主存物理地址

26、和逻辑地址245、主存储器和CPU之间增加Cache的目的是 。A解决CPU和主存之间的速度匹配问题 B扩大主存储器的容量C扩大CPU中通用寄存器的数量 D既扩大主存容量又扩大CPU通用寄存器数量246、计算机的外部设备是指 。A输入/输出设备 B外存设备 C除了CPU和内存以外的其他设备D远程通信设备247、在机器中, 的零的表示形式是唯一的。A原码和补码 B反码和补码 C原码和反码 D补码和移码248、在定点二进制运算器中,减法运算一般通过 来实现。A. 原码运算的二进制减法器 B. 补码运算的二进制加法器C. 补码运算的二进制减法器 D. 补码运算的十进制加法器249、一个8位二进制整数

27、采用补码表示,且由3个“1”和5个“0”组成,则最小值为 。A. -127 B. -32 C. -125 D. -3250、长度相同但格式不同的2种浮点数,假定前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为 。A. 两者可表示的数的范围和精度相同 B. 前者可表示的数的范围大且精度高C. 前者可表示的数的范围大但精度低 D. 后者可表示的数的范围大且精度高251、单中断系统中,中断服务程序执行的顺序是( ) 。 I保护现场 II开中断III关中断IV保存断点 V中断事件处理(设备服务)VI恢复现场VII中断返回AI-V-VI-II-VII BIII-I-

28、V-VIICIII-IV-V-VI-VII DIV-I-V-VI-VII252、系统总线分为数据总线、地址总线、控制总线,划分的根据是( )。A系统总线传输信息的不同 B系统总线所处的位置C. 系统总线的传送方向 D系统总线的传送方式253. DMA方式的数据交换不是由CPU执行一段程序来完成,而是在( )之间建立一条直接数据通路,由硬件(DMA控制器)来实现的。A. CPU与主存之间 B外设与外设之间 C外设与CPU之间 D外设与主存之间 254、.某计算机的字长是16位,它的存储容量是64KB,按字节编址,其寻址范围是( )。 A.064K-1 B.032K-1 C.032KB D.064

29、KB255、如果浮点数的尾数用补码表示,则下列( )中的尾数是规格化数形式。A.1.11000 B.0.01110 C.0.01010 D.1.00010256、下列叙述中,能反映RISC特征的有( )。A.丰富的寻址方式 B.指令长度可变 C.设置大量通用寄存器 D.使用微程序控制器257.下面有关指令流水线的叙述中,错误的是( )。A.采用指令流水线,使得一条指令的执行过程变短B.指令流水线可以大大加快程序的执行速度C.二阶段流水线并不能使指令执行效率成倍增长D.指令流水线在许多情况下会遭到破坏258、假定一个存储器容量为512MB,按字节编址,每次读写操作最多可以一次存取32位。则存储器地址寄存器MAR和存储器数据寄存器MDR的位数分别为( )。A.29,8 B.29,32 C.27,8 D.27,32 259、什么是中断?为什么计算机的发

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1