ImageVerifierCode 换一换
格式:DOCX , 页数:19 ,大小:310.97KB ,
资源ID:22479403      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/22479403.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(多功能数字钟课程设计Word格式文档下载.docx)为本站会员(b****8)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

多功能数字钟课程设计Word格式文档下载.docx

1、2.3 基本原理 23 单元电路 33.1 振荡器的设计 33.2分频器的设计 43.3计数器的设计 43.3.1六十进制加法计数器 53.3.2二十四进制加法计数器 53.4 译码器和显示电路的设计 63.5 校时电路的设计 64单元电路设计 74.1时间脉冲产生电路的设计 74.2计数电路的设计 74.2.1 60进制计数器的设计 74.2.2 24进制计数器的设计 84.3 译码及驱动显示电路 94.4 校时电路的设计 94.5 报时电路 104.6电路总图 115仿真结果及分析 125.1时钟结果仿真 125.2星期电路结果仿真 125.3手电电路 135.4测试结果分析 13总结分析

2、 14致 15参考文献 16附录1 17附录2 181 绪 论1.1 项目研究的背景及意义20世纪末,电子技术得到了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。时间对人们来说总是那么宝贵,工作的忙碌性和复杂性容易使人忘记当前的时间。忘记了要做的事情,当事情不是很重要的时候,这种遗忘无伤大雅。但是,一旦重要事情,一时的耽误可能酿成大祸。多功能数字钟是采用数字电路实现对时,分,秒,数字显示的计时装置,广泛用于个人家庭,车站,码头,办公室等公共场所,成为人们日常生活

3、中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度远超过老式钟表原先的报时功能。1.2 多功能数字钟的现状和发展趋势单片机模块中最常见的是数字钟,数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。 目前,单片机正朝着高性能和多品种方向发展趋势将是进一步向着CMOS化、低功耗、小体积、大容量、高性能、低价格和外围电路装化等几个方面发展。单片机应用的重要意义还在于,它从根本上改变了传统的控制系统设计思想和设计方法。从前必须由模拟电路或数字电路实现的大部分功能,现在已

4、能用单片机通过软件方法来实现了。这种软件代替硬件的控制技术也称为微控制技术,是传统控制技术的一次革命。在单片机技术日趋成熟的今天,其灵活的硬件电路设计和软件的设计,让单片机得到了广泛的应用,几乎是从小的电子产品,到大的工业控制,单片机都起到了举足轻重的作用。单片机小的系统结构几乎是所有具有可编程硬件的一个缩影,可谓是“麻雀虽小,肝胆俱全”,单片机的学习和研究是对微机系统学习和研究的简捷途径。 2 设计总体方案2.1 简要说明设计一个具有时分秒显示的数字钟。2.2 任务要求(1) 具有正常走时的基本功能;(2) 具有校时功能(只进行分、时的校时);(3) 具有整点报时功能;(4) 信号产生电路采

5、用石英晶体构成的振荡器;(5) 列出步骤,画出设计的逻辑电路图。(6) 电路进行仿真、修改,使仿真结果达到设计要求;(7) 装并测试电路的逻辑功能。2.3 基本原理数字钟的原理框图如图2-1所示,是由555多谐振荡器、分频器、秒、分、时计数器、译码器、显示器和校时电路组成。555多谐振荡器产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”译码器显示时间。图2-1 数字钟的原理框图3 单元电路3.1 振荡器的设计数字钟应具有标准的时钟源,用它产生频率稳定的1Hz脉冲信号,称为秒脉冲,因此振荡器是计时器的核心。通常采用集成电路555定时器与RC组成的多谐振荡器

6、。晶体振荡器给数字钟提供一个频率稳定准确的方波信号,一般输出为方波数字式晶体振荡器通常有两类:一类是用TTL门电路构成;另一类是通过CMOS非门构成电路。这里我们采用555多谐振荡器。图3-1 1000Hz NE555多谐振荡器3.2分频器的设计由NE555组成的多谐振荡器产生1KHz稳定的脉冲信号,但是时钟电路需要1Hz的秒脉冲信号,所以我们采用由3个74HC161组成的1000分频电路。图3-2 74HC161分频器3.3计数器的设计获得秒脉冲信号后,可根据60秒为1分,60分为1小时,24小时为一天的规律计数。因此,计数器由“秒”、“分”、“时”计数器电路组成,“秒”,“分”计数器为六十

7、进制加法计数器,时计数器为二十四进制加法计数器。3.3.1六十进制加法计数器 采用两片中规模集成电路74LS160组成六十进制加法计数器,可利用74LS160异步清零端通过反馈归零的方法来实现,也可利用74LS160同步置数端用置数法来实现。图3-3-1 六十进制加法计数器3.3.2二十四进制加法计数器 由两个74LS160和74LS00四2输入与非门组成二十四进制“时”计数器,个位与十位计数器均采用同步级联方式。选择十位计数器的输出端和个位计数器的输出端通过与非门控制两片计数器的清零端,可实现二十四进制递增计数。图3-3-2 二十四进制加法计数器3.4 译码器和显示电路的设计 译码是将给定的

8、代码进行翻译。计数器采用的码制不同,译码电路也不同。译码和显示电路是将“秒”、“分”、“时”计数器中每块集成电路的输出状态翻译成七段数码管能显示十进制数所要求的电信号,然后经数码管,把相应的数字显示出来。译码管有多个型号可以选择,如74LS248、74LS247等。图3-4 译码器显示电路3.5 校时电路的设计 校时电路的作用是当计时器刚接通电源或走时出现误差时,实现对“时”、“分”、“秒”的校准。在电路中设有正常计时和校准位置。校时电路可以采用手动校时或自动校时。3.5.1 时、分时间校准电路3.5.2 秒时间校准电路图3-5 校时电路4单元电路设计4.1时间脉冲产生电路的设计图4-1 产生

9、1Hz时间脉冲的仿真电路图4.2计数电路的设计秒、分计数器为60进制计数器。小时计数器为24进制计数器。实现这两种模数的计数器采用中规模集成计数器74LS160。4.2.1 60进制计数器的设计“秒”计数器电路与“分”计数器电路都是60进制,它由一级10进制计数器和一级6进制计数器连接构成。如图4.所示由74LS160构成的60进制计数器。首先将两片74LS160设置成十进制加法计数器,将两片计数器并行进位则最大可实现100进制的计数器。现要设计一个60进制的计数器,可利用“反馈清零”的方法实现。当计数器输出“0110、0000”时,通过门电路形成一置数脉冲,使计数器归零。图 4-2-1 60

10、进制计数器电路图4.2.2 24进制计数器的设计同理当个位计数状态为“0100”,十位计数器状态为“0010” 时,要求计数器归零。图 4-2-2 24进制计数器图4.3 译码及驱动显示电路译码电路的功能是将“秒”、“分”、“时”计数器的输出代码进行翻译,变成相应的数字。用于驱动LED七段数码管的译码器常用的有CD4511,CD4511是BCD-7段译码器,其输出是OC门输出高电平有效,专用于驱动LED七段共阴极显示数码管。由CD4511和LED七段共阴极数码管组成的一位数码显示电路如图 16 所示。若将“秒”、“分”、“时”计数器的每位输出分别接到相应七段译码器的输入端,便可进行不同数字的显

11、示。图 4-3译码及驱动显示电路图4.4 校时电路的设计数字种启动后,每当数字钟显示与实际时间不符进,需要根据标准时间进行校时。校“秒”时,采用等待校时。校“分”、“时”的原理比较简单,采用加速校时。对校时电路的要 :1在小时校正时不影响分和秒的正常计数 。2在分校正时不影响秒和小时的正常计数 。如图所示,当开关打向下时,因为校正信号和0相与的输出为0,而开关的另一端接高电平,正常输入信号可以顺利通过与或门,故校时电路处于正常计时状态;当开关打向上时,情况正好与上述相反,这时校时电路处于校时状态。与非门可选74LS00,非门则可用与非门2个输入端并接来代替节省芯片。因此实际使用时,须对开关的状

12、态进行消除抖动处理,图17为加2个0.01uF的电容。图 4-4 校时电路图4.5 报时电路根据要求,电路应在整点准时报时,当时间到达一个整小时时,电路会发生一次蜂鸣提醒。图 4-5 报时电路图4.6电路总图图4-6 总电路图5仿真结果及分析5.1时钟结果仿真图 5-1时钟结果仿真图5.2星期电路结果仿真星期电路原理和时分秒的计时电路原理相同,选用74LS160做计数器,CD4511做译码显示功能,这里星期电路兼具调整功能,下方开关打至高电平,星期电路会自动跳动直至准确后再拨动开关。图5-2 星期电路仿真图5.3手电电路图5-3 手电电路图5.4测试结果分析经测试之后,电路可以实现设计要求,可

13、以实现数字钟的基本功能,比如计数,如图22,同时多功能模块校时功能和报时功能都可以使用,如图24。基于仿真结果可以认定,此次多功能数字钟的设计是成功的。总 结数电课设即将结束,一星期的课程设计给我留下了很深的印象,电路的设计比想象的要复杂一点,并且会不时的出现一些小问题,而我们解决一个个小问题的过程就是我们收获的过程,大体电路设计完毕后我们开始寻求扩展功能,包括报时电路,星期电路和应急用的小手电电路,都会让我为之兴奋,而仿真软件的应用也的确让我们任性了一把,比如因为原件选择的错误一直不能仿真。而在总体电路设计完毕后还要分模块为焊接做准备,也让我对统筹规划有了进一步的了解。而电路的焊接就是对耐心

14、细心动手的考验了,在一个月黑风高的夜晚,终于我么完成了电路的焊接,很高兴在这个充满创意的数电课设上收获颇丰致感高老师的全力帮助,感所有老师的支持与厚爱!当然还要感我的组员和我一起奋战在第一线!我们一起经历过失败,挫折,但是我们都克服掉了所有的困难,最后终于见到了辛勤努力后的彩虹!感大家!参考文献1 2 何立民. 单片机系统设计. 航空航天大学M. 1993.3 行中,关林风. 微型计算机及外部设备常用芯片手册M. 清华大学。1999 4 康华光,电子技术基础(数字部分).高等教育.5 旭雷,浩. 基于RS-485总线的测控系统串行通信协议及软硬件实现J.电气自动化. 2002(2).附录1总电路图附录2元件清单器件型号数量数码显示器LG5011AH7个译码器74HC4511计数器74LS160定时器NE5551个计数器(分频)74HC1613个薄码开关SW-SPDT5个蜂鸣器非门74LS0410个或门74LS32发光二极管或非门74LS022个与门74LS08与非门74LS004个电阻R=0.47K电容1uf 0.01uf

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1