1、 -1/2成立。A.X1=1,X2X4至少有一个为1B.X1=1,X2X4任意C.X1=0,X2X4至少有一个为1D.X1=0,X2X4任意27.在以下描述的流水CPU基本概念中,正确的表述是_。A.流水CPU是以空间并行性为原理构造的处理器B.流水CPU一定是RISC机器C.流水CPU一定是多媒体CPUD.流水CPU是以时间并行性为原理构造的处理器D28.在以下描述PCI总线的基本概念中,正确的表述是_。A.PCI总线是一个与处理器无关的高速外围总线B.PCI总线的基本传输机制是猝发式传送C.PCI设备一定是主设备D.系统中只允许有一条PCI总线29.设机器字长16位,定点表示,尾数15位,
2、数符1位,定点原码整数表示时,最大正数是_。A.32768B.32767C.65536D.65535B30.设机器字长8位,定点表示,尾数7位,数符1位,定点原码小数表示时,最小负数是_。A.-(1-2-8B.-1C.-(1-2-7D.-2-7E.16F.32G.64H.56C31.系统总线中控制线的功能是_。A.提供主存、I/O接口设备的控制信号和响应信号B.提供数据信息C.提供时序信号D.提供主存、I/O接口设备的响应信号32.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用_来规定。A.主存中读取一个指令字的最短时间B.主存中读取一个数据字的最长时间C
3、.主存中写入一个数据字的平均时间D.主存中取一个数据字的平均时间33.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是_。A.11001011B.11010110C.11000001D.1100100134.下列选项中,能引起外部中断的事件是_。A.键盘输入B.除数为0C.浮点运算下溢D.访存缺页35.下列选项中,描述浮点数操作速度指标的是_。A.MIPSB.CPIC.IPCD.MFLOPS36.假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,命中率为98%,则访问Cache缺失(未命中)_次。A.20B.200C.980D.9837.无符号数6
4、CH,它的真值是_(十进制形式)。A.107B.105C.108D.106E.50nsF.80nsG.70nsH.60ns38.CPU响应中断的时间是_。A.当前指令周期结束B.外设提出中断申请时C.取指周期结束D.存取周期结束答案:39.计算机操作的最小单位时间是_。A.存取周期B.指令周期C.CPU周期D.时钟周期40.假设某系统总线在一个总线周期中并行传输8字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是_。A.10MB/sB.20MB/SC.40MB/SD.80MB/S41.DMA数据的传送是以_为单位进行的。A.字节B.字C.数据块D.位42.用512K
5、*16位的FLASH存储器芯片组成一个2M*32位的半导体只读存储器,需要_个FLASH存储器芯片。A.4B.6C.8D.1243.采用模板-1 1主要检测( )方向的边缘。A.水平B.135C.垂直D.4544.在以移码表示的机器数中,零的表示形式是唯一的。45.三种常见的总线集中控制优先权的仲裁方式中,计数器定时查询方式对电路故障最敏感。46.随着计算机系统的发展,由早期以CPU为中心的总线结构发展为现在以存储器为中心。47.程序计数器PC用来存放下一条指令的地址。48.微程序控制器中,一条指令的功能是通过执行一条微指令来实现的。49.运算器的核心部件是算术逻辑单元,完成算术与逻辑运算。5
6、0.在组合逻辑控制器的结构中,包含的寄存器有:指令寄存器、程序计数器、地址寄存器。51.浮点数的尾数常用移码表示,因为移码用0代表负数,1代表正数,有利于比较大小。52.主存地址转换成Cache地址,是由Cache的硬部件完成的。53.主存地址转换成虚拟存储器的地址,主要是由操作系统中的存储软件完成的。54.采用多体交叉存储器,主要是为了解决存储器容量扩充的问题。55.一般使用动态RAM构成内存,其容量比静态RAM大,但读写速度比静态RAM慢。56.组合逻辑控制器与微程序控制器相比,优点是提高了指令的平均执行速度。57.微程序控制器中的控制存储器比主存的读写速度快,用来存放指令和微程序。58.
7、CPU执行中断的工作过程,是由软件和硬件共同完成的。59.CPU在中断响应时,先要关中断保存断点,然后再将中断服务子程序的入口地址送程序计数器。60.外围设备工作就绪后,由DMA接口向CPU发出DMA请求,CPU在当前指令执行周期结束后响应。61.三级存储系统中,缓存-主存的层次主要解决主存的容量扩充问题。62.中断服务过程中如果允许中断嵌套,则优先级高的设备可以中断优先级低的设备的中断服务。63.浮点数的尾数用补码表示,那么规格化后,尾数数值位的最高位是0(正数)或是1(负数)。64.中断工作过程中,程序断点的保护和CPU内部各寄存器内容的现场保护均由硬件完成。65.相对于微程序控制器,硬布
8、线控制器的特点是指令执行速度快,指令功能的修改和扩展容易。66.在同一个CPU周期内可以并行执行的微操作具有相斥性。67.微程序控制器中,一条机器指令由一段微指令编写的微程序来解释执行。68.运算器的基本结构中包括算术逻辑单元、寄存器组、移位门电路、选择门电路、时序控制电路。69.补码的运算特点是符号位与数值位一同参与运算,运算结果如果溢出应加以校正。70.总线集中仲裁方式中,在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则设备号小的优先级高。71.系统总线中,地址总线是单向传输的。72.指令周期是指:从取出一条指令开始到该指令执行结束,所需要的总时间。73.计算机操作的最小单位
9、时间是一个CPU周期。74. 在系统总线中,地址总线是单向传输的。75. 随着计算机系统的发展,总线结构由早期以CPU为中心发展到现在以存储器为中心。76. 运算器的核心部件是算术逻辑单元,完成算术与逻辑运算。77. 在组合逻辑控制器的结构中,包含的寄存器有:78. 浮点数的阶码常用移码表示,因为移码的数符:0代表负数,1代表正数,有利于阶码比较大小。79. 在总线集中仲裁方式中,在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则设备号小的优先级高。80. 主存地址转换成Cache地址,全是由Cache的硬部件完成的。81. 采用多体交叉存储器,主要是为了解决存储器容量扩充的问题。
10、82. 一般使用动态RAM构成内存,其容量比静态RAM大,但读写速度比静态RAM慢。83. 相对于微程序控制器,硬布线控制器的特点是指令执行速度快,指令功能的修改和扩展容易。84. CPU执行中断的工作过程,是由软件和硬件共同完成的。85. 外围设备工作就绪后,由DMA接口向CPU发出DMA请求,CPU在当前指令执行周期结束后响应。86. 补码的运算特点是符号位与数值位一同参与运算,但运算结果如果溢出应加以校正。87. 指令通常由操作码和地址码两部分构成,而且任何指令中都必须给出一位、两位或三位地址码。88.第三代计算机所用的基本器件是晶体管。89. 在DMA方式的工作过程中,当进行数据传输时
11、,由于没有中断CPU执行当前主程序,所以不需要保存断点,即不需要保存CPU中寄存器的内容。90. 在中断方式中,由硬件执行保护CPU现场时,首要保存的寄存器是程序计数器和状态寄存器。91. 指令系统是一台机器硬件能执行的全部指令的集合。92. 所有指令的指令周期都是相同的。93. 流水CPU是以时间并行性为原理构造的处理器。94.浮点数的表示范围和精度取决于A.阶码的位数和尾数的机器数形式B.阶码的机器数形式和尾数的位数C.阶码的位数和尾数的位数D.阶码的机器数形式和尾数的机器数形式95.主机与外围设备之间传送数据时,CPU工作效率最高的方式是( )。A.程序查询方式B.中断方式C.DMA方式
12、D.暂定访问方式96.在定点运算中产生溢出的原因是( )。A.运算过程中最高位产生了进位或借位B.参加运算的操作数超出了机器的表示范围C.运算结果超出了机器的表示范围D.寄存器的尾数太少,不得不舍弃最低有效位97.在微程序控制器中,构成控制信号序列的最小单位是( )。A.机器指令B.微命令C.微指令D.微程序98.在微程序控制器中,若微指令中包含的微命令个数已经确定,则( )。A.直接控制方式、编码控制方式都不影响微指令的长度B.直接控制方式的微指令字长比编码控制方式的微指令字长短C.编码控制方式的微指令字长比直接控制方式的微指令字长短D.直接控制方式的微指令字长与编码控制方式的微指令字长相等
13、99.下列叙述错误的是( )。A.指令周期的第一步操作是取指令B.为了进行取指令操作,控制器需要得到相应的指令C.取指令操作是控制器自动进行的D.取指令操作是控制器固有的功能,无需在操作码控制下完成100.指令寄存器的位数取决于( )。A.存储器的容量B.指令字长C.机器字长D.CPU管脚数101.关于指令周期,下列说法正确的是( )。A.指令周期等于机器周期B.指令周期大于机器周期C.指令周期是机器周期的两倍D.机器周期是指令周期的两倍102.设相对寻址的转移指令占两个字节,第一个字节是操作码,第二个字节是相对位移量(可正可负),则转移的地址范围是( )。A.255B.256C.254D.0
14、103.程序控制类指令的功能是( )。A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送C.进行CPU和I / O设备之间的数据传送D.改变程序执行顺序104.交叉存贮器实质上是一种( )存贮器,它能( )执行( )独立的读写操作。A.多体,并行,多个B.多体,串行,多个C.整体,并行,一个D.整体,串行,多个105.总线的异步通信方式( )。A.采用时钟信号,不采用握手信号B.不采用时钟信号,只采用握手信号C.既采用时钟信号,又采用握手信号D.既不采用时钟信号,又不采用握手信号106.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是( )。A.直接、立即、间接B.间接、
15、直接、立即C.立即、直接、间接D.直接、间接、立即107.在取指令操作之后,程序计数器中存放的是( )。A.当前指令的地址B.程序中指令的数量C.下一条指令的地址D.已经执行指令的计数值108.存储字长是指( )。A.存放在一个存储单元中的二进制代码组合B.存放在一个存储单元中的二进制代码位数C.存储单元的个数D.机器指令的位数109.扩展操作码技术是( )。A.操作码字段以外的辅助操作字段的代码B.指令格式中不同字段设置的操作码C.一种指令优化技术,加快指令的移码和执行D.一种指令优化技术,即让操作码的长度随地址数的减少而增加,不同地址数的指令可以具有不同的操作码长度110.系统总线中,地址
16、总线上传送的地址信息包括( )。A.主存单元地址B.I/O端口地址C.外存地址D.主存单元地址或I/O端口地址111.CPU响应中断后,先保存后更新程序计数器的内容,主要是为了( )。A.能执行中断服务程序,并能正确返回原程序B.节省主存空间C.提高处理机速度D.易于编制中断处理程序112.采用变址寻址可扩大寻址范围,且( )。A.变址寄存器内容由用户确定,在程序执行过程中不可变B.变址寄存器内容由操作系统确定,在程序执行过程中不可变C.变址寄存器内容由操作系统确定,在程序执行过程中可变D.变址寄存器内容由用户确定,在程序执行过程中可变113.在单地址指令中,有两个参加运算的数,指令中给出一个
17、操作数的地址,另一个操作数的地址需采用()。A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式114.计算机中的定点二进制运算,减法运算一般通过( )来实现。A.原码运算的二进制减法器B.补码运算的二进制减法器C.原码运算的十进制加法器D.补码运算的二进制加法器115.DMA是指在( )之间建立直接数据传输通路。A.CPU与高速外设B.主存与高速外设C.CPU与DMA接口D.CPU与主存116.下列寄存器不属于DMA接口的是( )。A.主存地址寄存器B.数据缓冲寄存器C.磁盘地址寄存器D.PC程序计数器117.中断服务过程中,CPU响应中断的条件不包括( )。A.当前指令结束B.
18、无DMA申请C.无中断源申请中断D.开中断118.现在的奔腾机都是带高速总线PCI的三总线结构,三总线中不包括( )。A.系统总线B.高速总线PCIC.片内总线D.扩展总线ISA119.在组合逻辑控制器的组成结构中,不包括( )。A.数据缓冲寄存器B.指令操作码译码器C.控制信号产生器、时序信号产生器D.程序计数器PC120.计算机硬件能够直接识别的语言的是( )。A.JAVA语言B.C语言C.汇编语言D.机器语言121.在机器码表示形式中,零的表示形式是唯一的机器码是( )。A.原码B.补码C.BCD码D.反码122.主存地址与Cache地址的三种映象方式为()A.直接映像、段页式映像、组相
19、联映像B.直接映像、全相联映像、组相联映像C.直接映像、段式映像、组相联映像D.直接映像、全相联映像、页式映像123.中断工作方式的五个步骤:中断响应、中断排队、中断请求、中断返回、中断服务,其工作顺序是( )。A.中断响应、中断排队、中断请求、中断返回、中断服务B.中断响应、中断请求、中断排队、中断服务、中断返回C.中断请求、中断响应、中断排队、中断服务、中断返回D.中断请求、中断排队、中断响应、中断服务、中断返回124.下列存储部件中,存取速度最快的是( )A.硬盘B.CPU内的寄存器C.内存D.CPU内的Cache125.指令系统中,操作数寻址采用不同寻址方式的主要目的是 ( )A.实现
20、程序控制B.降低指令移码的难度C.扩大寻址空间,提高编程的灵活性D.加快访存的速度126.有关运算器的功能描述,正确的是( )。A.完成加法运算B.完成算术运算C.既完成算术运算又完成逻辑运算D.完成逻辑运算127.在CPU的寄存器中,( )对用户是完全透明的。A.程序计数器B.状态寄存器C.指令寄存器D.通用寄存器128.一个节拍脉冲的时间长短等于一个 ( )A.指令周期B.机器周期C.间址周期129.下列各种数制表示的数中,最大的数是( )A.(1001011)2B.75C.(112)8D.(4F)H130.PC程序计数器存放一下条指令的地址,其位数与( )的位数相同A.指令寄存器B.主存地址寄存器C.程序状态字寄存器D.指令译码器131.总线通信中的同步控制是指( )A.只适合于CPU控制的方式B.由统一时序控制的方式C.只适合于外围设备控制的方式D.只适合主存读取方式132.DMA接口访问主存时让 CPU处于等待状态,等一批数据访问结束后,CPU再恢复工作,这种情况称为( )A.暂停CPU访问主存B.周期挪用C.DMA与CPU交替访问D.DMA133.直接转移指令JMP,其功能是将指令中的地址部分送入 ( )A.AC累加器B.PC程序计数器C.MR地址寄存器D.DR数据缓冲寄存器134.Cache地址映像中,若主存的任意一块均可映射到Cache的任意一块,则这种方法称为(
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1