ImageVerifierCode 换一换
格式:DOCX , 页数:13 ,大小:25.94KB ,
资源ID:21693107      下载积分:12 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/21693107.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(太原理工大学计算机硬件基础考试习题文档格式.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

太原理工大学计算机硬件基础考试习题文档格式.docx

1、(1)X补=10101 Y补=11010 (2)X补 =01010 Y补=01110(3)X补=00011 Y补=11101 (4)X补 =01110 Y补=10110第3章(1)基本的逻辑运算是指( B )。A与、或、异或B与、或、非C与非、异或、与或非D与、非、同或(2)若只有输入变量A,B全为1时,输出F=0,则输出与输入的关系是( C )。A异或B与 C与非D或(3)若输入变量A和B相同时,输出F=0,则输出与输入的关系是( A )。(4)三态门具有( C)。A三个输入端 B三个输入端和三个输出端C三种输出状态 D三个输出端(5)运算器的核心部件是( A )。A加法器 B译码器 C触发

2、器 D寄存器(6)有16个输出端的二进制译码器有( C )个输入端。A2B3 C4D5(7)有32个输入端的编码器可输出(D )位编码。(8)一个8路数据选择器,其地址输入端和数据输入端分别有(A )个。A3、8 B8、3 C4、8 D8、4(9)组成时序电路的基本部件是(B)。A译码器B触发器 C计数器D寄存器(10)计数器不能完成的功能是(D)。A计数 B定时 C分频 D地址译码(11)计数范围是01000的计数器,至少需要( 10 )个触发器。A9B10 C11D122用真值表的方法证明下列等式:(1) (2)4三态门有什么功能?输出有哪三种状态?6计算机中常用的组合电路和时序电路部件有

3、哪些?第4章1单向选择题(1)中央处理器是计算机系统的硬件核心,主要由(D )组成。 A运算器、控制器和输入设备 B运算器、控制器和存储器 C运算器、加法器和存储器 D运算器、控制器和寄存器组(2)8086CPU按功能可分为(C )两个部件,前者负责执行指令,后者负责执行外部总线操作。 A执行单元和接口控制单元B算术逻辑单元和总线接口单元C执行单元和总线接口单元D执行单元和命令控制单元(3)8086 CPU中数据寄存器有(A)。 AAX、BX、CX和DXBAX、SP、CX和DX CAX、BX、CX和BPDAX、BX、SI和DI(4)若标志寄存器的ZF位为1,反映操作结果(C)。 A有进位或借位

4、B无进位或借位C为零D不为零(5)8086CPU状态标志寄存器中IF=0时,表示(D )。 ACPU不能响应非屏蔽中断BCPU不能响应内部中断 CCPU可以响应可屏蔽中断 DCPU不能响应可屏蔽中断(6)8086CPU中的指令指针寄存器是(B )。 ASPBIP CBP DCS(7)8086CPU中ES、SS分别是(C )。 A数据段寄存器、堆栈段寄存器B附加段寄存器、代码段寄存器 C附加段寄存器、堆栈段寄存器D堆栈段寄存器、数据段寄存器(8)(B )分别用于存放当前要执行的指令及指令要访问的数据。 A数据段和堆栈段B代码段和数据段 C附加段和堆栈段D堆栈段和代码段(9)设物理地址(10FF0

5、H)=10H,(10FF1H)=50H,(10FF2H)=20H,(10FF3H)=30H,如从地址10FF2H中取出一个字的内容是(B)。A5020HB3020H C2030HD2010H(10)8086 CPU将1MB的存储器分成若干逻辑段,每个逻辑段最大长度(A)。 A等于64KB B小于64KB C大于或等于64KB D小于或等于64KB2控制器的功能是什么?它由哪些主要部件组成?38086 CPU中,逻辑地址如何转换成物理地址?请将以下逻辑地址(均为十六进制)转换成物理地址。(1)CD17:000B;(2)3015:4500;(3)B821:123A;(4)40:15。4有字节数据E

6、5H、字型数据2A3CH和双字型数据12345678H分别存放在存储器的000B0H、000B4H和000B8H单元中,请用图表示出它们在存储器里的存放情况。第5章1选择题(1)下列说法不正确的是( A )。 A堆栈指针SP的内容表示当前堆栈内所存放的数据个数 B堆栈是先进后出的随机存储器 C变址寻址时,有效数据存放在主存中 D主存中指令的寻址和数据的寻址是交替进行的(2)关于寻址方式的叙述不正确的是(D )。 A寻址方式是指确定本条指令中数据的地址或下一条指令地址的方法 B在指令的地址字段中直接给出操作数本身的寻址方式称为立即寻址方式 C基址寻址用于为数据和程序分配存储区域,支持多道程序和程

7、序浮动 D变址寻址与基址寻址类似,没有本质的区别(3)下列指令中有错误的是( D )。AIN AX , 20H BLEA SI , 2000HCOUT DX , AL DSHL AX , 2(4)设变址寄存器为X,形式地址为D,(X)表示寄存器中的内容,则变址寻址方式的有效地址可表示为(A )。 AEA =(X)+D BEA =(X)+(D) CEA =(X)+D) DEA =(X)+(D)(5)程序控制类指令的功能是( D )。 A算术运算和逻辑运算 B主存和CPU之间的数据交换 CI/O和CPU之间的数据交换 D改变程序执行顺序(6)零地址指令的操作数一般隐含在(B )中。 A硬盘 B主存

8、 C接口 D控制存储器(7)为了缩短指令中某个地址段的位数,有效的方法是采取( D )。 A立即寻址 B变址寻址 C间接寻址 D寄存器寻址(8)在Intel 32位处理器的存储器寻址方式下,有效地址由( A )4个分量构成。 A基址寄存器内容、变址寄存器内容、位移量、比例因子 B程序计数器内容、变址寄存器内容、位移量、比例因子 C基址寄存器内容、程序计数器内容、位移量、比例因子 D基址寄存器内容、变址寄存器内容、程序计数器内容、位移量(9)采用定长操作码表示,200条指令需要至少( B )个操作码。 A7 B8 C9 D10(10)若(AL)= 0FH,(BL)= 04H,则执行“CMP AL

9、,BL”后,AL和BL的内容为( A )。A0FH和04H B0B和04H C0F和0BH D04和0FH4CISC和RISC的含义是什么?RISC主要有哪些特点?6说明下列源操作数的寻址方式。如果BX = 2000H,DI = 40H,给出DX的值或有效地址EA的值。(1)MOV DX , 1234H (2)MOV DX , 1234H (3)MOV DX , BX(4)MOV DX , BX (5)MOV DX , BX + 1234H (6)MOV DX , BX + DI(7)MOV DX , BX + DI + 1234H7说出下列指令的错误之处。(1)MOV CX , DL (2)

10、MOV IP , AX (3)MOV ES , 1234H (4)MOV ES , DS (5)MOV AL , 300 (6)MOV SP , AX (7)MOV AX , BX + DI (8)MOV 20H , AH第6章(1)下列选项中,不符合汇编语言对名字项规定的是( )。 A名字的第一个字符可以是英文字母 B名字的第一个字符可以是数字 C名字的有效长度31个字符 D在名字中允许出现$(2)下列选项中,十六进制数88H不能表示的数为( )。 A无符号十进制数136 B带符号十进制数-120 C压缩型BCD码十进制数88 D8位二进制数-8的补码表示 (3)下列选项中,属于合法指令的是

11、( )。 AMOV DS,ES BMOV SI,DI CMOV AX,BL DMOV DI,BL(4)下列传送指令中,属于非法操作的是( )。 AMOV CS,AX BMOV DS,AX CMOV SS,AX DMOV ES,AX(5)将DX的内容除以2,正确的指令是( )。 ADIV 2 BDIV DX,2 CSAR DX,1 DSHL DX,1(6)在进行条件判断前,可用指令形成条件,其中不能形成条件的指令是( )。 A比较指令 B减法指令 C与指令 D传送指令(7)在下列指令的表示中,不正确的是( )。 AMOV AL,BX+SI BJMP SHORT DONI CDEC BX DMUL

12、 CL(8)下列描述中,执行循环的次数最多的指令是( )。 AMOV CX,0 BMOV CX,1 LOP:LOOP LOP LOP:LOOP LOPCMOV CX,0FFFFH DMOV CX,256(9)在进行二重循环程序设计时,下列描述正确的是( )。 A外循环初值应置外循环之外;内循环初值应置内循环之外、外循环之内 B外循环初值应置外循环之内;内循环初值应置内循环之内 C内、外循环初值都应置外循环之外 D内、外循环初值都应置内循环之外、外循环之内(10)主程序和所调用的子程序在同一代码段中,子程序的属性应定义为( )。 ATYPE BWORD CNEAR DFAR2填空题(1)十六进制

13、数0FFF8H表示的十进制正数为( ),表示的十进制负数为( )。(2)若AX=349DH,CX=000FH,则执行指令AND AX,CX后,AX的值是( )。(3)下面指令序列执行后完成的运算,正确的算术表达式应是( )。MOV AL,BYTE PTR XSHL AL,1DEC ALMOV BYTE PTR Y,AL(4)已知AX的值是1234H,执行下述三条指令后,AX的值是( )。MOV BX,AXNEG BXADD AX,BX(5)数据段定义如下: X1 DB 10H , 50 , 1X2 DW 10H , 20 , 3X3 DD ?COUNT EQU X3-X1变量COUNT的值是(

14、 )。(6)下述程序段完成计算220之间的偶数的和,并存于AX中。试在空白处填上适当的指令。 XOR AX,AX MOV BX,0 ( )CONT: ADD AX,BXLOOP CONT(7)下面程序段是判断寄存器AH和AL中第3位是否相同,如果相同,AH置0,否则AH置全1。试在空白处填上适当指令。 AND AH , 08H MOV AH , OFFH JMP NEXTZERO: MOV AH , 0NEXT: (8)根据如下程序段填空:MOV AL , 38HMOV BL , 49HCALL SUBOINC ALDEC CLSUBO PROCADD AL , BLMOV CL , ALDA

15、ARETSUBO ENDP上述程序段运行后,AL的值是( ),CL的值是( )。3简述上机运行汇编语言程序的过程。4简述程序中指令和伪指令的区别。第7章单项选择题(1)主存单元字长64位,访存周期10ns,主存的带宽是()。A8108B/s B64108B/s C8109B/s D64109B/s(2)U盘采用的存储器芯片是( )。ADRAM BSRAM C闪存 DEPROM(3)下列选项中,( )属于永久性(非易失性)存储器。ASRAM BDRAM CCache DROM(4)下列有关RAM和ROM的叙述中,正确的是()。ARAM是易失性存储器,ROM是非易失性存储器BRAM和ROM在正常工

16、作时都可以进行读/写操作CRAM和ROM都可用做CacheDRAM和ROM都需要进行刷新(5)需要定期刷新的存储器是( )。ASRAM BDRAM C磁盘 DROM(6)在存储器的层次结构中,速度从快到慢的存储器顺序为( )。 A主存高速缓存辅存 BCache主存辅存 C高速缓存辅存主存 D辅存主存Cache (7)不能随机访问的存储器是( )。AEPROMB磁盘 CSRAMDDRAM(8)在多级存储体系中,Cache的作用是( )。 A解决主存与CPU之间的速度匹配问题 B降低主存的价格 C弥补主存容量的不足 D提高主存的可靠性(9)在多级存储体系中,虚拟存储器的作用是( )。 C弥补主存容

17、量的不足 D提高主存的可靠性(10)假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是( )。 A5% B9.5% C50% D95%(11)某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K8位的ROM芯片和4K4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是( )。A1、15 B2、15 C1、30 D2、30(12)256K8位的静态存储器芯片的地址线引脚和数据线引脚分别是( )。A18、1 B17、8 C19、4 D18、8(1

18、3)假定用若干个2K4位芯片组成一个8K8位存储器,则地址0B1FH所在芯片的最小地址是( )A0000HB0600HC0700H D0800H4比较RAM和ROM的性能和用途。5简述存储系统采用层次结构的目的和方法,Cache、主存和外存各担负什么作用?它们之间有何关系?14某半导体存储器容量为8M16,选用1M4位的SRAM芯片构成,计算所需芯片数,写出每组芯片的地址范围。19衡量磁盘的技术指标有哪些?如何提高磁盘的性能?第8章(1)下列选项中( )不是标准总线的英文缩写。AUSBBPCI CPCI-EDATX(2)假设某系统总线在一个总线周期中并行传输8字节信息,总线工作周期是10ns,

19、则总线的数据传输率是每秒( )。A80MBB640MB C 800MB D6400MB(3)总线的工作频率是2.5GHz,则完成一次总线传输需要( )。A1nsB2.5ns C0.5nsD0.4ns(4)下列总线中,具有即插即用和热拔插功能的是( )。AUSB和PCI-EBPCI和PCI-E CPCI DISA(5)下列叙述错误的是( )。 AUSB总线可以连接多种外设BUSB总线支持热拔插功能 CUSB总线是串行总线DUSB是并行总线(6)下列叙述正确的是( )。APCI总线比PCI-E总线的速度慢 BPCI总线比PCI-E总线的速度快CPCI-E总线兼容PCI总线 DPCI-E总线和PCI

20、总线都是并行总线(7)在系统总线的数据线上不可能传送的是( )。A指令B操作数 C中断号D应答信号(8)下列选项中的英文缩写均为总线标准的是( )。APCI、CRT、USB、EISA BISA、CPI、VESA、EISA CISA、SCSI、RAM、MIPS DISA、EISA、PCI、PCI-Express (9)下列有关PCI-E总线的叙述错误的是( )。APCI-E总线是并行总线BPCI-E总线比PCI总线扩展更加灵活 CPCI-E总线采用点对点互连技术DPCI-E总线比PCI总线的信号线数少2总线的定义是什么?衡量总线性能的指标主要有哪些?7主板上BIOS芯片的作用有哪些?第9章(1)

21、程序查询I/O方式最主要的缺点是( )。 A接口复杂 BCPU效率不高 C不能用在外设 D不经济(2)在下列指令中,能对I/O端口进行读/写的是( )。 A中断指令 B串操作指令 C输入/输出指令 D算术运算指令(3)下面给出的中断方式优点中,哪一条是错误的( )。 A可实现CPU与外设并行工作 B便于应急事件处理 C提高CPU的工作效率 D使外设接口比查询方式简单(4)中断向量地址是指( )。 A中断服务程序入口地址的地址 B发出中断请求的中断源地址 C中断服务程序的入口地址 D中断源请求逻辑电路的地址(5)下列选项中,能引起内部中断的事件的是( )。 A键盘 B鼠标 C非法操作码 D打印机

22、(6)下列选项中,能引起外部中断的事件的是( )。 A除数为0 B运算溢出 C非法操作码 D打印机(7)单级中断系统中,中断服务程序执行顺序是( )。 A保护现场、中断事件处理、恢复现场、开中断、中断返回 B保护现场、开中断、中断事件处理、恢复现场、中断返回 C开中断、保护现场、中断事件处理、恢复现场、中断返回 D中断事件处理、保护现场、开中断、恢复现场、中断返回(8)DMA方式传送数据是在( )之间进行的。 ACPU和外设 B主存和外设 C键盘和主存 DCPU和主存(9)在响应外部中断的过程中,要完成( )工作。 A关中断、保存断点、形成中断服务程序入口地址送程序计数器 B关中断、保存通用寄

23、存器、形成中断服务程序入口地址送程序计数器 C关中断、保存断点和通用寄存器 D保存断点和通用寄存器、开中断(10)设串行通信时数据的传送速率是400字符/秒,每个字符为12位二进制数据,则传送的波特率是( )。 A1200波特 B2400波特 C4800波特 D9600波特4简述中断优先排队的原因、原则和方法。5一次完整的中断过程包括哪几步?第10章(1)外部设备不具备的功能是( )。A人机交互B隔离网络C信息转换 D数据存储(2)( )不是外部设备的发展趋势。A集成化 B网络化C自动化 D无线化(3)( )不是计算机的输入设备。A打印机 B键盘 C鼠标 D触摸屏(4)( )不是计算机的输出设备。A绘图仪 B扫描仪C打印机 D显示器(5)( )属于计算机的图像输入设备。A键盘 B数码相机C鼠标 D显示器(6)显示器的分辨率为10241024像素,像素的颜色位数为24位色,则显示存储器的容量至少为( )。A1MB B2MBC3MB D4MB(7)( )不是显示器的英文缩写。ACRT BLCDCLED DPCI3打印机的主要技术指标有哪些?4显示器的主要技术指标有哪些?

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1