1、3计数过程中,无论处于何种状态,当按下置数键时,计数重新开始。4计时器为递减计时,其计时间隔为0.1秒;5当计时器递减计时到零时,显示器显示0,同时发出CP同步闪烁报警信号。6该电路可应用于篮球比赛 三、主要元器件及仪器设备可逆十进制计数器74LS192三片、三输入或非门74LS27一片、七段译码器74LS48(有驱动)三片、七段译码器CD4511(不含驱动)、共阴极数码管SM120501K三个、二输入与非门74LS00一片、四输入与非门74LS20一片、六反相器74LS04一片、555定时器一片,二输入与门74LS08一片。开关3个,电容0.01、0.51、1微法各1,电阻10K、470欧姆
2、若干,LED4个等,实验板,稳压电源,万用表。四、设计成品要求1课程设计报告1份;2制作成品1套。五、参考资料1康华光.电子技术基础(数字部分).第四版.:高等教育,2000221IC中国电子网(.21ic.)3阎石数字电子技术基础第四版:高等教育,19984自己补充资料六、进度安排进行时间:一周星期一:下达设计任务;查资料、方案设计、原理图设计、元器件选择;星期二:各小组讲解设计方案,检查通过后领元器件及工具;星期三、四:安装、调试,实现各项功能要求;星期五:撰写设计报告,答辩。附:设计框图设计报告格式要求名 称一、设计任务及要求。说明各框图的功能及各框图的联系。三、选取元件、参数,列出材料
3、清单,列出集成芯片外管脚图,型号、功能表、部分参数的计算过程。四、所用仪器、设备。五、绘制EDA电路原理图,分析电路工作原理。记录过程,出现的问题,解决的方法。感受、想法、新的设想、改进等。 正文 篮球比赛倒计时器一.设计任务及要求设计任务:用实验室所提供的元器件完成一个篮球比赛24秒倒计时器。要求:二原理框图: 各框图功能与联系:1.脉冲发生:由555定时器构成多谐振荡器,输出矩形脉冲,为递减计数器提供触发脉冲。2.控制开关:控制计数器的复位,计数和暂停。3.递减计数:在脉冲和控制电路下进行递减计数(是整个电路的核心部分)。4.控制电路:控制开关通过控制电路的作用来控制递减计数器。5.三位译
4、码驱动显示:将递减计数器当前的二进制值翻译成十进制值并显示出来。6.报警电路:当计数结束时触发报警电路(由发光二极管构成)。三所用材料清单:可逆十进制计数器74LS192三片,三输入或非门74LS27一片,七段译码器74LS48(有驱动)三片,共阴极数码管SM120501K三个、二输入与非门74LS00一片、四输入与非门74LS20一片、六反相器74LS04一片、555定时器一片,二输入与门74LS08一片。集成芯片外管脚图,功能表及引脚的功能(1)555芯片:芯片外管脚图及功能表:555八个引脚功能:1脚:GND(或Vss)外接电源负端VSS或接地,一般情况下接地。2脚:TR低触发端。3脚:
5、OUT(或Vo)输出端。4脚:R是直接清零端。当R端接低电平,则时基电路不工作,此时不论TR、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。5脚:CO(或VC)为控制电压端。若此端外接电压,则可改变部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01F电容接地,以防引入干扰。6脚:TH高触发端。7脚:D放电端。该端与放电管集电极相连,用做定时器时电容的放电。8脚:VCC(或VDD)外接电源VCC,双极型时基电路VCC的围是4.516V,CMOS型时基电路VCC的围为318V。一般用5V。在1脚接地,5脚未外接电压,两个比较器C1、C2基准电压分别为2/3Vcc,1/3V
6、cc的情况下,555时基电路的功能表如表1示。在本次设计过程中,我们采用555定时器构成多谐震荡电路,以此为74ls192提供计数脉冲。由于计数最小间隔为0.1s,即频率为10Hz,根据所构成的电路以及多谐振荡器频率计算公式: 在此,我们选择电容10uF,R1为0.3K,R2为7 K的组合,经计算可知,输出波形的频率为10Hz。(2)共阴极数码管:共阴极数码管的管脚如图所示,其中标注共极的管脚接电源和地,标注字母的管脚分别接译码器的对应输出端;DP控制小数点的显示,若不需要显示,则该端口接电平或是悬空,若需要显示,则接高电平;共阴极数码管当输入高电平时显示。(3)三输入或非门74LS27功能:
7、74ls27由三个三输入或非门构成,如上图所示:A1A3输入端 B1B3输入端 C1C3输入端 Y1Y3 输出端14管脚和7管脚分别接电源高电平和电平一个三输入或非门的逻辑表达式如下:Y1= 功能表;A11B1C1Y1(4)二输入与非门74LS0074ls00由4个二输入的与 非门构成,如左图所示。A1A4输入,B1B4输入Y1Y4输出14管脚和7管脚分别接电源高电平和低电平一个与非的逻辑表达式; Y1=功能表:(5)四输入与非门74LS20如左图;一个74ls20芯片有两对四输入与非门构成1A-1D,2A-2D为输入端,1Y-2Y为输出端一个四输入与非门的逻辑表达式为: 1Y= 功能表如下:
8、1A1B1C1D1Y(6)六反相器74LS04如上:A1-A6为输入,Y1-Y6为输出 14管脚和7管脚分别接电源高电平和电平逻辑表达式:(7) 二输入与门74LS0874ls08由4个二输入与门构成,A1A4 输入端B1B4 输入端Y1Y4 输出端Y1=A1B1(8)七段译码器74LS48逻辑功能表:74ls48引脚功能表七段译码驱动器功能表十进数或功能输入BI/RBO输出备注 LTRBID C B A abcdefgH0 0 0 0x0 0 0 120 0 1 030 0 1 140 1 0 050 1 0 160 1 1 070 1 1 181 0 0 091 0 0 1101 0 1
9、0111 0 1 1121 1 0 0131 1 0 1141 1 1 0151 1 1 1BIx x x xL9.可逆十进制计数器74LS192192功能:192 的清除端是异步的。当清除端(MR)为高电平时,不管时钟端(CPD、CPU)状态如何,即可完成清除功能。 192 的预置是异步的。当置入控制端(P L)为低电平时,不管时钟CP的状态如何,输出端(Q0Q3)即可预置成与数据输入端(P0P3)相一致的状态。 192 的计数是同步的,靠CPD、CPU同时加在 4 个触发器上而实现。在CPD、CPU上升沿作用下Q0Q3 同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时
10、可分别利用CPD或CPU,此时另一个时钟应为高电平。当计数上溢出时,进位输出端( T CU)输出一个低电平脉冲,其宽度为CPU低电平部分的低电平脉冲;当计数下溢出时,错位输出端( T CD)输出一个低电平脉冲,其宽度为CPD低电平部分的低电平脉冲。当把T CD和T CU分别连接后一级的CPD、CPU,即可进行级联。面包板,稳压电源,万用表。电路工作原理: 如原理所示:图的右下方电路为由555定时器构成的多谐振荡器,它输出频率为10Hz的脉冲信号。经过第一个与门(U11:A),它的作用主要是当计数结束时,四输入与非门(U10:A)的输出端由高变低,从而封锁该与门,使计数脉冲不能到达计数器的脉冲输
11、入端,从而使计数停止。经过第二个与门(U11:B),该与门的作用是:通过开关1(启动/连续)和开关2(暂停)控制RS触发器(由二输入与门(U12:B和U12:C)构成,它的逻辑功能见工作原理下面),从而控制该与门的导通与关断,当开关1按下,RS触发器输出高电平“1”,从而使与门打开开始计数,当RS触发器输出低电平“0”时,与门关断,从而封锁与门,使计数脉冲不能到达计数器,暂停计数。每次按下开关,虽然只有短暂的置“0”时间,但由于触发器具有状态保持的功能,因此,输出能保持触发器前一动作后的状态,不会因为开关的弹起,而改变开关的作用。另外,RS触发器的输入端都需要接上高电平,因为由与非门构成的RS
12、触发器在两个输入端都是“1”时,触发器的状态才能保持,因此,开关的作用只是短时间使触发器的输入端置成了“0”。接下来说一下开关3(复位)的作用:当电路刚上电时,由于电容(C3)的作用,使计数器的“置位”输入端会有短暂的低电平“0”输入,从而使计数器复位至24.0,电容(C3)立马被充满电,从而又由于高电平的作用,使计数器的“置位”输入端,变成高电平,从而在计数过程中,不会使计数器复位。而当我们通过控制开关3的按下来控制计数器的复位时,只要开关3按下,计数器的“置位”输入端立马变为低电平,从而使计数器复位至24.0.。这里介绍一下在开关2和开关3之间连接的二极管的作用:当没有这个二极管时,我们分
13、两种情况来讨论当复位按键按下后出现的情况:(1)当按下开关3之前,计数器暂停计数停止在某一个数上,此时按下开关3,计数器复位至24.0,并且计数器不开始计数。(2)当按下开关之前,计数器正在计数中,此时按下开关3,计数器复位至24.0后立刻又开始计数。这显然不满足设计要求。现在添加上这个二极管,下面分析这个二极管的作用:当按下开关3之前计数器处于暂停状态,按下后复位并且不开始计数是因为触发器还是保持低电平的状态输出,与门(U11:B)仍处于封锁状态;而按下开关3之前计数器处于计数状态,按下后复位并且开始计数是因为触发器还是保持高电平的状态输出,与门仍然开着,计数脉冲仍能到达,故计数器复位后立刻
14、开始计数。分析原因后,因此若想要在任何状态下按下开关3后,计数器复位至24.0并且不开始计数,必须在按下开关3的一瞬间,必须在(U11:A)和(U11:B)两个与门中选择一个并使之封锁从而阻断计数脉冲向计数器传递,同时按下开关3后,还需要开关3的低电平状态保持,因此只有通过封锁与触发器输出相连的与门(U11:B)来实现。如原理图中连接,当任何时候按下开关3之后,二极管导通,从而RS触发器的暂停输入端输入“0”,这相当与在按下开关3的同时也按下了开关2,因此在任何时候复位,计数器都变为24.0,并且与门(U11:B)封锁,计数器不开始计数。从U11:B输出的脉冲送至低位计数器的减脉冲计数端,TC
15、D输出端接次低位的减脉冲计数端,依次实现三块计数器芯片的级联,各芯片加脉冲计数端均接上高电平,“清零”端均接地,“置数端”均接到开关3(复位)上,各芯片输入端对应接上该芯片复位后的二进制数,输出端分别接到三片七段译码器74LS48上,74ls48的输出端在分别对应接到三片共阴极数码管上。三个共阴极数码管只有中间的那个DP端接上高电平用来显示小数点,其余两个悬空。将74ls192的输出端通过或非门和反相器来控制计数结束,当正常计数下,四输入与非门(U10:A)的输出总是高电平,当计数到00.0时,四输入与非门输出低电平“0”从而封锁与门(U11:A)使计数停止,并且打开与非门(U12:A),触发
16、报警电路。 附:我们所设计的RS触发器的功能表:启动/连续暂停输出状态不确定保持 布线,安装,调试,我们均是在proteus中进行。在调试过程中,我们遇到的最大的问题有两个:一个就是如何设计控制电路来保持开关按下的状态;;另一个就是如何在计数过程中按下复位键使系统复位并且使计数器暂停计数。解决第一个问题我们通过二输入与非门设计了一个RS触发器来保持开关按下的状态;解决第二个问题我们通过在开关2(暂停)和开关3(复位)之间加入了一个二极管来实现(实现原理见工作原理)。在设计的过程中我们还遇到了其他的一些问题,比如74ls192的计数原理,数码管的连接,面包板的构造等等,这些问题我们通过上网查资料
17、,以及请教同学便很快得到了解决。 通过这两周的学习,我对于数字电路和模拟电路有了更加形象的认识。在这两周实践中,在动手操作的过程中,不断翻阅资料,使自己又将学习的数电和模电进行了复习,并且与实际的芯片进行比较,亲自验证芯片的功能,加深了自己对芯片功能的了解。更加重要的是:通过这些简单芯片的组合,来实现各种各样不同的功能,组成实现各种不同功能的逻辑电路。尤其在设计过程中,不断发现问题,与课程实践要求对比,不断对电路进行改进,从而达到了较好的效果。在设计过程中,我们也提出了其他的设计方案,但是,对比这个主要由RS触发器构成控制电路的设计,总显得欠缺技术含量。一方面因为其他组合逻辑电路相对简单,且实现功能比较单一,而且也不能够很好的完成设计要求;另一方面,虽然我们也学习过RS触发器,但对于自己用与非门设计触发器(数字电路中用或非门设计)并运用到控制电路中还是需要一点灵感的。在此很感我们组中设计出这一思路的同学 。4、参考资料(1)康华光.电子技术基础(数字部分).第五版.:高等教育,2005(2). protues视频教程(网上)(3). 院里提供的资料(4). 上网搜索的资料
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1