1、把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加4:图中为CMOS门电路,其输出为()状态(2分)(对于CMOS门电路,输入端接负载时,输入电平不变 )高电平B低电平C高阻态对于CMOS门电路,输入端接负载时,输入电平不变5(2 分):四选一数据选择器的数据输出 Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=()A1 AO D0+ A1 A0D1 + A1A0 D2+ A1A0D3 DO A1 A0D1A1A0 D2四选一数据选择器的 Y= A1 D0+ A1 A0D1 + A1A0 D2+ A1A0D6:一个同步时序逻辑电路可用()三组函数表
2、达式描述(2分)最小项之和、最大项之积和最简与或式逻辑图、真值表和逻辑式C输出方程、驱动方程和状态方程输出方程、特性方程和状态方程时序逻辑电路的逻辑关系需用三个方程即输出方程、驱动方程及状态方程来描述。7:2的等值八进制数是()(2分)10. 712. 712. 510. 5B把每三位二进制数分为一组,用等值的八进制数表示。8:一位十六进制数可以用()位二进制数来表示。24169TTL同或门和CMOS同或门比较,它们的逻辑功能一样吗一样不一样C有时一样,有时不一样TTL门电路和CMOS门电路逻辑功能一样10:下列说法不正确的是()(2分)同步时序电路中,所有触发器状态的变化都是同时发生的异步时
3、序电路的响应速度与同步时序电路的响应速度完全相同C异步时序电路的响应速度比同步时序电路的响应速度慢异步时序电路中,触发器状态的变化不是同时发生的在同步时序电路中,所有触发器状态的变化都是在同一时钟信号操作下同时发生的;而异步时序电路中,触发器状态的变化不是同时发生的。一般地,异步时序电路的响应速度比同步时序电路的响应速度慢。11:3线一8线译码器74HC138,当片选信号S1S2 S为()时,芯片被选通(2分)01010000110174HC138的控制端S仁1, S2 +S3时0译码器处于工作状态12:触发器的状态转换图如下,则它是:()(5分)T触发器SR触发器JK触发器D:D触发器见D触
4、发器状态转换图13:逻辑函数Y(A, B, C, D)= E m(1,2,4,9,10,的最简与或式为()(5分)BC D +B D+AB C D +AB D+ B CD B +C D D +AB D+B C D+B CD利用卡诺图化简函数,注意最小项在卡诺图中的排列方式。14:以下代码中为无权码的为()(2分)8421BCD 码 2421BCD码 5211BCD码D格雷码若代码的每一位都有固定的 权值”则称这种代码为有权代码;否则,叫无权代码。15:逻辑函数 Y=( A + D) (A C+ B C卄 A B D 的 丫是()(2 分)(AD +(A +C )(B +C)(A +D) +(A
5、 +C) )(A AD +C)(A (A利用反演定理求 Y时,要注意:利用加括号的方式保证原来的运算顺序不变;非单个变量上的非号不变。16:A时序电路与组合电路具有不同的特点,因此其分析方法和设计方法也不同B时序电路任意时刻的状态和输出均可表示为输入变量和电路原来状态的逻辑函数C用包含输出与输入逻辑关系的函数式不可以完整地描述时序电路的逻辑功能用包含输出与输入逻辑关系的函数式可以完整地描述时序电路的逻辑功能17:+17的8位二进制原码是()(2分)0110111100010001符号位用0表示正号,后面的数转换为等值的二进制。18:图中为TTL门电路,其输出为()状态(2分)(对于TTL门电路
6、,当负载大于690Q时,输入则从低电平变为高电平)i 10 kQ低电平对于TTL门电路,当负载大于690Q时,输入则从低电平变为高电平19:用四选一数据选择器实现函数 Y= A1A0+ A1 ,应使(5分)D0=D2=0, D1=D3=1D0=D2=1, D仁D3=0D0=D仁0 D2=D3=1D0=D1 = 1, D2=D3=0 A0D1 + A1A0 D2+ A1A0D8D=D2=O, D仁D3=1 ,则 Y= A1A0 + A1A020:下列等式正确的是()(2 分) AB+AB =AA(AB) =ABA(A+B+C) =0A+AB+B=A+BAB+AB =A+BA(AB) =A+BA(
7、A+B+C) =B CA 知识点:AB+AB =A A(AB) =A; A(A+B+C)21:VIL表示什么含义(2分)I即input,表示输入;L即low,表示低电平A输出低电平B输入高电平C输出高电平输入低电平I即input,表示输入;22:触发器异步输入端为低电平有效时,如果异步输入端 RD =,1 SD =0则触发器直接置成()状态。(SD叫异步置位端,RD叫异步复位端。只要在SD或 RD加入低电平,即可立即将触发器置1或置0,而不受时钟信号和输入信号的控制。触发器正常工作时,SD和RD应处于高电平。)CO 1都可SD叫异步置位端,RD叫异步复位端。只要在SD或RD加入低电平,即可立即
8、将触发器置 1或置0,而不受时钟信号和输入信号的控制。触发器正常工作时, SD和RD应处于高电平。 D, UcEPKT?41G1LDXLK”%Q: QslTF mDIJ.十二进制计数器七进制计数器C十六进制计数器十三进制计数器利用置数法将十六进制计数器接成了十进制计数器,每当计数器计成 Q3Q2Q1Q0=1111状态时,C为1,产生低电平信号给LD端,下一个时钟信号到来时将计数器置成 Q3Q2Q1Q0=001124:逻辑电路如图所示,当A=“0” B=“ 1”时,脉冲来到后,触发器()(5分)翻转B保持原状态C置 “ 0”置 “1”D触发器的特性方程为Q*=D25:下列说法正确的是(2分)加法
9、器不可以设计成减法器用加法器可以设计任何组合逻辑电路用加法器不可以设计组合逻辑电路用加法器可以设计组合逻辑电路,但逻辑函数必须能化成两个数相加的形式如果要产生的逻辑函数能化成输入变量与输入变量或者输入变量与常量在数值上相加的形式,则可用加法器来设计这个逻辑函数26:下图电路中,A3A2A1A0=0110,B3B2B1B0=0011CI的初始值为0,经过4个CLK言号作用后,A3A2A1A0的数据为()(5分)利用置数法将十六进制计数器接成了十进制计数器,每当计数器计成 Q3Q2Q1Q0=1111状态时,C为1,产生低电平信号给LD端,下一个时钟信号到来时将计数器置成 Q3Q2Q1Q0=0011
10、0001011000111001此电路为四位串行加法器,所得之和存入 A寄存器。D*Di 口ET74160Qi Q: Q$ KtCLKQi Qs Q八十三进制计数器八十二进制计数器八十六进制计数器八十四进制计数器本电路利用整体复位方式将两片 160芯片接成了 83进制计数器,Y为进位输出28:下列说法正确的是()(2分)卡诺图中的每一个小方块都代表着一个最小项卡诺图中最小项的排列方式是按最小项从小到大数字编号顺序排列C卡诺图中最小项的排列方式是按最小项从大到小数字编号顺序排列卡诺图中最小项的排列方式是随机排列将n变量的全部最小项各用一个小方块表示,并使具有逻辑相邻性的最小项在几何位置上也相邻地
11、排列起来,所得图形称为n变量最小项的卡诺图。29:-17的8位二进制补码是()(2分)符号位用1表示负号,后面的数转换为七位等值的二进制数,然后将该七位二进制数取反加一。30:若J=K;则完成()触发器的逻辑功能。B:JK触发器特性方程:Q*= J Q +K当CJ=K=时则变为D触发器特性方程Q*= D31:分析图中所示输入、输出Q的波形。则该触发器为()(5分)上升沿触发的T触发器上升沿触发的D触发器C下降沿触发的T触发器下降沿触发的D触发器 您选择的答案:B 知识点:参考D触发器和T触发器的特性表32:函数F=A C +AB+,当变量取值为()时,将不出现冒险现象 (5分)B=C=1B=C
12、=OA=1, C=0A=O, B=0在其他变量取所有值时,如果不出现 A+A的形式就不会存在竞争冒险33:下图所示电路的输出逻辑表达式的最简与或式为( )(5分)AB +AC +ABC掌握由逻辑图到逻辑式的转换方法,然后再化简,注意区分各种门电路的符号。对于TTL门电路,悬空为高电平35 :下图时序逻辑电路是()(2分)儀 QiMoore型同步时序逻辑电路Mealy型同步时序逻辑电路Mealy型异步时序逻辑电路在同步时序电路中,所有触发器应由同一时钟信号控制; Mealy型电路中,输出信号取决于电路的状态和输入信号,而Moore型电路中,输出信号仅取决于电路的状态。 AOD1 + A1A0 D2+ A1A0D8D=D2=O, D1=D3=1,贝U Y= A1A0您选择的答案 : AAB+AB =A A(AB) D B只要在SD或RD加入低电平,即可立即将触发器置 1或置0,而不受时 钟信号和输入信号的控制。如果要产生的逻辑函数能化成输入变量与输入变量或者输入变量与常量在数值上相加的形式,贝可用加法器来 设计这个逻辑函数
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1