ImageVerifierCode 换一换
格式:DOCX , 页数:10 ,大小:327.52KB ,
资源ID:20396823      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/20396823.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(比较器的设计与实现实验报告Word格式.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

比较器的设计与实现实验报告Word格式.docx

1、B时,F2为1,F1、F3为0;当A=B时,F3为1,F1、F2为0。F1F2F3A2A1B2B12. 实现)实现系统的VHDL设计通常采用层次化的设计方法,自顶向下划分系统功能并逐层细化逻辑描述。VHDL 实体功能的描述可分为结构式、行为式 和 寄存器传输级(Register Transfer Level, RTL)描述三种。此次实验结构比较简单,采用寄存器传输级描述的实现方式,选用并行信号赋值语句。)实现参数化模板库(Library Parameterized Modules, LPM)提供了一系列可以参数化定制的逻辑功能模块。采用设计方法的主要优势在于设计文件与器件结构无关、高效布线和通

2、用性三方面。三、 实验内容1. VHDL实现新建VHDL文件,输入以下代码说明:当VHDL设计电路反馈时,应将端口声明为buffer端口,而不是out端口。若out端口需要反馈至电路内部时,常使用signal去实现反馈。查看波形仿真网格参数设置: Simulation mode: Functional; End time: 2 us; Gride size: 100 ns;信号说明:a2a1和b2b1为二位二进制输入信号;f1f2f3 为三位二进制输出信号;数据信号参数设置: a2a1: Count ValueCountingIncrement by:01Count ValueTimingCo

3、unt every:400.0ns b2b1:100.0ns 管脚绑定: 下载测试:程序下载完成后,由于管脚86、87、88、89均为关闭状态,即A、B输入均为00,f1f2f3输出为010,故只有管脚41所对应的二极管亮。按照开关闭合为输入1断开为输入0 的规则闭合和断开管脚86、87、88、89,管脚41、39、38所对应的二极管的亮灭结果符合实验预期和逻辑结果,与波形图一致。2. LPM实现1. 新建工程并选择目标器件;2. 选择ToolsMega Wizard Plug-in Manager命令,选择Create a new custom megafunction variation定

4、制一个新的宏模块;3.设置目标器件为Flex10K,元件名为lpm_compare2文件输出类型为VHDL;4.设置输出数据宽度为2位,并选择所需输出端口;5.设置datab和比较符号类型;6.设置流水线,进入EDA设置界面;7.设置Generate netlist,打开仿真图。四、 实验结论数位相同的两个二进制数通过从高位到低位逐项比较可得其大小关系。若所有位上的数值都相等,则两数相等;若在某一位开始,第一个数比第二个数大(小),那么第一个数比第二个数大(小)。五、 实验总结1、 这次做实验报告吸取了上次做实验报告的教训,不再是截图截图了,对实验原理等实质性的东西增加了许多文字性的描述。2、

5、 每次做实验总会出现许多自己意想不到的小错误导致实验失败,需要多加实践练习和理论学习,更加深层次理解其原理。3、 敲了许多次代码,对VHDL语言的语法习惯有了一些理解。六、 实验日志问题1:第一次设置输入数据信号参数时,没有定义周期,结果导致A、B信号周期相同,仿真图和实验书上的结果出现了很大差别,后来进行了设置,至少形式上有所相同了。后来想到的确是需要调整周期,否则不会出现A、B数据的分别对应结果,只能是00对应00,11对应11了。问题2:经过以上的调整,虽然形式上一样了,但是实验结果出现了差别,原来我以为是代码的逻辑错误,但我看了许多遍,更改了许多遍,还是有错误,后来发现是建立网格时a1

6、a2的顺序弄错了,应该是a2在上a1在下。以后做实验的时候应该多动脑筋思考,许多细节上的东西,实验书上不会展示出来。思考题:(2)、VHDL 中如何调用用户自定义元件、旧式 74 系列元件、参数化元件?用户自定义元件: library WORK; use WORK._user_package.all; -_user_package代表用户程序包旧式 74 系列元件: library ALTERA; use ALTERA.maxplus2.all;参数化元件: library LPM; use LPM.lpm_components.all;(3)、比较 VHDL 中的 signal 和 vari

7、able ?signal :1)、变量必须先定义,后使用。它无实际的物理意义;2)、VHDL 中的变量都是局部变量;3)、变量的赋值用 “:=” 来表示,没有延时;variable:1)、VHDL 的信号一般是有实际的物理意义的。(在 entity 的 port 部分所定义的接口实际上都属于信号范畴); 2)、信号可以使全局定义的,也可以是局部定义的;3)、信号的赋值用 “=” 来表示(有时这种操作也称为信号的传送),可以规定延迟(若没指定延迟时,信号的传送也会有一最小延迟)。(4)、VHDL 中如何设计反馈电路?使用 buffer 信号。(5)、举例说明常用的VHDL的顺序执行和并行执行语句?例:x,y,z 三个信号初始值为 0:signal x,y,z: std_logic;x=0;yz然后执行语句:=x;=z;=1;1)、若是顺序执行,则最终结果 x=0, y=0, z2)、若是并行执行,则最终结果 x=1, y=1, z(7)、说明 VHDL 描述组合逻辑电路时 signal 的作用是什么?连接电路。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1