ImageVerifierCode 换一换
格式:DOCX , 页数:10 ,大小:131.33KB ,
资源ID:20325357      下载积分:12 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/20325357.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(EP1C6Q240C8封装和部分引脚的功能分析Word文档下载推荐.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

EP1C6Q240C8封装和部分引脚的功能分析Word文档下载推荐.docx

1、 -M-_ Lf暨w-.- 一,rllL-z*,n,n4,.-VE%v- 畫3Efll亘 - m-S -EtMIIHi- h,dml-H=lm?=! h,lznFU 囂4 一=-f a4 =-Iid-ILfA-=: -M,-*;!一曼!= 2il =一 CF-.:f7_ l=a-.* EIJf -=rjr2B.jI ;=.- F =. :_ IC f-r Tn Lvml.* = E-SM P f-ST-KHK-tsLnk*:斗.LaiTl * K;sr*jj -.1.r-S*-k . 1;咛 : .L-I 图 U21A1:KICKEPlCfQ:+:CS102 RMIOKZKDeLK NHG h

2、STATUDATA:U:2VCC-sjjjDATA DCLK ties AsDlGNDEpCSISE 2 TDeLKJICSt5ASDVB4图 U21BTDITDOk TCXTVVEL :5EL1ftCE rCEo _TDl 155BO UJZTcK U图 U21C7LKL2SCLKo.LVDttZXlpCLKI.LVDSdKht IDCUC2,LVDSCLOp PGLK3.LWSCLKJft WICLK215?CLKJEPlC2+CC图 U21D第一部分:封装图U21A、U21B、U21C、U21D表示的是同一块芯片 EP1C6Q240C8 ,有240个引脚,采用的是PQFP封装(即PIaS

3、tiC QUad Flat Package,塑料方块平面封装),PQFP封装的芯片的 四周均有引脚,而且引脚之间距离很小, 管脚也很细,一般大规模或超大规模集成电路采用这种圭寸装形式。用这种形式封装的芯片必须采用 SMT(SUrfaCe MoUnt TeChnology ,表面组装技术)将芯片边上的引脚与主板焊接起来。对于SMT技术,个人理解,即表面组装技术,一般用来焊接一些引脚在几百以上的芯 片,比如说BGA , PGA 一般都采用这种技术;例如笔记本主板上的in tel北桥芯片,一般都采用球形封装,又如比较古老的 In tel 965底部球形引脚大约有 600多个,现在笔记本流行用的 P4

4、3、P45、P55、X58 ,从P43 代引 脚多达几千个甚至更多,这样做的好处是节约面积,坏处是测试的时候比较麻烦,像 BGA这种封装的芯片一般焊上去之后, 顶部要引出几个接点, 以防止在使用过程中坏掉, 方便用 万用表或者示波器来测试各个通路便于修理。对于这几种类型的芯片, 除了 PQFP少数罕见的高手能手工焊接之外, 一般都采用 贴片机来进行专门的焊接工作。这里简单介绍一下这两种封装:PQFP/PFP 封装具有以下特点1.适用于SMD表面安装技术在 PCB电路板上安装布线。2适合高频使用。2操作方便,可靠性高。3芯片面积与封装面积之间的比值较小。4.Intel系列CPU中80286、80

5、386和某些486主板采用这种封装形式。这里的SMD表示的是贴片组装器件;BGA球栅阵列封装随着集成电路技术的发展,对集成电路的封装要求更加严格。这是因为 封装技术 关系到产品的功能性,当IC的频率超过100MHZ时,传统封装方式可能会产生所谓的 “CroSSTaIk(串扰)”现象,而且当IC的管脚数大于208 Pin时,传统的封装方式有其困难度。因此, 除使用QFP封装方式外,现今大多数的高脚数芯片(如图形芯片与芯片组等)皆转而使用BGA(BaIl Grid Array PaCkage)封装技术。BGA 一出现便成为 CPU、主板上南/北桥芯片等高 密度、高性能、多引脚封装的最佳选择。第二部

6、分:电路图关于原理图:当我们把原理图元件库做好以后,在原理图中,对于已有的原理图,我们可以选择make Iibrary选项即可生成要引用的原理图元件库,我们可以使用自动编号来对每隔模块进行编 号,也可以手动的进行编号,然后在工具选项卡中找到 footprints manager可以用来检查各个器件的封装,若发现器件没有封装,可以在 Iibrary中找一个与该器件引脚数目一样的同 类型的芯片封装来对该器件进行封装操作; 封装完成之后进行 DRC检测,然后更新到PCB,由于目前只做原理图分析,这里就不做详细介绍了。在原理图中,细心的人会发现,不能单独的看只看 U21A这块“芯片”,其实这只是芯片的

7、一部分,为了便于观察,我们把电源、时钟频率、 JTAG下载口和AS下载口单独出来作为4大部分;U21A是该芯片的主体部分:即EP1C6Q240C8主体部分,该部分引脚有点多(稍后介绍)、U21B模块表示的是JTAG和AS下载电路:1、AS简介:AS( ACtiVe Serial )是FPGA重要的配置方式,由 FPGA器件引导配置操作过程,它控 制着外部存储器和初始化过程, EPCS系列如EPCS1,EPCS4配置器件专供 AS模式,目前只支持Cyclone系列。使用AItera串行配置器件来完成。 Cyclone器件处于主动地位,配置期间处于从属地位。 配置数据通过 DATA0引脚送入 FP

8、GA。配置数据被同步在 DCLK输入 上,1个时钟周期传送1位数据。其他配置方式还有 JTAG、PS等。2、JTAG模式JTAG主要用于芯片内部测试。 TMS、TCK、TDl、TDO ,分别为模式选择、时钟、数据输入和数据输出线。 在EP1C6Q240C8芯片上,我们可以找到对应的是 148、147、155、 149这四个引脚,JTAG是串行接口,使用打印口的简单 JTAG电缆,禾U用的是打印口的输出带锁存的特点,使用软件通过I/O产生JTAG时序。由JTAG标准决定,通过JTAG 写/读一个字节要一系列的操作,根据我的分析,使用简单 JTAG电缆,利用打印口,通过JTAG输出一个字节到目标板

9、, 平均需要43个打印口 I/O,在我机器上(P4 1.7G),每秒大约可进行 660K次I/O操作,所以下载速度大约在 660K/43,约等于15K Byte/S. 对于其他机器,I/O速度大致相同,一般在 600K 800K.JTAG编程方式是在线编程,传统生产流程中先对芯片进行预编程后再装到板上因此而改变,简化的流程为先固定器件到电路板上,再用 JTAG编程,从而大大加快工程进度。JTAG接口可对PSD芯片内部的所有部件进行编程。在嵌入式系统设计 中,一些高档的微处理器都带有 JTAG接口,方便多目标系统进行测试,同时还可以实现 flash编程。(即norflash容量较小,相当于内存,

10、 nandflash相当于计算机上的硬盘,容量较大)三、U21C模块表示的是该芯片的电源和接地如果没记错的话,一般芯片都采用的是 TTL电平,这种电平能提供几种不同的电压来满足不同的需要。这个在数电里面应用比较广泛。图中有14个引脚是接的+1.5V ,另外12个引脚接的是+3.3V ,我们可以把电源的供电 部分用一个电容接到地, 这样的好处是能过滤掉电源内部产生的一些高频串扰信号, 接地部分有的是模拟地,有的是数字地,这样单独起来的好处是防止信号干扰, 中间用一个电感来连接,这样能阻碍高频信号直接耦合;四、U21D表示的是时钟信号输入50M)IZ图中我们发现,对于四个时钟输入引脚我们只用了 C

11、LK2 个引脚,这样的好处是以后我们还能够扩展焊接一些不同频率的信号留作备用;时钟信号是时序逻辑的基础, 它用于决定逻辑单元中的状态何时更新。 时钟信号是指有固定周期并与运行无关的信号量, 时钟频率(clock frequency,CF )是时钟周期的倒数。时钟边沿触发信号意味着所有的状态变化都发生在时钟边沿到来时刻。在边沿触发机制中,只有上升沿或下降沿才是有效信号,才能控制逻辑单元状态量的 改变。至于到底是上升沿还是下降沿作为有效触发信号,则取决于逻辑设计的技术。在FPGA中还有电平触发方式,这里就不作介绍,仅做了解。三、关于 EP1C6Q240C8的内部功能部件:第二部分我从原理图的角度来

12、分析了这块芯片,下面我们就从整体上来观察整个芯片 的一、EP1C6核心板为基于 AItera,Cyclone器件的嵌入式系统开发提供了一个很好的硬件平台,它为开发人员提供以下资源:1主芯片采用 AItera Cyclone 器件 EP1C6Q240C82EPCS1I8配置芯片34个用户自定义按键44个用户自定义LED51个七段码LED6标准AS编程接口和JTAG调试接口750MHz高精度时钟源8三个高密度扩展接口9系统上电复位电路10支持+5V直接输入,板上电源管理模块系统主芯片采用 240引脚、贴片封装的 E1C6FPGA ,它拥有6030个LE,26个M4K片上RAM (共计239616b

13、its),2个高性能 PLL以及多达185个用户自定义IO。同时,系统还可以根据用户不同的设计需求来更换其它不同系列的核心板,如: EP1C12、EP2C20、EP3C25等。所以,不管从性能上而言,还是从系统灵活性上而言,无论您是初学者,还是资深硬件工程师,它都会成为您的好帮手。EP1C6核心板系统功能框架图: 斗用户自罡义按键CyclmeA 4用户目定XLEDFPGA开发平台提供了丰富的资源供学生或开发人员学习使用,资源包括接口通信、控制、存储、数据转换以及人机交互显示等几大模块,接口通信模块包括 SPl接口、IlC接口、VGA接口、RS232接口、USB接口、PS2键盘/鼠标接口、1 -

14、 Wire接口等;存储模块包括 EEPRoM存储器模块等;数据转换模块包括串行 ADC、 DAC以及音频CODE等;人机交互显示模块包括 8 个按键、16个LED发光二极管显示、1602字符型点阵LCD、8位动态7段码管、 实时时钟、SD卡等。上述的这些资源模块既可以满足初学者入门的要求,也可以满足开发人员进行二次开发的要求。EDA/SOPC实验开发平台提供的资源有:1、 标准配置核心板为 EP1C6核心板(核心芯片为 EP1C6Q240C8 )。可更换EP2C20F484C8等其它核心板。2、 1602字符型液晶点阵。3、 RTC ,提供系统实时时钟。4、 1 个 256 色 VGA 接口。

15、5、 1个标准串行接口。6、 1个USB设备接口,利用 PDIUSBD12芯片实现USB协议转换。7、 基于SPI或IIC接口的音频 CODEC模块。8、 1个蜂鸣器输出模块。9、 2个PS2键盘/鼠标接口。10、 串行ADC和串行 DAC模块。11、 IIC接口的EEPROM存储器模块。12、 基于I-Wire接口的数字温度传感器。13、 8位动态七段码管 LED显示。14、 16个用户自定义LED显示,8个用户自定义按键输出。15、 一个SD卡接口模块。16、 扩展接口,供用户高速稳定的自由扩展。图1-2 FPGA系统平台功能框图该芯片有逻辑单元 LES 6030 个、M4K Memory Blocks 26 个、所有 RAM BitS 239616 约3MB、PLLS 2个(即锁相环电路)、用户可用I/O 口有185个。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1