ImageVerifierCode 换一换
格式:DOCX , 页数:30 ,大小:147.02KB ,
资源ID:19828543      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/19828543.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(计算机组成原理100题Word文档下载推荐.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

计算机组成原理100题Word文档下载推荐.docx

1、D. 吞吐能力小于前者的吞吐能力11. 描述PCI总线中基本概念不正确的一项是()A. HOST总线不仅连接主存,还可以连接多个CPUB. PCI总线体系中有三种桥,他们都是PCI设备C. 以桥连接实现的PCI总线结构不允许许多条总线并行工作D. 桥的作用可使所有的存取都按CPU的需要出现在总线上12. 计算机的外围设备是指()A. 输入/输出设备B. 外存储器C. 远程通信设备D. 除了CPU和内存以外的其他设备13. 中断向量地址是()A. 子程序入口地址B. 中断服务例行程序入口地址C. 中断服务例行程序入口地址的指示器D. 中断返回地址14. 微程序控制器中,机器指令与微指令的关系是(

2、)A. 每一条机器指令由一条微指令来执行B. 每一条机器指令由一段微指令编写的微程序来解释执行C. 每一条机器指令组成的程序可由一条微指令来执行D. 一条微指令由若干条机器指令组成15. 描述PCI总线中基本概念正确的句子是()A. PCI总线是一个与处理器无关的高速外围总线B. PCI总线的基本传输机制是猝发式传输C. PCI设备一定是主设备D. 系统中之允许有一条PCI总线16. 发生中断请求的条件之一是()A. 一条指令执行结束B. 一次I/O操作结束C. 机器内部发生故障D. 一次DMA操作结束17. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是()A. 1100

3、1011B. 11010110C. 11000001D. 1100100118. 按其数据流的传输过程和控制节拍来看,阵列乘法器可认为是()A. 全串行运算的乘法器B. 全并行运算的乘法器C. 串-并行运算的乘法器D. 并-串型运算的乘法器19. 某计算机字长32位,其存储容量为16MB,若按双字编址,它的寻址范围是()A. 16MBB. 2MC. 8MBD. 16M20. 双端口存储器在()情况下会发生读/写冲突A. 左端口与右端口的地址码不同B. 左端口与右端口的地址码相同C. 左端口与右端口的数据码相同D. 左端口与右端口的数据码不同21. 程序控制类的指令的功能是()A. 进行算术运算

4、和逻辑运算B. 进行主存与CPU之间的数据传送C. 进行CPU和I/O设备之间的数据传送D. 改变程序执行顺序22. 由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用()来规定A. 主存中读取一个指令字段最短时间B. 主存中读取一个数据字段最长时间C. 主存中写入一个数据字段平均时间D. 主存中读取一个数据字段平均时间23. 系统总线中控制线的功能是()A. 提供主存.I/O接口设备的控制信号B. 提供数据信息C. 提供时序信号D. 提供主存.I/O接口设备的响应信号24. 完整的计算机应包括()A. 运算器,存储器,控制器B. 外部设备和主机C. 主机和实

5、用程序D. 配套的硬件设备和软件系统25. 某一RAM芯片,其容量为512*8位,包括电源和接地端,该芯片引出线的最小数目应是()A. 23B. 25C. 50D. 1926. 指令周期是指()A. CPU从主存取出一条指令的时间B. CPU执行一条指令的时间C. CPU从主存取出一条指令加上CPU执行这条指令的时间D. 时钟周期时间27. 在()的微型计算机系统中,外设可和主存储器单元统一编址,因此可以不使用I/O指令A. 单总线B. 双总线C. 三总线D. 多总线28. 在微型计算机中,外围设备通过()与主板的系统总线相连接。A. 适配器B. 设备控制器C. 计算器D. 寄存器29. 至今

6、为止,计算机中的所有信息仍以二进制方式表示的理由是()A. 节约元件B. 运算速度快C. 物理器件的性能决定D. 信息处理方便30. 已知X为整数,且【X】补=10011011,则X的十进制数值是()A. +155B. -101C. -155D. +10131. 主存储器是计算机系统的记忆设备,它主要用来()A. 存放数据B. 存放程序C. 存放数据和程序D. 存放微程序32. 微型计算机系统中,操作系统保存在硬盘上,其主存储器应该采用()A. RAMB. ROMC. RAM和ROMD. CCP33. 指令系统采用不同寻址方式的目的是()A. 实现存储程序和程序控制B. 缩短指令长度,扩大寻址

7、空间,提高编程灵活性C. 可直接访问外存D. 提供扩展操作码的可能并降低指令译码的难度34. 在CPU中跟踪指令后继地址的寄存器是()A. 主存地址寄存器B. 程序计算器C. 指令寄存器D. 状态条件寄存器35. 系统总线地址的功能是()A. 选择主存单元地址B. 选择进行信息传输的设备C. 选择外存地址D. 指定主存和I/O设备接口电路的地址36. 采用DMA方式传送数据时,每传送一个数据就要用一个()时间A. 指令周期B. 机器周期C. 存储周期D. 时序信号37. 某寄存器中的值有时是地址,因此只有计算机的()才能识别它A. 译码器B. 判断程序C. 指令38. 在定点运算器中,无论采用

8、双符合位还是单符号位,必须有(),它一般用()来实现A. 译码电路,与非门B. 编码电路,或非门C. 溢出判断电路,异或门D. 移位电路,异或非门39. 若CPU的地址线为共16条,而某存储器芯片单元为2K,则加在该存储器芯片上的地址线为()A. A0A10B. A0A11C. A0A12D. A0A1340. 以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是()A. DRAMB. SRAMC. 闪速存储器D. EPROM41. 指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现()A. 堆栈寻址B. 程序的条件转移C. 程序的无条件转移D. 程序

9、的条件转移或无条件转移42. 异步控制常用于()作为其主要控制方式A. 在单总线结构计算机中访问主存与外围设备时B. 微型机的CPU中C. 硬布线控制器中D. 微程序控制器中43. 多总线结构的计算机,采用()方法,对提高系统的吞吐率最有效A. 多端口存储器B. 提高主存的速度C. 交叉编址多模块存储器D. 高速缓冲存储器44. 磁盘驱动器向盘片磁层记录数据时采用()方式写入A. 并行B. 串行C. 并行-串行D. 串行-并行45. IEEE1394所以能实现数据传送的实时性,是因为()A. 除异步传送外,还提供等步传送方式B. 提高了时钟频率C. 除优先权仲裁外,还提供均等仲裁,紧急仲裁两种

10、总线仲裁方式D. 以上答案都不正确46. 八位微型计算机中乘除法大多数采用()实现A. 软件B. 硬件C. 固件D. 专用片47. 采用虚拟存储器的主要目的是()A. 提高主存储器的存取速度B. 扩大主存储器的存储空间,并能进行自动管理和调度C. 提高外存储器的存取速度D. 扩大外存储器的存储空间48. 算术右移指令执行的操作是()A. 符号位填0,并顺次右移1位,最低位移至进位标志位B. 符号位不变,并顺次右移1位,最低位移至进位标志位C. 进位标志位移至符号位,并顺次右移1位,最低位移至进位标志位D. 符号位填1,并顺次右移1位,最低位移至进位标志位49. 8259A需()片级联可以扩展为

11、64级优先级A. 9片B. 8片C. 7片D. 6片50. 双端口存储器所以能提高进行读/写,是因为采用()A. 高速芯片B. 两套相互独立的读写电路C. 流水技术D. 新型器件51. 二地址指令中,操作数的物理位置不可安排在()A. 栈顶和次栈顶B. 两个主存单元C. 一个主存单元和一个寄存器D. 两个寄存器52. CD-ROM光盘()型光盘,可用作计算机的()存储器和数字化多媒体设备A. 重写,内B. 只读,外C. 一次,外D. 多次,内53. 在单级中断系统中,CPU一旦相应中断,则立即关闭()标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰A. 中断允许B. 中断请

12、求C. 中断屏蔽D. 中断保护54. 具有相同()的计算机,可以采用不同的()A. 计算机组成,计算机体系结构B. 计算机组织,计算机体系结构C. 计算机体系结构,计算机组成D. 计算机实现,计算机组成55. 在()运算中,为了判断溢出是否发生,可采用双符号位检测法。不论溢出与否,其()符号位始终指示正确的符号A. 定点,最高B. 定点,最低C. 浮点,最高D. 浮点,最低56. MOS半导体存储器中,()可大幅度提高集成度,但由于()操作,外围电路复杂,所以速度相对较慢A. DRAM,读写B. SRAM,读写C. DRAM,刷新D. SRAM,刷新57. 双端口存储器是一种高速工作的存储器,

13、指同一个存储器具有两组相互独立的()控制线路,可以对存储器中()位置上的数据进行独立的存取操作A. 刷新,指定B. 刷新,任何C. 读写,指定D. 读写,任何58. 堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示的堆栈单元。如果进栈操作的动作顺序是(A)MSP,(SP)-1SP,那么出栈操作的动作顺序应为()A. (MSP)A,(SP)+1SPB. (SP)+1SP,(MSP)AC. (SP)-1D. (MSP)A,(SP)-159. 微程序控制器的基本思想是:将微操作控制信号按一定规则进行编码,形成(),存放到一个只读存储器了。当机器运行时,一条又一条地读出他们,从而产生全

14、机所需要的各种操作控制信号,使相应部件执行所规定的操作A. 微操作B. 微程序C. 微指令D. 微地址60. 在一个计算机系统中,宏流水线是指程序步骤的并行,是()级流水线A. 微指令B. 部件C. 处理器D. 处理机61. 以下指令存在着哪些类型的数据相关()A. RAW相关B. WAR相关C. WAW相关D. RAR相关62. 奔腾CPU采用2条指令流水线,能在1个时钟周期内发射2条简单的整数指令,也可发射()条浮点指令A. 0B. 1C. 2D. 363. 1985年开始出现的第二代计算机,使用()作为电子器件A. 晶体管B. 电子管C. 大规模集成电路D. 超大规模集成电路64. ()

15、是机器语言程序员所看到的传统机器级所具有的属性,其实质是确定计算机系统中软硬件的界面A. 计算机组成B. 计算机组织C. 计算机体系结构D. 计算机实现65. 在定点二进制运算器中,减法运算一般通过()来实现66. EPROM是指()A. 随机读写存储器B. 光擦可编程只读存储器C. 电擦可编程只读存储器D. 只读存储器67. 指令格式中的地址码字段,通常用来指定参与操作的()或其地址A. 操作码B. 指令字C. 数据字D. 操作数68. 程序控制类指令的功能是()D. 改变程序执行的顺序69. 带有处理器的设备一般称为()设备A. 智能化B. 交互式C. 远程通信D. 过程控制70. 一条机

16、器指令是由若干条()组成的序列来实现的,而机器指令的总和便可实现整个指令系统B. 微指令D. 微程序71. 在流水过程中存在的相关冲突中,()是由于指令之间存在数据依赖性而引起的A. 资源相关B. 数据相关C. 性能相关D. 控制相关72. 将微程序存储于ROM中不加修改的控制器属于()A. 组合逻辑控制器B. 动态微程序控制器C. PLA控制器D. 静态微程序控制器73. 在对RISC机器基本概念的描述中,正确的是()A. RISC机器不一定是流水CPUB. RISC机器一定是流水CPUC. RISC机器有复杂的指令系统D. CPU配备很少的通用寄存器74. 从执行程序的角度看,最低等级的并

17、行是()并行A. 指令内部B. 指令级C. 过程级D. 程序级75. 若十六进制数为AC.B,则其十进制数为()A. 254.54B. 2763C. 172.6875D. 172.62576. 若十进制数为137.5,则其八进制数为()A. 89.9B. 211.4C. 211.5D. 1011111.10177. 若数值X的补码为0.1101010,则X的原码为()A. 1.0010101B. 1.0010110C. 0.0010110D. 0.110101078. 若只用双符号位,则发生正溢的特征是:双符号位为()A. 00B. 01C. 10D. 1179. 补码加法运算是指()A. 操

18、作数用补码表示,连同符号位一起相加B. 操作数用补码表示,根据符号位决定实际操作C. 将操作数转化为原码后再相加D. 取操作数绝对直接相加,符号位单独处理80. 原码乘法为()A. 先取操作数绝对值相乘,符号位单独处理B. 用原码表示操作数,然后直接相乘C. 被乘数用原码表示,乘数取绝对值,然后相乘D. 乘数用原码表示,被乘数取绝对值,然后相乘81. 原码加减交替除法又称为不恢复余数法,因此()A. 不存在恢复余数操作B. 当某一步运算不够减时,做恢复余数操作C. 仅当最后一步余数为负时,做恢复余数操作D. 当某一步余数为负时,做恢复余数操作82. 浮点加减中的对阶的方法是()A. 将较小的一

19、个阶码调整到与较大的一个阶码相同B. 将较大的一个阶码调整到与较小的一个阶码相同C. 将被加数的阶码调整到与加数的阶码相同D. 将加数的阶码调整到与被加数的阶码相同83. 在下列几种存储器中,CPU可以直接访问的是()A. 主存储器B. 磁盘C. 磁带D. 光盘84. 若存储周期100ns,每次读出一个字节,则该存储器的数据传输率为()A. 32*106位/秒B. 8*106位/秒C. 80Mb/秒D. 80*106位/秒85. 静态半导体存储器SRAM指()A. 在工作过程中,存储内容保持不变B. 在断电后信息仍能维持不变C. 不需动态刷新D. 芯片内部有自动刷新逻辑二 综合应用题:86到1

20、00小题86. 已知x=2010*0.1101011,y=2100*(-0.10101101),请按浮点运算方法完成x + y运算,要求给出具体过程。假设阶码3位,尾数8位,阶码和尾数均采用双符号位补码表示,舍入处理采用0舍1入法。87. 假设主存只有a,b,c三个页框,组成a进c出的FIFO队列,进程访问页面的序列是0,2,5,4,5,2,5,2,3,5,2,4号。用列表法求采用FIFO+LRU替换策略时的命中率。88. 利用串行方式传送字符,没秒钟传送的比特(bit)位数常称为波特率。假设数据传送速率是180个字符/秒,每一个字符格式规定包含11个数据位(1个起始位,1个停止位,1个校验位

21、,8个数据位),问传送的波特率是多少?每个比特位占用的时间是多少?89. 假设某计算机的运算器框图如图(1)所示,其中ALU为16位的加法器(高电平工作),SA,SB为16位锁存器,4个通用寄存器由D触发器组成,O端输出,其读,写控制如图(2),(3)所示: 要求:(1)设计微指令格式 (2)画出ADD,SUB两条微指令程序流程图90.设有一个具有20位地址和64位字长的存储器,问:读控制R0RA0RA1选择1R1R2R3x不读出图(2)写控制WWA0WA1不写入图(3)(1)该存储器能够存储多少个字节的信息?(2)如果存储器由256K*8位SRAM芯片组成,需要多少片?(3)需要多少位地址作

22、芯片选择?为什么?91. 磁盘,磁带,打印机三个设备同时工作。磁盘以20us的间隔发DMA请求,磁带以30us的间隔发DMA请求,打印机以120us的间隔发DMA请求,假设DMA控制器每完成一次DMA传输所需时间为2us,画出多路DMA控制器工作时空图92. 四位运算器框图如下图所示,ALU为算术逻辑单元,A和B为三选一多路开关,预先已通过多路开关A的SW门向寄存器R1,R2送入数据如下:R1=0101,R2=1010。寄存器BR输出端接四个发光二极管进行显示。其运算过程依次如下: (1)R1(A)+R2(B) BR(1010); (2)R2(A)+R1(B) BR(1111); (3)R1(

23、A)+R1(B) BR(1010); (4)R2(A)+R2(B) BR(1111); (5)R2(A)+BR(B) BR(1111); (6)R1(A)+BR(B) BR(1010);试分析运算器的故障位置与故障性质(“1”故障还是“0”故障),说明理由93.用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽94.下图表示使用快表(页表)的虚实地址转换条件,快表存放在相联存储器中,其中容量为8个存储单元。问: (1)当CPU按虚拟地址1去访问主存时,主存的实地址码是多少 (2)当CPU按虚拟地址2去访问主存时,主存的实地址码是多少 (3)当CPU按虚拟地址3去访问主存时,主存的实地址码

24、是多少页号该页在主存中的起始地址3342000253800079600066000044000015800005500003070000虚拟地址页内地址032420128348051695.画出PCI总线结构框图,说明HOST总线,PCI总线,LAGACY总线的功能96.什么是SCSI?若设备的优先级依次为CD-ROM,扫描仪,硬盘,请用SCSI进行配置,画出配置图97.试推导磁盘存储器读写一块信息所需的总时间公式98.CPU执行一段程序时,Cache完成存取的次数为1900次,主存完成存取的次数为100次,已知Cache存取周期为50ns,主存存取周期为250ns 求:(1)Cache/主存

25、系统的效率。(2)平均访问时间99.一台处理机具有如下指令格式2位6位3位OP源寄存器目标寄存器地址格式表面有8位通用寄存器(长度16位),X指定寻址模式,主存实际容量为256K字(1) 假设不用通用寄存器也能直接访问主存中的每一个单元,并假设操作码域OP=6位,请问地址码域应分配多少位?指令字长度应有多少位?(2) 假设X=11时,指定的那个通用寄存器用作基值寄存器,请提出一个硬件设计计划,使得被指定的通用寄存器能访问1M主存空间中的每一个单元100.总线的一次信息传送过程大致分哪几个阶段?若采用同步定时协议,请画出读数据的同步时序图试题二 参考答案及解析一, 选择题1. D2. B3. C4. C5. A6. A7. D8. A9. C10. A11. C12. D13. C14. B15. C16. C17. D18. B19. B20. B21. D22. A23. A24. C25. D26. C27. A28. A29. C30. B31. C32. C33. B34. B35. D

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1