1、 9:Iil:逻辑门输入为低电平时的电流(为拉电流)。 门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。开路的TTL、CMOS、ECL门分别称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时应审查是否接上拉电阻(OC、OD门)或下拉电阻(OE门),以及电阻阻值是否合适。对于集电极开路(OC)门,其上拉电阻阻值RL应满足下面条件: (1): RL (VCCVol)/(Iolm*Iil) 其中n:线与的开路门数;m:被驱动的输入端数。 :常用的逻辑电平逻辑电平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LV
2、DS等。 其中TTL和CMOS的逻辑电平按典型电压可分为四类:5V系列(5V TTL和5V CMOS)、系列,系列和系列。5V TTL和5V CMOS逻辑电平是通用的逻辑电平。及以下的逻辑电平被称为低电压逻辑电平,常用的为LVTTL电平。低电压的逻辑电平还有和两种。ECL/PECL和LVDS是差分输入输出。RS-422/485和RS-232是串口的接口标准,RS-422/485是差分输入输出,RS-232是单端输入输出。一个有关于电压的标准 相对于内存而言 DDR内存 采用的是支持电压的SSTL2标准 而对于比较老一些的SDRAM内存来说 它支持的则是 V的LVTTL标准. 现在常用的电平标准
3、有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。 TTL:Transistor-Transistor Logic 三极管结构。Vcc:5V;VOH=;VOL=2V;VIL5V CMOS OC/OD 上拉 上拉上表中打钩()的表示逻辑电平直接互连没有问题,打星号(/FONT)的表示要做特别处理。对于打星号(/FONT)的逻辑电平的互连情况,具体见后面说明。一般对于高逻辑电平驱动低逻辑电平的情况如简单处理估计
4、可以通过串接101K欧的电阻来实现,具体阻值可以通过试验确定,如为可靠起见,可参考后面推荐的接法。从上表可看出OC/OD输出加上拉电阻可以驱动所有逻辑电平,5V TTL和 /5V Tol.可以被所有逻辑电平驱动。所以如果您的可编程逻辑器件有富裕的管脚,优先使用其OC/OD输出加上拉电阻实现逻辑电平转换;其次才用以下专门的逻辑器件转换。对于其他的不能直接互连的逻辑电平,可用下列逻辑器件进行处理,详细见后面到节。TI的AHCT系列器件为5V TTL输入、5V CMOS输出。TI的LVC/LVT系列器件为TTL/CMOS逻辑电平输入、 TTL(LVTTL)输出,也可以用双轨器件替代。注意:不是所有的
5、LVC/LVT系列器件都能够运行5V TTL/CMOS输入,一般只有带后缀A的和LVCH/LVTH系列的可以,具体可以参考其器件手册。5V TTL门作驱动源驱动 TTL/CMOS 通过LVC/LVT系列器件(为TTL/CMOS逻辑电平输入,LVTTL逻辑电平输出)进行转换。驱动5V CMOS 可以使用上拉5V电阻的方式解决,或者使用AHCT系列器件(为5V TTL输入、5V CMOS输出)进行转换。 TTL/CMOS门作驱动源使用AHCT系列器件(为5V TTL输入、5V CMOS输出)进行转换( TTL电平(LVTTL)与5V TTL电平可以互连)。5V CMOS门作驱动源通过LVC/LVT器件(输入是TTL/CMOS逻辑电平,输出是LVTTL逻辑电平)进行转换。 CMOS逻辑电平的互连随着芯片技术的发展,未来使用电压的芯片和逻辑器件也会越来越多,这里简单谈一下逻辑电平与其他电平的互连,主要是谈一下逻辑电平与逻辑电平的互连。(注意:对于某些芯片,由于采用了优化设计,它的管脚的逻辑电平可以和的逻辑电平互连,此时就不需要再进行逻辑电平的转换了。 TTL/CMOS逻辑电平驱动 CMOS逻辑电平 的逻辑器件有LV、LVC、AVC、ALV
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1