ImageVerifierCode 换一换
格式:DOCX , 页数:18 ,大小:31.11KB ,
资源ID:19096744      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/19096744.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(理工科类笔试题文档格式.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

理工科类笔试题文档格式.docx

1、 period - setup ?hold16、时钟周期为T,触发器D1建立时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2建立时间T3和保持时间应满足什么条件.(华为)17、给出某个普通时序电路图,有Tsetup,Tdelay,Tck-q,尚有clockdelay,写出决定最大时钟因素,同步给出表达式。(威盛VIA .11.06上海笔试试题)18、说说静态、动态时序模仿优缺陷。(威盛VIA.11.0619、一种四级Mux,其中第二级信号为核心信号如何改进timing。(威盛VIA.11.0620、给出一种门级图,又给了各个门传播延时,

2、问核心途径是什么,还问给出输入,使得输出依赖于核心途径。21、逻辑方面数字电路卡诺图化简,时序(同步异步差别),触发器有几种(区别,长处),全加器等等。22、卡诺图写出逻辑表达使。23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)和。(威盛)24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (Vout-Vin) And also explain the operationregi

3、on of PMOS and NMOS for each segment of the transfer curve?(威盛笔试题circuit design-beijing-03.11.09)25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?26、为什么一种原则倒相器中P管宽长比要比N管宽长比大?27、用mos管搭出一种二输入与非门。(扬智电子笔试)28、please draw t

4、he transistor level schematic of a cmos 2AND gate and explain whichhas faster response for output rising edge.(less delay time)。(威盛笔试题circuit design-beijing-03.11.09)29、画出NOT,NAND,NOR符号,真值表,尚有transistor level电路。(Infineon笔试)30、画出CMOS图,画出tow-to-one mux gate。31、用一种二选一mux和一种inv实现异或。(飞利浦大唐笔试)32、画出Y=A*B+C

5、cmos电路图。(科广试题)33、用逻辑们和cmos电路实现ab+cd。34、画出CMOS电路晶体管级电路图,实现Y=A*B+C(D+E)。35、运用4选1实现F(x,y,z)=xz+yz。36、给一种表达式f=xxxx+xxxx+xxxxx+xxxx用至少数量与非门实现(事实上就是化简).37、给出一种简朴由各种NOT,NAND,NOR构成原理图,依照输入波形画出各点波形。38、为了实现逻辑(A XOR B)OR(C AND D),请选用如下逻辑中一种,并阐明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR答案:NAND(未知)39、用与非门等设计全加法器。(华

6、为)40、给出两个门电路让你分析异同。41、用简朴电路实现,当A为输入时,输出B波形为(仕兰微电子)42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1个数比0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。43、用波形表达D触发器功能。44、用传播门和倒向器搭一种边沿触发器。45、用逻辑们画出D触发器。46、画出DFF构造图,用verilog实现之。47、画出一种CMOSD锁存器电路图和版图。48、D触发器和D锁存器区别。(新太硬件面试)49、简述latch和filp-flop异同。50、LATCH和DFF概念和区别。51、latch与

7、register区别,为什么当前多用register.行为级描述中latch如何产生.(南山之桥)52、用D触发器做个二分颦电路.又问什么是状态图。53、请画出用D触发器实现2倍分频逻辑电路?(汉王笔试)54、如何用D触发器、与或非门构成二分频电路?(东信笔试)55、How many flip-flop circuits are needed to divide by 16?(Intel) 16分频?56、用filp-flop和logic-gate设计一种1位加法器,输入carryin和current-stage,输出carryout和next-stage.57、用D触发器做个4进制计数。58

8、、实现N位Johnson Counter,N=5。(南山之桥)59、用你熟悉设计方式设计一种可预置初值7进制循环计数器,15进制呢?60、数字电路设计固然必问Verilog/VHDL,如设计计数器。61、BLOCKING NONBLOCKING赋值区别。62、写异步D触发器verilog module。module dff8(clk ,reset,d,q);clk;reset;7:0 d;output 7:0 q;reg 7:always (posedge clk or posedge reset)if(reset)q = 0;else= d;endmodule63、用D触发器实现2倍分频Ve

9、rilog描述?module divide2( clk ,clk_o,reset);clk ,reset;output clk_o;wire in;reg out ;always ( posedge clk or posedge reset)if ( reset)out = in;assign in = out;assign clk_o = out;64、可编程逻辑器件在当代电子设计中越来越重要,请问:a)你所懂得可编程逻辑器件有哪些?b)试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。PAL,PLD,CPLD,FPGA。d;output q;reg q;65、请用HDL描述四位全

10、加法器、5分频电路。66、用VERILOG或VHDL写一段代码,实现10进制计数器。67、用VERILOG或VHDL写一段代码,实现消除一种glitch。68、一种状态机题目用verilog实现(但是这个状态机画实在比较差,很容易误解)。69、描述一种交通信号灯设计。70、画状态机,接受1,2,5分钱卖报机,每份报纸5分钱。71、设计一种自动售货机系统,卖soda水,只能投进三种硬币,要对的找回钱数。(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计规定。72、设计一种自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(2)用verilog编程,

11、语法要符合fpga设计规定;(3)设计工程中可使用工具及设计大体过程。73、画出可以检测10010串状态图,并verilog实现之。74、用FSM实现101101序列检测模块。a为输入端,b为输出端,如果a持续输入为1101则b输出为1,否则为0。例如a:b:请画出state machine;请用RTL描述其state machine。75、用verilog/vddl检测stream中特定字符串(分状态用状态机写)。76、用verilog/vhdl写一种fifo控制器(涉及空,满,半满信号)。77、既有一顾客需要一种集成电路产品,规定该产品可以实现如下功能:y=lnx,其中,x为4位二进制整数

12、输入信号。y为二进制小数输出,规定保存两位小数。电源电压为35v假设公司接到该项目后,交由你来负责该产品设计,试讨论该产品设计全程。78、sram,falsh memory,及dram区别?79、给出单管DRAM原理图(西电版数字电子技术基本作者杨颂华、冯毛官205页图914b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(减少温度,增大电容存储容量)(Infineon笔试)80、Please draw schematic of a common SRAM cell with 6 transistors,point out which nodes can stor

13、e data and which node is word line control?81、名词:sram,ssram,sdram名词IRQ,BIOS,USB,VHDL,SDRIRQ:Interrupt ReQuestBIOS:BasicOutput SystemUSB:Universal Serial BusVHDL:VHIC Hardware Description LanguageSDR:Single Data Rate压控振荡器英文缩写(VCO)。动态随机存储器英文缩写(DRAM)。名词解释,无聊外文缩写罢了,例如PCI、ECC、DDR、interrupt、pipeline IRQ,B

14、IOS,USB,VHDL,VLSI VCO(压控振荡器) RAM (动态随机存储器),FIR IIR DFT(离散傅立叶变换)或者是中文,例如:a.量化误差b.直方图c.白平衡_IC设计基本(流程、工艺、版图、器件)1、咱们公司产品是集成电路,请描述一下你对集成电路结识,列举某些与集成电路有关内容(如讲清晰模仿、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等概念)。(仕兰微面试题目)2、FPGA和ASIC概念,她们区别。FPGA是可编程ASIC。ASIC:专用集成电路,它是面向专门用途电路,专门为一种顾客设计和制造。依照一种顾客特定规定,能以低研制成本,短、交

15、货周期供货全定制,半定制集成电路。与门阵列等其他ASIC(Application Specific IC)相比,它们又具备设计开发周期短、设计制导致本低、开发工具先进、原则产品无需测试、质量稳定以及可实时在线检查等长处3、什么叫做OTP片、掩膜片,两者区别何在?4、你懂得集成电路设计表达方式有哪几种?5、描述你对集成电路设计流程结识。6、简述FPGA等可编程逻辑器件设计流程。7、IC设计前端到后端流程和eda工具。8、从RTL synthesis到tape out之间设计flow,并列出其中各步使用tool.(未知)9、Asicdesign flow。10、写出asic前期设计流程和相应工具。

16、11、集成电路前段设计流程,写出有关工具。先简介下IC开发流程:1.)代码输入(design)用vhdl或者是verilog语言来完毕器件功能描述,生成hdl代码语言输入工具:SUMMIT VISUALHDL MENTOR RENIOR图形输入:composer(cadence);viewlogic (viewdraw)2.)电路仿真(circuit simulation)将vhd代码进行先前逻辑仿真,验证功能描述与否对的数字电路仿真工具:Verolog:CADENCE Verolig-XLSYNOPSYS VCSMENTOR Modle-simVHDL :CADENCE NC-vhdlSYN

17、OPSYS VSS模仿电路仿真工具:*ANTI HSpice pspice,spectre micro microwave:eesoft :hp3.)逻辑综合(synthesis tools)逻辑综合工具可以将设计思想vhd代码转化成相应一定工艺手段门级电路;将初级仿真中所没有考虑门沿(gates delay)反标到生成门级网表中,返回电路仿真阶段进行再仿真。最后仿真成果生成网表称为物理网表。12、请简述一下设计后端整个流程?13、与否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元素?14、描述你对集成电路工艺结识。15、列举几种集成电路典型工艺。工艺上常提到0.25,0

18、.18指是什么?16、请描述一下国内工艺现状。17、半导体工艺中,掺杂有哪几种方式?18、描述CMOS电路中闩锁效应产生过程及最后成果?19、解释latch-up现象和Antenna effect和其防止办法.(未知)20、什么叫Latchup?21、什么叫窄沟效应?22、什么是NMOS、PMOS、CMOS?什么是增强型、耗尽型?什么是PNP、NPN?她们有什么差别?23、硅栅COMS工艺中N阱中做是P管还是N管,N阱阱电位连接有什么规定?24、画出CMOS晶体管CROSS-OVER图(应当是纵剖面图),给出所有也许传播特性和转移特性。25、以interver为例,写出N阱CMOSproces

19、s流程,并画出剖面图。26、Please explain how we describe the resistance in semiconductor. Compare the resistance of a metal,poly and diffusion in tranditional CMOS process.(威盛笔试题circuit design-beijing-03.11.09)27、阐明mos一半工作在什么区。(凹凸题目和面试)28、画p-bulknmos截面图。29、写schematic note(?),越多越好。30、寄生效应在ic设计中如何加以克服和运用。31、太底层MO

20、S管物理特性感觉普通不大会作为笔试面试题,由于全是微电子物理,公式推导太罗索,除非面试出题是个老学究。IC设计话需要熟悉软件:Cadence,Synopsys,Avant,UNIX固然也要大概会操作。32、unix命令cp -r,rm,uname。单片机、MCU、计算机原理1、简朴描述一种单片机系统重要构成模块,并阐明各模块之间数据流流向和控制流流向。简述单片机应用系统设计原则。2、画出8031与2716(2K*8ROM)连线图,规定采用三-八译码器,8031P2.5,P2.4和P2 .3参加译码,基本地址范畴为3000H-3FFFH。该2716有无重叠地址?依照是什么?若有,则写出每片271

21、6重叠地址范畴。3、用8051设计一种带一种8*16键盘加驱动八个数码管(共阳)原理图。4、PCI总线含义是什么?PCI总线重要特点是什么?5、中断概念?简述中断过程。6、如单片机中断几种/类型,编中断程序注意什么问题;7、要用一种开环脉冲调速系统来控制直流电动机转速,程序由8051完毕。简朴原理如下:由P3.4输出脉冲占空比来控制转速,占空比越大,转速越快;而占空比由K7-K0八个开关来设立,直接与P1口相连(开关拨到下方时为0,拨到上方时为1,构成一种八位二进制数N),规定占空比为N/256。下面程序用计数法来实现这一功能,请将空余某些添完整。MOV P1,#0FFHLOOP1:MOV R

22、4,#0FFH-MOV R3,#00HLOOP2MOV A,P1SUBB A,R3JNZ SKP1SKP1:MOV C,70HMOV P3.4,CACALL DELAY此延时子程序略AJMP LOOP18、单片机上电后没有运转,一方面要检查什么?(东信笔试题)9、What is PC Chipset?芯片组(Chipset)是主板核心构成某些,按照在主板上排列位置不同,普通分为北桥芯片和南桥芯片。北桥芯片提供对CPU类型和主频、内存类型和最大容量ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DM

23、A/33(66)EIDE数据传播方式和ACPI(高档能源管理)等支持。其中北桥芯片起着主导性作用,也称为主桥(Host Bridge)。除了最通用南北桥构造外,当前芯片组正向更高档加速集线架构发展,Intel8xx系列芯片组就是此类芯片组代表,它将某些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,可以提供比PCI总线宽一倍带宽,达到了266MB/s。10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类问题。11、计算机基本构成某些及其各自作用。12、请画出微机接口电路中,典型输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器)。13、cache

24、重要某些什么。14、同步异步传播差别(未知)15、串行通信与同步通信异同,特点,比较。(华为面试题)16、RS232c高电平脉冲相应TTL逻辑是?(负逻辑?)信号与系统1、话音频率普通为3003400HZ,若对其采样且使信号不失真,其最小采样频率应为多大?若采用8KHZ采样频率,并采用8bitPCM编码,则存储一秒钟信号数据量有多大?2、什么耐奎斯特定律,怎么由模仿信号转为数字信号。3、如果模仿信号带宽为5khz,要用8K采样率,怎么办?lucent)两路?4、信号与系统:在时域与频域关系。5、给出时域信号,求其直流分量。6、给出一时域信号,规定(1)写出频率分量,(2)写出其傅立叶变换级数;(3)当波形通过低通滤波器滤掉高次谐波而只保存一次谐波时,画出滤波后输出波形。7、sketch

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1