1、14.计算机“运算速度”指标的含义是指每秒钟能执行多少条操作系统的命令15.利用大规模集成电路技术把计算机的运算部件和控制部件做在一块集成电路芯片上, 这样的一块芯片叫做单片机16.冯诺依曼计算机体系结构的基本思想是什么?按此思想设计的计算机硬件系统应由哪些部件组成?它 们各起什么作用?第三章1.根据连线的数量,总线可分为 总线和 总线,其中 总线一般用于长距离的数据传送。2.主设备是指 的设备,从设备是指 的设备。3.异步方式下,总线操作周期时间不固定,通过 信号相互联络。4.决定总线由哪个设备进行控制称为 ;实现总线数据的定时规则称为 。5.衡量总线性能的一个重要指标是总线的 ,即单位时间
2、内总线传输数据的能力。6总线 技术可以使不同的信号在同一条信号线上传输,分时使用。7.在集中式总线仲裁中, 方式响应时间最快, 方式对电路故障最敏感。8.在计数器定时查询方式下, 的设备可以使用总线。9.在菊花链方式下,越接近控制器的设备优先级 。10.计算机使用总线结构的主要优点是便于实现积木化,同时 。A减少了信息传输量 B 提高了信息传输的速度 C 减少了信息传输线的条数 D加重了系统的工作量11.信息可以在两个方向上同时传输的总线属于。A单工总线 B 半双工总线 C全双工总线D单向总线12.在计数器定时查询方式下,若计数从一次中止点开始,则 。A设备号小的优先级高 B 设备号大的优先级
3、高 C 每个设备的使用总线机会相等 D以上都不对13.下面所列的不属于系统总线接口的功能 。A数据缓存B数据转换 C 状态设置 D 完成算术及逻辑运算14.在 的计算机系统中,外设可以和主存储器单元统一编址。A 单总线 B 双总线 C 三总线 D 以上三种都可以15.同步通信之所以比异步通信具有较高的传输速率,是因为( )。A 同步通信不需要应答信号且总线长度较短B 同步通信用一个公共的时钟信号进行同步C 同步通信中,各部件存取时间较接近D 以上各项因素的综合结果16.在现在流行的 PC 系统中,能与外设进行高速数据传输的系统总线是( ) 。A.ISA 总线 B. PCI 总线 C. EISA
4、 总线 D. CPU 总线17.在系统总线上,不可能传输的是( )。A. 指令 B. 操作数 C. 握手(应答信号) D. 中断类型信号18.某总线有104根信号线,其中数据线32根,若总线工作频率为33MHz则其理论最大传输率为( )A.33MB/S B.64MB/S C.132MB/S D.164MB/S19.总线的异步通信方式是( )。A 既不采用时钟信号,也不采用握手信号B 只采用时钟信号,不采用握手信号C 不采用时钟信号,只采用握手信号D 既采用时钟信号,也采用握手信号A 可实现外设的即插即用和热插拔B 是一种通信总线,连接不同外设C 可通过级联方式连接多台外设D 同时可传输 2位数
5、据,数据传输率高21.“总线忙”的建立者是( )A 总线控制器 B CPU C 获得总线控制权的设备 D 发出“总线请求”信号的设备22.采用无压缩方式传输一张分辨率为 640x480像素,65535色的照片,设有效数据传输率为 56kbit/S,大约需要的时间是( )A 34.82 B 43.86 C 85.71 D 87.7723.某总线支持二级cache块传输方式,若每块6个字,每字长4B,时钟频率100MHZ当读操作时,第一个时钟周期接受地址,第二、三个时钟周期为延时周期,另外用 4个时钟周期传输一个块,则读操作的总线传输率为( )24.三态缓冲门可组成运算器的数据总线,它的输出电平有
6、逻辑“ 1 ”、逻辑“ 0 ”、浮空三种状态。25.译码器是一种组合逻辑电路,而计数器是一种时序逻辑电路。26.大多数微型机的总线由地址总线、数据总线和控制总线组成,因此,它们是三总线结构的。第四章1.计算机系统的三级存储器结构指的是 、 和 。2.在多级存储体系中, cache 的主要功能是 ,虚拟存储器的主要功能是 。3.对存储器的要求是 , , 。为了解决这三个方面的矛盾,计算机采用多级存储器体系结构。4.虚拟存储器通常由主存和 两级存储系统组成。为了在一台特定的机器上执行程序,必须把 映像 到这台机器主存储器的 空间上,这个过程称为地址映像。5.cache是一种存储器,是为了解决CPI
7、和主存之间 不匹配而采用的一项重要的硬件技术,现发展 为 体系, 分设体系。6.程序访问的局限性是使用( )的依据。A.缓冲 B. cache C. 虚拟内存 D. 进程7.下列有关存储器的描述中,不正确的是 。A.多体交叉存储器主要解决扩充容量问题 B. 访问存储器的请求是由CPI发出的C. cache 与主存统一编址,即主存空间的某一部分属于 cache D. cache 的功能全由硬件实现8.为使虚存系统有效地发挥其预期的作用,所运行的程序应具有的特性是( ) 。A. 该程序不应含有过多的 I/O 操作 B. 该程序的大小不应超过实际的内存容量C. 该程序应当具有较好的局部性 D. 该程
8、序的指令相关不应过多9.在cache和主存的二级存储体系中,主存与 cache同时访问,cache的存取时间是100ns,主存为1000ns,如果希望有效(平均)存取时间不超过cahce存储时间的115%则cache的命中率至少应该为( )。A.90% B. 98% C. 95% D. 99%10.DRAM的刷新是以()为单位的。A. 集中刷新 B. 分散刷新 C. 异步刷新 D. 都不对11.假定用若干2Kx4位的芯片组成一个8Kx8位的存储器,则地址0B1FH所在芯片的最小地址是( )。A.0000H B. 0600H C. 0700H D. 0800H12.某计算机字长为16位,存储器容
9、量为256KB CPU按字寻址,其寻址范围是( )。A.0 219-1 B. 0 220-1 C. 0 218-1 D. 0 217-113.已知单体存储器的T为110ns,总线传输周期为10ns,则当采用低位交叉的多模块存储器时,存储体数 应( )。A. 大于11 B. 等于11 C. 小于11 D. 大于等于 1114.在高速缓冲系统中,主存容量为 64MB cache为512KB则该存储系统的容量为( )。A. 64MB+512KB B. 64MB C. 64MB 64MB+512KB D. 64MB-512KB15.CPU或I/O所发出的在计算机中,存储器是数据传送的中心,但访问存储器
10、的请求是由16.为什么要把存储系统细分成若干个级别?目前微机的存储系统中主要有哪几级存储器?各级存储器是 如何分工的?17.计算机存储系统分哪几个层次?每一层次主要采用什么存储介质?其存储容量和存取速度的相对关系 如何?18.提高存储器速度可采用哪些措施,请说出至少五种措施。19.存储器系统的层次结构可以解决什么问题?实现存储器层次结构的先决条件是什么?用什么度量?1下列选项中,能引起外部中断的事件是 ( )A 键盘输入B 除数为 0C 浮点运算下溢D 访存缺页2单级中断系统中,中断服务程序内的执行顺序是 ( )I.保护现场II .开中断 山,关中断 W.保存断点 v .中断事件处理恢复现场
11、叫.中断返回A . I V一一 II 一W B .山一 I V一Wc . n I 一w一 v一一w d .w一 I v一一w3.某计算机有五级中断L4L0,中断屏蔽字为M4M3M2MUM Mi=l( i 4)表示对L级中断进行屏蔽。 若中断响应优先级从高到低的顺序是 L4- L0-L2-L1-L3,则L1的中断处理程序中设置的中断屏蔽字是 ().A. 1 1 1 1 0 B.0 1 1 0 1 C.00011 D.0 1 0 1 04.某计算机处理器主频为50MHz采用定时查询方式控制设备 A的1/。查询程序运行一次所用的时钟周 期数至少为500.在设备A工作期间,为保证数据不丢失,每秒需对其
12、查询至少 200次,则CPI用于设备A的I/的时间占整个CPU寸间的百分比至少是().A.0.02% B.0.05070 C.0.20070 D.0.50%5.响应外部中断的过程中,中断隐指令完成的操作,除保护断点外,还包括 ( ).I .关中断II .保存通用寄存器的内容 山,形成中断服务程序入口地址并送 PCA .仅 I、n B .仅 I、山 c .仅 II、山 D. I 、II、山6.设置中断排队判优逻辑的目的是 ( ).A .产生中断源编码 B .使同时提出的请求中的优先级别最高者得到及时响应C .使CPU能方便地转入中断服务子程序 D .提高中断响应速度7. 中断判优逻辑和总线仲裁方
13、式相类似,下列说法正确的是 ( ).I.在总线仲裁方式中,独立请求方式响应时间最快,是以增加控制线数为代价的II.在总线仲裁方式中,计数器定时查询方式有一根总线请求 (BR)和一根设备地址线,若每次计数都从。开始,则设备号小的优先级高山.总线仲裁方式一般是指1/。设备争用总线的判优方式,而中断判优方式般是 指I/。设备争用cpu勺判优方式W.中断判优逻辑既可以通过硬件实现,也可以通过软件实现A. I 、山 B. I 、山、W C. I 、II、W D. I 、W 8以下说法中错误的是 ( ).A.中断服务程序一般是操作系统模块 B .中断向量方法可提高中断源的识别速度C.中断向量地址是中断服务
14、程序的入口地址 D .重叠处理中断的现象称为中断嵌套9. 当有中断源发出请求时,CPI可执行相应的中断服务程序可以提出中断的有 ()I .外部事件II - Cache 山.浮点数运算下溢 W.浮点数运算上溢A. I 、山 B.II 、山、W C. I 、W D. I 、山、W10.关于程序中断方式和DM方式的叙述错误的是()。I. DM的优先级比程序中断的优先级要高II.程序中断方式需要保护现场, DM方式不需要保护现场山.程序中断方式的中断请求是为了报告 CPI数据的传输结束,而DM方式的中断请求完全是为了传送数据A .只有II B.II 、山 C .只有山 D. I 、I II11下列说法
15、中错误的是 ( ).I 程序中断过程是由硬件和中断服务程序共同完成的H.在每条指令的执行过程中,每个总线周期要检查一次有无中断请求 m.检测有无dm请求,一般安排在一条指令执行过程的末尾 IV.中断服务程序的最后指令是无条件转移指令II 、m、Vm.具有DM接口的设备ma. m、v b.ii 、m、v c.ii 、v d. i12.能产生DM请求的总线部件是().i .高速外设 ii .需要与主机批量交换数据的外设A.只有 I B. 只有m C. I 、III D. II1 3 .中断响应由高到低的优先次序宜用 ( ).A.访管一程序性一机器故障 B .访管一程序性一重新启动C.外部一访管一程
16、序性 D .程序性一 I/。一访管1 4 .在具有中断向量表的计算机中,中断向量地址是 ( ).A.子程序入口地址 B .中断服务程序的入口地址C.中断服务程序入口地址的地址 D .中断程序断点1 5 .中断响应是在 ( ) 。A. 条指令执行开始 B .一条指令执行中间C. 一条指令执行之末 D._条指令执行的任何时刻1 6 在下列情况下,可能不发生中断请求的是 ( ) 。A. DMA 操作结束 B .一条指令执行完毕C.机器出现故障 D .执行“软中断” 指令1 7 .主存故障引起的中断是 ( )A. I/ 。中断 B .程序性中断 C .机器校验中断 D .外中断1 8 .在配有通道的计
17、算机系统中,用户程序需要输入 / 输出时,引起的中断是 ( ) 。A .访管中断 B . I/O 中断 C .程序性中断 D .外中断19 .某计算机有4级中断,优先级从高到低为1-2-3- 4。若将优先级顺序修改,改后I级中断的屏蔽字为1101,2级中断的屏蔽字为 0100, 3级中断的屏蔽字为 1111, 4级中断的屏蔽字为 0101,则修改后的优先顺序从高到 低为 ( ) 。A. 1234 B . 3142 C . 1342 D.2 13420.下列不属于程序控制指令的是 ( ) 。A.无条件转移指令 B .有条件转移指令 C .中断隐指令 D .循环指令21 .在中断响应周期中,CPI
18、主要完成的工作是()。A.关中断,保护断点,发中断响应信号并形成向量地址B.开中断,保护断点,发中断响应信号并形成向量地址C.关中断,执行中断服务程序D.开中断,执行中断服务程序 22在中断周期中,由 ( ) 将允许中断触发器置 0。A.关中断指令 B .中断隐指令 C .开中断指令 D .中断服务程序23.CPLP向应中断时最先完成的步骤是 ()。A.开中断 B .保存断点 C .关中断 D .转入中断服务程序24.设置中断屏蔽标志可以改变 ( ) 。A. 多个中斯源的中断请求优先级 B .删对多个中断请求响应的优先次序C.多个中断服务程序开始执行的顺序 D .多个中断服务程序执行完的次序2
19、5.在CP响应中断时,保护两个关键的硬件状态是 ()。A . PC和 IR B . PC和 PSW c . AF和 IR D.AR 和 PSW26 .在各种I/O方式中,中断方式的特点是(),DM方式的特点是(). A . CPU与外设串行工作,传送与主程序串行工作B.CPU 与外设并行工作,传送与主程序串行工作C.CPU 与外设串行工作,传送与主程序并行工作D.CPU 与外设并行工作,传送与主程序并行工作27.在DM传送方式中,由() 发出DM请求,在传送期间总线控制权由()掌握。A.外部设备、CPU B . DM控制器、DM控制器C.外部设备、DM控制器 D. DMA 控制器、内存28下列
20、叙述中 ( ) 是正确的。A.程序中断方式和DM方式中实现数据传送都需要中断请求B. 程序中断方式中有中断请求, DM方式中没有中断请求C.程序中断方式和DM方式中都有中断请求,但目的不同D.DM要等指令周期结束时才可以进行周期窃取29.以下关于DM方式进行I/O的描述中,正确的是()。A. 一个完整的DM过程,部分由DM控制器控制,部分由CPI控制B.个完整的DM过程,完全由CPI拉制C.一个完整的DM过程,完全由DM控制器控制,CPI不介入任何控制D.个完整的DM过程,完全由CPU采用周期挪用法控制30.CP响应DMA!求的条件是当前() 执行完。A.机器周期 B .总线周期 C .机器周
21、期和总线周期 D .指令周期31 .关于中断和DMA下列说法正确的是()。A. DM请求和中断请求同时发生时,响应 DM请求B.DM请求、非屏蔽中断、可屏蔽中断都要在当前指令结束之后才能被响应C.非屏蔽中断请求优先级最高,可屏蔽中断请求优先级最低D.如果不开中断,所有中断请求就不能响应32.以下有关DM方式的叙述中,错误的是() 。A.在DM方式下,DM控制器向CPU#求的是总线使用权B.DM方式可用于键盘和鼠标的数据输入C. 在数据传输阶段,不需要 CPI介入,完全由DM控制器控制D.DM方式要用到中断处理33. 在主机和外设的信息传送中, ( ) 不是一种程序控制方式。A.直接程序传送 B
22、 .程序中断 C .直接存储器存取(DMA) D .通道控制34.CPU寸通道的启动是通过() 实现的。A . 自陷 B .中断 C . I/O 指令 D .通道指令字35.通道对CPU勺请求形式是().A.总线请求 B .中断 C .通道命令 D .通道状态字36.通道程序结束时引起的中断是 ( )oA.机器校验中断 B . I/O中断 C .程序性中断 D .外中断37.在由多个通道组成的10系统中,I/O系统的最大流量是().A.各通道最大流量的最大值 B .各通道最大流量之和C.各通道实际流量的最大值 D .各通道实际流量之和38.中断发生时,程序计数器内容的保护和更新是由 ( ) 完
23、成的。A .硬件自动 B .进栈指令和转移指令 C .访存指令 D .中断服务程序39.在DM方式传送数据的过程中,由于没有破坏 () 的内容,所有CPU可以正常工作(访存除外)A .程序计数器 B .程序计数器和寄存器 C .指令寄存器 D .堆栈寄存器40.在DM方式下,数据从内存传送到外设经过的路径是 ()。A .内存一数据总线一数据通路一外设 B .内存一数据总线一 DMA一外设C .内存一数据通路一数据总线一外设 D .内存一 CPUH外设41.DMA控制器和CPU可以同时使用总线。42.所有的数据传送方式都必须由 CPI控制实现。43.一个更高优先级的中断请求可以中断另一个中断处理
24、程序的执行。44.外部设备一旦申请中断,便能立刻得到的响应。45.一个通道可以连接多个外部设备控制器,一个外部设备控制器可以管理一台或多台 外部设备。46.屏蔽所有的中断源,即为关中断。47.I/O 接口的编址方式分为单独编址和存储器映射两种。48.DMA是主存与外设之间交换数据的方式,它也可用于主存与主存之间的数据交换。49.CPU在响应中断后可以立即响应更高优先级的中断请求(不考虑中断优先级的动态 分配)。50.连接到计算机单总线上的设备称为主设备。51.与各中断源的中断级别相比较, CPU (或主程序)的级别最高。52.DMA设备的中断级别比其他外设高,否则可能引起数据丢失。53.中断级别最高的是不可屏蔽中断。54.一旦有中断请求出现, CPU立即停止当前指令的执行,转而去受理中断请求。55.响应中断时暂停运行当前程序,自动转移到中断服务程序。56.中断方式一般适用于随机出现的服务。57.为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序, 必须进行现场保存操作。58.中断屏蔽技术是用中断屏蔽寄存器对中断请求线进行屏蔽控制,因此,只有多级 中断系统( 提供多条中断请求输入线)才能采用中断屏蔽技术。
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1