ImageVerifierCode 换一换
格式:DOCX , 页数:20 ,大小:431.30KB ,
资源ID:16979354      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/16979354.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字锁相法提取位同步信号设计课程设计报告Word格式文档下载.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数字锁相法提取位同步信号设计课程设计报告Word格式文档下载.docx

1、4.1电路分析位同步也称为位定时恢复或码元同步。在任何形式的数字通信系统中,位同步都是 必不可少的,无论数字基带传输系统还是数字频带传输系统,无论相干解调还是非相干 解调,都必须完成位同步信号的提取,即从接收信号中设法恢复出与发端频率相同的码 元时钟信号,保证解调时在最佳时刻进行抽样判决,以消除噪声干扰所导致的解调接收 信号的失真,使接收端能以较低的错误概率恢复出被传输的数字信息。因此,位同步信 号的稳定性直接影响到整个数字通信系统的工作性能。位同步的实现方法分为外同步法和自同步法两类。由于目前的数字通信系统广泛采 用自同步法来实现位同步,故在此仅对位同步中的自同步法进行介绍。采用自同步法实

2、现位同步首先会涉及两个问题:( 1)如果数字基带信号中确实含有位同步信息,即信号 功率谱中含有位同步离散谱,就可以直接用基本锁相环提取出位同步信号,供抽样判决 使用;( 2)如果数字基带信号功率谱中并不含有位定时离散谱,怎样才能获得位同步信 号。数字基带信号本身是否含有位同步信息与其码型有密切关系。应强调的是,无论数 字基带信号的码型如何,数字已调波本身一般不含有位同步信息,因为已调波的载波频 率通常要比基带码元速率高得多,位同步频率分量不会落在数字已调波频带之内,通常 都是从判决前的基带解调信号中提取位同步信息。二进制基带信号中的位同步离散谱分 量是否存在,取决于二进制基带矩形脉冲信号的占空

3、比。若单极性二进制矩形脉冲信号 的码元周期为 Ts,脉冲宽度为 ,则 NRZ码的 T s,则 NRZ码除直流分量外不存在离 散谱分量,即没有位同步离散谱分量 1/T s;RZ码的 满足 0Ts,且 通常占空比为 50,此时的 RZ码含有 n 为奇数的 n/ T s 离散谱分量,无 n 为偶数的离散谱分量,这就 是说, RZ 码含有位同步离散谱分量。显然,为了能从解调后的基带信号中获取位同步信 息,可以采取两种措施:( 1)如原始数字基带码为 NRZ 码,若传输信道带宽允许,可将 NRZ码变换为 RZ码后进行解调;( 2)如调制时基带码采用 NRZ码,就必须在接收端对解 调出的基带信号进行码变换

4、,即将 NRZ码变换成 RZ 码,码变换过程实质上是信号的非线 性变换过程,最后再用锁相环(通常为数字锁相环)提取出位同步信号离散谱分量。将 NRZ码变为 RZ 码的最简单的办法是对解调出的基带 NRZ码进行微分、整流,即可得到归 零窄脉冲码序列。码型变换器NRZ码图 1 数字锁相环组成原理框图下面简单介绍一下数字锁相环的组成原理。数字锁相环的主要特点是鉴相信号为数 字信号,鉴相输出也是数字信号,即环路误差电压是量化的,没有模拟环路滤波器。由 于数字锁相环的输入是经过微分和全波整流后的信号,故这种数字锁相环也称为微分整 流型数字锁相环,其原理框图如图 1 所示。该电路由码型变换器、鉴相器、控制

5、调节器 组成,各部分的作用如下:1码型变换器完成解调出的基带 NRZ码到 RZ码的变换,使鉴相输入信号 X 含有位同步 离散谱分量。2鉴相器用于检测信号 X 与输出位同步信号(分频输出 D)相位间的超前、滞后关系, 并以量化形式提供表示实时相位误差的超前脉冲 F 和滞后脉冲 G,供控制调节器使用。当 分频输出位同步信号 D 相位超前与信号 X 时,鉴相器输出超前脉冲 F(低电平有效);反 之,则输出滞后脉冲 G(高电平有效),二者均为窄脉冲。3控制调节器的作用是根据鉴相器输出的误差指示脉冲,在信号 D与信号 X 没有达到同 频与同相时调节信号 D 的相位。高稳定晶振源输出 180相位差、重复频

6、率为 nf 0的 A、B 两路窄脉冲序列作为控制调节器的输入,经 n 分频后输出重复频率为 f 0 的被调位同步信 号 D,它与信号 X在鉴相器中比相。因超前脉冲 F 低电平有效并作用于扣除门(与门), 平时扣除门总是让脉冲序列 A 通过,故扣除门为常开门,又因滞后脉冲 G 高电平有效并作用于附加门(与门),平时附加门总是对序列 B 关闭的,故附加门为常闭门。当信号 D 的相位超前与信号 X 的相位时,鉴相器输出窄的低电平超前脉冲 F,扣除门(与门)将从 脉冲序列 A 中扣除一个窄脉冲,则 n 分频器输出信号 D 的相位就推迟了 Ts /n (相移 360/n ),信号 D 的瞬时频率也被调低

7、;当信号 D的相位滞后于信号 X 的相位时,鉴相 器输出窄的高电平滞后脉冲 G,附加门(与门)此时打开让脉冲序列 B(与脉冲序列 A 保 持 180固定相差)中的一个脉冲通过,经或门插进来自扣除门输出的脉冲序列 A 中,则分频器输入多插入的这个脉冲使 n 分频器输出信号的 D 相位提前了 Ts /n (相移 360/n ),信号 D的瞬时频率则被提高。由此可见,环路对信号 D 相位和频率的控制调 节是通过对 n 分频器输入脉冲序列步进式加、减脉冲实现的,经环路的这种反复调节, 最终可达到相位锁定,从而提取出位同步信号。4.2性能指标 位同步系统的性能通常是用相位误差、建立时间、保持时间等指标来

8、衡量。数字锁 相法位同步系统的性能如下。a) 相位误差 e 数字锁相法提取位同步信号时,相位误差主要是由于位同步脉冲的相位在跳变地调 整所引起的。因为每调整一步,相位改变 2/n (n 是分频器地分频次数),故最大的相 位误差为 2/n 。用这个最大的相位误差来表示 e ,可得e 360 /n ( 1)上面已经求得数字锁相法位同步的相位误差 e有时不用相位差而用时间差 Te 来表示相位误差。因每码元的周期为 T,故得Te T/n (2)b) 同步建立时间 t s 同步建立时间即为失去同步后重建同步所需的最长时间。为了求这个最长时间,令 位同步脉冲的相位与输入信号码元的相位相差 T/2 秒,而锁

9、相环每调整一步仅能移 T/n 秒,故所需最大的调整次数为3)N T /2T/n接收随机数字信号时,可近似认为两相邻码元中出现 01、 10、11、 00 的概率相等,其中,有过零点的情况占一半。由于数字锁相法中是从数据过零点中提取作比相用的标准 脉冲的,因此平均来说,每 2T 秒可调整一次相位,故同步建立时间为4)s=2TN=nT(秒)c) 同步保持时间 t c 当同步建立后,一旦输入信号中断,由于收发双方的固有位定时重复频率之间总存 在频差 F,收端同步信号的相位就会逐渐发生漂移,时间越长,相位漂移量越大,直至漂移量达到某一准许的最大值,就算失步了设收发两端固有的码元周期分别为 T1=1/F

10、 和 T2=1/F ,则式(8)说明了当有频差 F 存在时,每经过 T0 时间,收发两端就会产生 |T1 T2| 的时 间漂移。反过来,若规定两端容许的最大时间漂移为 T0/K 秒( K 为一常数),需要经过多少时间才会达到此值呢?这样求出的时间就是同步保持时间 t c。代入式( 8)后,得tc若同步保持时间 t c 的指标给定,也可由上式求出收发两端振荡器频率稳定度的要求 为1tcK此频率误差是由收发两端振荡器造成的。若两振荡器的频率稳定度相同,则要求每 个振荡器的频率稳定度不能低于图 2 位同步电路原理图只能从码速率为 15.625KHz、10KHz、8KHz、 4KHz(通过拨码开关 S

11、W501选择)的 NRZ码中提取出位同步信号。以码速率为 15.625KHz 的 NRZ码为例,将 SW501的第一位拨 B 上后,数字锁相 环的 本振频率 就被 设置在 15.625KHz。在 图 2 中,单片 机 U508 (89C2051)将输入的 NRZ 码与数字锁相环本振输出的信号的相位进行鉴相(比较两个信 号的上升沿),用将相位差进行量化后得到的数值对数字锁相环本振输出的相位进行调 整,最后得到正确的位同步信号。4.3、位同步相关知识的简单介绍 数字通信中,除了有载波同步的问题外,还有位同步的问题。因为信息是一串相继 的信号码元的序列,解调时常需知道每个码元的起止时刻。因此,接收端

12、必须产生一个 用作抽样判决的定时脉冲序列,它和接收码元的终止时刻应对齐。我们把在接收端产生 与接收码元的重复频率和相位一致的定时脉冲序列的过程称为码元同步或位同步,而称 这个定时脉冲序列为码元同步脉冲或位同步脉冲。要使数字通信设备正常工作,离不开 正确的位同步信号。如果位同步脉冲发生严重抖动或缺位,则使数字通信产生误码;严 重时使通信造成中断。影响位同步恢复的主要原因:输入位同步电路的信号质量;信号 的编码方式码元中存在长连“ 0”或长连“ 1”。A 位同步的主要技术指标有静态相差;相位抖动;同步建立时间和同步保持时间。数字通信中位同步恢复的方法主要有两种,一种是发端专门发送导频信号,而另一种

13、是直 接从数字信号中提取位同步信号。而直接从数字信号中提取位同步信号也有不止一种方法:滤波法,锁相法两种方法。本课程设计采用的就是用数字锁相环提取位同步信号的 方法,这种方法又称为数字锁相。数字锁相原理方框图其工作过程如下:1)压控振荡器的输出 Uo 经过采集并分频;2)输出和基准信号同时输入鉴相器;3)鉴相器通过比较上述两个信号的频率差,然后输出一个直流脉冲电压 Ud ;4)Ud 进入到滤波器里面,滤除高频成分后得到信息 Ue ;5) Ue 进入到压控震荡器 VCO 里面,控制频率随输入电压线性地变化;6)这样经过一个很短的时间, VCO的输出就会稳定于某一期望五、具体设计用于提取位同步信号

14、的数字环有超前滞后型数字环和触发器型数字环,系统中的位同 步提取模块用的是触发器型数字环,它具有捕捉时间短、抗噪能力强等特点。位同步模 块原理框图如图 3 所示。图 3 位同步器方框图位同步模块有以下测试点及输入输出点:S-IN 基带信号输入点 / 测试点( 2 个)BS-OUT 位同步信号输出点 / 测试点( 3 个) 图 3 中各单元与电路板上元器件的对应关系如下:晶振CRY3 :晶体; U39: 7404控制器U48:或门 7432; U41:计数器 74190鉴相器U40:D触发器 7474量化器U45:可编程计数器 8254数字环路滤波器由软件完成数控振荡U46 、 U45: 825

15、4脉冲展宽器U47:单稳态触发器 74123位同步器由控制器、数字锁相环及脉冲展宽器组成,数字锁相环包括数字鉴相器、 量化器、数字环路滤波器、数控振荡器等单元。下面介绍位同步器的工作原理。数字锁相环是一个单片机系统,主要器件是单片机 89C51 及可编程计数器 8254。环 路中使用了两片 8254,共六个计数器,分别表示为 8254A0、 8254A1、8254A2、8254B0、 8254B1、8254B2。它们分别工作在 M0、M1、M2三种工作模式。 M0 为计数中断方式, M1为单稳 方式, M2 为分频方式。除地址线、数据线外,每个 8254 芯片还有时钟输入端 C、门控信 号输入

16、端 G和输出端 O。数字鉴相器电原理图及波形图如图 4(a)、图 4(b)所示。输出信号宽度正比于信uuduiuo(b) 波形号 ui 及 uo 上升沿之间的相位差,最大值为 ui 的码元宽度。称此鉴相器为触发器型鉴相 器,称包含有触发器型鉴相器的数字环路为触发器型数字锁相环。Q RDcp DuEuo Ec(a) 电路图 4 数字鉴相器量化器把相位误差变为多进制数字信号,它由工作于 M0 方式、计数常数为 N0 的 8254B2完成( N0为量化级数,此处 N0=52)。 ud作为 8254B2的门控信号, ud 为高电平时 8254B2 进行减计数, ud为低电平时禁止计数,计数结束后从 8

17、254B2 读得的数字为Nd= N0-N d式中 Nd为 ud 脉冲宽度的量化值(下面用量化值表示脉冲宽度和时间间隔), N0N d, 读数结束后再给 8254B2 写入计数常数 N0。读数时刻由 8254A2控制,它工作在 M1模式,计 数常数为 N0,ui 作为门控信号。一个 ui 脉冲使 8254A2产生一个宽度为 N0 的负脉冲,倒相 后变为正脉冲送到 89C51 的 INT 1端,而 89C51 的外中断 1 被设置为负跳变中断申请方 式。由于 8254A2 产生的脉冲宽度不小于 ud 脉冲宽度且它们的前沿处于同一时刻,所以可 以确保中断申请后对 8254B2 读数时它已停止计数。数

18、字环路滤波器由软件完成。可采用许多种软件算法,一种简单有效的方法是对一组 N0作平均处理。设无噪声时环路锁定后 ui 与 uo的相位差为 N0/2 ,则在噪声的作用下, 锁定时的相位误差可能大于 N0/2 也可能小于 N0/2 。这两种情况出现的概率相同,所以平 均处理可以减小噪声的影响, m个 Nd 值的平均值为mN d N di m ( 11)i1数字滤波器的输出为Nc = No / 2 + Nd (12 )数控振荡器由四个 8254 计数器及一些门电路构成,其原理框图如图 6 所示,图中已 注明了各个计数器的工作方式和计数常数。以下分析环路的锁定状态及捕捉过程,此时不考虑噪声的影响。图

19、6 数控振荡器环路开始工作时,软件使 8254B0和 8254B1 输出高电平,从而使 8254A1 处于计数工作 状态、 8254B1处于停止计数状态, G6处于开启状态, 8254A1输出一个周期为 N0的周期信 号。若环路处于锁定状态,则 Nd=N0/2 ,由式( 11)及式( 12)得 Nd=N0/2 。此时 89c51 的 P1.4 口不输出触发脉冲, 8254A0 输出端仍保持初始化时的高电平,从而使 8254B0 的门 控端 G保持低电平、输出端 O保持高电平。这样可保持 8254A1、8254B1 的工作状态不变、 环路仍处于锁定状态。若环路失锁,则 N dN0/2 ,NdN0

20、/2 ,P1.4 口输出一个正脉冲 u2,在 u2作用下, 8254A0输出一个宽度为 N0 的负脉冲,倒相后变为正脉冲 u3送给与门 G2。G2的另一个输入信号 u1来自 8254A1。在 G1输出的宽度为 N 0 的正脉冲持续时间内, 8254A1一定有(也只有)一个负脉冲信号输入,此负脉冲经 G4 倒相后与 G1输出的正脉冲 相与后给 8254B0的 G端送一个触发信号 u4。在 u4的作用下, 8254B0输出一个宽度为 N0-2 的负脉冲。在这段时间内, 8254A1 停止计数工作, 8254B1 进行减计数且在此时间内的最后 一个时钟周期输出一个负脉冲。 8254B0 输出的负脉冲

21、的后沿重新启动 8254A1,使它重新作 N0分频。设 m=1,上述过程的有关波形如图 7所示,图中 u O为环路锁定状态下数控振 荡器的输出信号。由图 7 可见,不管失锁时相位误差多少(不会大于 N0),只要对数控 振荡器作一次调整,就可使环路进入锁定状态,从而实现快速捕捉。程序流程如图 8 所示,输入信号 ui 使 IE1 置“1”,且使 8254B2 计数,对 IE1 进行位 操作时又使之置“ 0”。由于量化误差,故当 Nd为 N02,N0/2 1 或 N0/2 1 时,环路皆 处于锁定状态,不对数控振荡器进行调整。程序中令 m=16,进行 16 次鉴相后做一次平均运算,若发现环路失锁,

22、则对数控振荡器进行一次调整。控制器的作用是保证每次对 8254B2 进行读操作之前鉴相器只输出一个正脉冲,它由或门 7432(U5:B)及 16 分频器 74190(U13)组成NOu2u3 NOu4u5 18254B0开始计数 NCN-2-3 NO /2 + Nd- 18254B1 开始计数u6uO NOuONO+1NO NOu1图 7 捕获过程波形当数字环输入信号的码速率与数控振荡器的固有频率完全相同时,环路锁定后输入信 号与反馈信号(即位同步信号)的相位关系是固定的且符合抽样判决器的要求(当然开 环时它们的相位误差也是固定的,但不符合抽样判决器的要求)。输入信号码速率决定 于发送端的时钟

23、频率,数控振荡器固有频率决定于位同步器的时钟频率和数控振荡器固 有分频比。由于时钟信号频率稳定度是有限的,故这两个时钟信号的频率不可能完全相 同,因此锁相环输入信号码速率与数控振荡器固有频率不可能完全相等(即环路固有频 差不为 0)。数字环位同步器是一个离散同步器,只有当输入信号的电平发生跳变时才可 能对输入信号的相位和反馈信号的相位进行比较从而调整反馈信号的相位,在两次相位 调整的时间间隔内,反馈信号的相位相对于输入信号的相位是变化的,即数字环位同步 器提取的位同步信号的相位是抖动的,即使输入信号无噪声也是如此。图 8 锁相环程序流程 显然,收发时钟频率稳定度越高,数字环的固有频差就越小,提

24、取的位同步信号的 相位抖动范围越小。反之,对同步信号的相位抖动要求越严格,则收发时钟的频率稳定 度也应越高。位同步信号抖动范围还与数字位同步器输入信号的连“ 1”或“ 0”个数有关,连 “1”或“0”个数越多,两次相位调整之间的时间间隔越长,位同步信号的相位抖动越 大。对于 NRZ码来说,允许其连“ 1”、连“ 0”的个数决定于数字环的同步保持时间t c。t c 与收发时钟频率稳定度 、码速率 RB、允许的同步误差最大值 2 的关系为:t C = / ( 2RB )t C 的定义是:位同步器输入信号断开后,收发位同步信号相位误差不超过 2 的时间。用 模拟环位同步器或模数环位同步器提取的位同步

25、信号的相位抖动与固有频差无关,但随 信息码连“ 1”、连“ 0”的个数增多而增大。六、仿真结果输入环路增益为 30仿真时间为 5 秒输入频率和 VCO 频率图输入相位和 VCO 相位图频率差图仿真时间为 5 秒 输入频率和 VCO 频率图相位差图 输入环路增益为 40 相平面图相位差图七、心得体会锁相提取位同步信号的设计与仿真,在 Matlab 的操作环境下实现。该设计涉及到对 锁相环的原理、参数选择及应用等各方面的知识,还要求我们对 Matlab 仿真环境的熟悉 和操作能力。锁相环具有载波跟踪特性、调制跟踪特性和低门限特性等优良特性,已经 成为电子技术领域中一种相当有效的技术手段,获得了了越

26、来越广泛的应用。在电子技术发展飞速的今天,掌握锁相环的原理及其应用,不管是在学习上还是在 以后的工作上,都会产生巨大的作用。学校在强调提高学生的理论水平的时候,也加强 了对学生实际动手能力的要求,把学生对理论与实际相结合的操作能力作为了对学生的 一项重要考核。由于我们在以前已经有做过 Matlab 的相关仿真实验和设计,对 Matlab 的 操作环境还是比较熟悉的。而我们在设计的过程中碰到的主要困难是,在给定的锁相环 条件下,如何选择合适的参数,以至于在 Matlab 仿真的条件下,可以得到理想中的结 果。锁相技术是这学期开的课,学习的时间不长,对锁相环的了解页仅是基于概念的表 面理解。要完成

27、该课程设计,我们就必须深入地理解锁相环的组成、原理及其应用。因 此要做的准备工作还是不少。在一个多星期的摸索中,设计完成得不是很好。尽管如此,我还是从中学到了很多 东西。通过这个设计,我进一步了解了锁相的相关技术及其应用,也进一步加深了对 Matlab 仿真的了解,在一定程度上提高了自己的逻辑思维能力和解决问题的能力,有助 与加深自己对所学知识的了解和使用,增强了自己的动手能力,为我今后的学习和工作 积累了一定的动手实践经验,让我从中受益匪浅。八、参考文献1郭梯云主编,移动通信,西安电子科技大学, 20072樊昌信主编,通信原理, 国防工业出版社, 20073高如云主编,通信电子线路,西安电子科技大学出版社, 20074 吕广平主编,集成电路应用 500 例,人民邮电出版社, 1983九、附录程序代码:% File: c6_nltvde.m w2b=0; w2c=0;yd=0; y=0;tfinal = 50;fs = 100;delt = 1/fs;npts = 1+fs*tfinal

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1