ImageVerifierCode 换一换
格式:DOCX , 页数:40 ,大小:559.93KB ,
资源ID:16785955      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/16785955.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(PCB迹线的阻抗控制技术Word格式文档下载.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

PCB迹线的阻抗控制技术Word格式文档下载.docx

1、如果连接两个设备的的 PCB 迹线的阻抗不匹配设备的特性阻抗,在负载设备可以进入新的逻辑状态之前将会发生多次反射。结果将可能导致高速数字系统中的切换时间或随机错误增加。为此线路设计工程师和 PCB 设计厂商必须仔细指定迹线阻抗值及其误差。所以阻抗控制技术在高速PCB设计中显得尤其重要。阻抗控制技术包括两个含义:阻抗控制的PCB信号线是指沿高速PCB信号线各处阻抗连续,也就是说同一个网络上阻抗是一个常数。阻抗控制的PCB板是指PCB板上所有网络的阻抗都控制在一定的范围以内如2075。线路板成为“可控阻抗板”的关键是使所有线路的特性阻抗满足一个规定值,通常在25欧姆和70欧姆之间。在多层线路板中,

2、传输线性能良好的关键是使它的特性阻抗在整条线路中保持恒定。二 传输线特性阻抗传输线特性阻抗传输线的基本特性是特性阻抗和信号的传输延迟,在这里,我们主要讨论特性阻抗。传输线是一个分布参数系统,它的每一段都具有分布电容、电感和电阻。传输线的分布参数通常用单位长度的电感L和单位长度的电容C以及单位长度上的电阻、电导来表示,它们主要由传输线的几何结构和绝缘介质的特性所决定的。分布的电容、电感和电阻是传输线本身固有的参数,给定某一种传输线,这些参数的值也就确定了,这些参数反映着传输线的内在因素,它们的存在决定着传输线的一系列重要特性。一个传输线的微分线段l可以用等效电路描述如下:传输线的等效电路是由无数

3、个微分线段的等效电路串联而成,如下图所示:从传输线的等效电路可知,每一小段线的阻抗都是相等的。传输线的特性阻抗就是微分线段的特性阻抗。串联阻抗为: 并联阻抗为:传输线可等效为:Z1N=Z1=Z2=Z3=Z0电路简化为:因为l是微分段,极小,l项和l2项可忽略。当频率足够高时(f100KHZ),=2f,其值很大,l、c很大,R、G可忽略,L为单位长度线的固有电感,C为单位长度线的固有电容,此时当频率很低时(f1KHZ), W=2f很小,可以忽略,此时Z0 就是传输线的特性阻抗。Z0描述了传输线的特性阻抗,但这是在无损耗条件下描述的,电阻上热损耗和介质损耗都被忽略了的,也就是直流电压变化和漏电引起

4、的电压波形畸变都未考虑在内。实际应用中,必须具体分析。传输线分类当今的快速切换速度或高速时钟速率的 PCB 迹线必须被视为传输线。传输线可分为单端(非平衡式)传输线和差分(平衡式)传输线,而单端应用较多。单端传输线路下图为典型的单端(通常称为非平衡式)传输线电路。单端传输线是连接两个设备的最为常见的方法。在上图中,一条导线连接了一个设备的源和另一个设备的负载, 参考(接地)层提供了信号回路。信号跃变时,电流回路中的电流也是变化的,它将产生地线回路的电压降,构成地线回路噪声,这也成为系统中其他单端传输线接收器的噪声源,从而降低系统噪声容限。这是一个非平衡线路的示例,信号线路和返回线路在几何尺寸上

5、不同 高频情况下单端传输线的特性阻抗(也就是通常所说的单端阻抗)为:其中:L为单位长度传输线的固有电感,C为单位长度传输线的固有电容。单端传输线特性阻抗与传输线尺寸、介质层厚度、介电常数的关系如下: 与迹线到参考平面的距离(介质层厚度)成正比 与迹线的线宽成反比 与迹线的高度成反比 与介电常数的平方根成反比单端传输线特性阻抗的范围通常情况下为 25至120,几个较常用的值是28、33、50、52.5、58、65、75。差分传输线路 下图为典型的差分(通常称为平衡式)传输线电路。差分传输线适用于对噪声隔离和改善时钟频率要求较高的情况。在差分模式中,传输线路是成对布放的,两条线路上传输的信号电压、

6、电流值相等,但相位(极性)相反。由于信号在一对迹线中进行传输,在其中一条迹线上出现的任何电子噪声与另一条迹线上出现的电子噪声完全相同(并非反向),两条线路之间生成的场将相互抵消,因此与单端非平衡式传输线相比,只产生极小的地线回路噪声,并且减少了外部噪声的问题。这是一个平衡线路的示例- 信号线和回路线的几何尺寸相同。平衡式传输线不会对其他线路产生噪声,同时也不易受系统其他线路产生的噪声的干扰。差分模式传输线的特性阻抗(也就是通常所说的差分阻抗)指的是差分传输线中两条导线之间的阻抗, 它与差分传输线中每条导线对地的特性阻抗是有区别的,主要表现为: 间距很远的差分对信号,其特性阻抗是单个信号线对地特

7、性阻抗的两倍。 间距较近的差分对信号,其特性阻抗比单个信号线对地特性阻抗的两倍小。 别的因素保持不变时,差分对信号之间的间距越小其特性阻抗越低(差分阻抗与差份线队之间的间距成反比)。差分传输线特性阻抗通常情况下为100,有时也用到75。考虑到多层PCB板生产时PCB迹线可分布于表面或者内层,这两种情况下PCB迹线的参考平面有所不同,所以又可将PCB迹线分为微波传输带(Microstripe)和带状线(Stripeline)传输线路。微波传输带传输线路是由一条安装在可导接地层的低损耗绝缘体上的控制宽度的可导迹线构成的。该绝缘体通常使用强化玻璃环氧树脂制造,例如 G10、FR-4 或 PTFE,用

8、于超高频应用。带状线传输线路通常包括夹在两个参考层和绝缘材质之间的导线迹线。传输线路和层构成了控制阻抗。带状线与微波传输带的不同之处在于它嵌入到两个参考层之间的绝缘材质中,带状线阻抗参考两个平面,阻抗迹线在内层,而微波传输带只有一个参考平面,阻抗迹线在PCB板的外层(表层)。PCB 迹线的阻抗将由其感应和电容性电感、电阻和电导系数确定,这些因子将是迹线物理尺寸(例如迹线的宽度和厚度)和 PCB 底板材质的绝缘常数和绝缘厚度的函数,因此也可以说,PCB板迹线的阻抗值由信号迹线的物理尺寸(宽度和厚度)、线路板绝缘常数、绝缘介质厚度、信号迹线与层的配置决定。三 实现阻抗控制的传输线配置方式控制阻抗

9、PCB 通常使用微波传输带或带状线传输线路,以单端(未平衡)或差分(已平衡)配置的方式生产。单端配置以下为几种常见单端微波传输带和带状线传输带的配置:注意以下各图中的信号迹线横截面通常为梯形,而宽度 W 是指最接近上表面的迹线宽度,W1 是指最接近下表面的迹线宽度。表面微波传输带最简单的配置表面(或曝置)微波传输带如下图所示。其中包括一条信号线,顶部和侧边都曝置于空气中,位于绝缘常数为 Er的线路板的表面之上,以电源或接地层为参考。表面微波传输带可以通过蚀刻双面 PCB 材质来实施。注意在表面微波传输带上,信号导线曝置于空气之中,因此有效的绝缘常数将介于空气绝缘常数和底板绝缘介质介电常数Er之

10、间。这一点对于信号传播电压也有影响。传播电压随Er的增加而减少(从空气中的光速开始减少),因此表面微波传输带提供了最高的传播电压。但相应于此的是,表面微波传输带的辐射要比嵌入配置类型的高。嵌入式微波传输带嵌入式或预埋式微波传输带与表面微波传输带类似,但是其信号线是嵌入到绝缘体中的,位于距离参考层 H1 的地方。对比同等的表面微波传输带构造,潜入信号线能降低20%的阻抗。覆膜微波传输带覆膜微波传输带与表面微波传输带类似,但其信号线是由焊接屏蔽覆盖住的。焊接屏蔽的覆膜可以将阻抗降低几个欧姆,具体情取决于焊接屏蔽的类型和厚度。对称带状线在对称带状线配置中(下图),信号线是夹在两个参考层之间居中的位置

11、。用普通的制造流程通常很难实现这种配置。偏移带状线在偏移/不对称带状线的配置下,迹线夹在两个参考层之间,但是距离上下两层的距离是不同的。还有一种特殊情况的就是第二个镜像迹线可能置于距离上接地层 H1 的地方。这一结构称为双路带状线。此情况下,两条信号导线夹在相邻层次的两个参考板层之间。这两个信号层将采用直交布线,以便将相互干扰降至最低,即信号层为直角相交,以便尽量减少交叉区域。该结构随后将作为两个独立的偏移带状线。双路带状线结构下图所示。差分配置:以下为几种常见差分模式的微波传输带和带状线传输带配置:边缘耦合的表面微波传输带在这个构造中,迹线之间的间距决定了耦合系数以及差分阻抗。刻蚀系数、镀层

12、厚度和底切使得该构造易于制造,但因额外的层要求另外加工,因此需要较大的容错度。边缘耦合覆膜微波传输带与表面微波传输带情况一样,这个构造易于制造,增加焊接屏蔽覆膜的额外工作会导致阻抗偏差。边缘耦合嵌入式微波传输带内部层的简化加工使得边缘耦合嵌入式微波传输带结构易于制造,能比同等的表面迹线结构得到更一致的控制阻抗结果。边缘耦合对称带状线尽管难于维护信号线迹在相同的中央位置,但边缘耦合带状线却是可能的最简单差分构造。中间位置的任何偏移都将降低阻抗。边缘耦合偏移带状线与单端偏移带状构造情况一样,这个结构与双路结构都由镜向边缘耦合差分对组成,在距离上参考层的H1处。较低的差分对采用直角布线方法以减少层与

13、层之间的耦合与干扰。宽边耦合带状线这个表面看似简单的构造实际上是最难制造产生一致的阻抗结果的一种。虽然内部层的处理有最低限度,器最普通的结构仍是将两条迹线互相重叠以获得最大的耦合。内部层的重合失调、细微的偏移以及蚀刻的差异加起来,使得要达到一致的结果更加困难,尤其当迹线为细线时。请注意在宽边耦合带状线中,迹线的轮廓是不规则四边形,宽度W指的是最接近表面的迹线宽度,W1指的是最接近中线的迹线宽度。共面线路大多数微波传输带和带状传输线路结构都可制造成共面版本。与微波传输线路相比,共面结构表现出较少的离散效果。共面线路将临近控制阻抗迹线的接地导体集成在迹线相同的层上。表面共面带状线共面线路构造可能带

14、有控制阻抗迹线下的接地层,也可能没有。表面共面带状线(带接地):这一结构是单边线路板上控制阻抗迹线的一个例子,通常用于用户应用。差分表面共面带状线四 传输线阻抗计算中的有关问题结合目前我公司PCB板加工厂家的工艺能力,在用polar公司阻抗计算器CITS25计算PCB板上迹线特性阻抗时,对影响PCB板迹线控制阻抗的几个相关参数分述如下:1、 铜层厚度铜层厚度代表了PCB迹线的高度T。内层铜箔通常情况下用到1OZ(厚度为35微米),也有在电源层要流过大电流时用到2OZ(厚度为70微米)。外层铜箔常用1/2OZ(18微米),但由于经过板镀和图形电镀最终成品外层铜厚将达到48微米(实际计算时用该值)

15、,设计成其他铜厚将较难控制铜厚厚度公差。若外层使用1OZ铜箔,则最终铜厚将达到65微米。2、 PCB板迹线的上下线宽由于侧蚀的影响,PCB迹线的截面为一梯形,上下线宽差距以1mil来计算,其中下线宽=要求线宽,而上线宽=要求线宽-1mil。3、 阻焊层阻焊层厚度按10um为准(选择盖阻焊模式),但有机印后将会有所增厚,但其变化将基本不会带来阻抗值的变化。4、 介质厚度常用板材(芯板):(mm OZ/OZ *表示其数值为不包括铜箔厚度的芯板厚度) 0.13* 1/1 0.21* 1/1 0.25* 1/1 0.36* 1/10.51* 1/1 0.71* 1/1 0.80* 1/11.0 1/1

16、 1.2 1/1 1.6 0.5/0.5 1.6 1/1 1.6 2/22.0 1/1 2.0 2/2 2.4 1/1 3.0 1/1 3.2 1/1芯板在计算控制阻抗时的实际厚度:芯板规格0.130.210.250.360.510.710.80厚度(mm)厚度(mil)5.128.279.8414.1720.0827.9531.501.01.21.62.02.42.50.991.151.551.952.352.4538.9845.2861.0276.7792.5296.46常用半固化片:(mm/mil)7628: 0.175/6.9 2116: 0.11/4.3 1080: 0.066/2.

17、6实际计算厚度时注意半固化片随着两面线路结构不同而有所不同:(mil)半固化片规格HOZCopper/GndGnd/GndCopper/SignalGnd/SignalSignal/Signal10802.82.62.221164.64.44.24.03.876287.37.06.86.76.61OZ4.54.34.13.93.776827.16.56.4其中GND层包括铜面积占80%以上的线路层。如果介质在HOZ和1OZ铜箔之间,其厚度按HOZ情况计算。5、 介电常数 Er 的值是线路板材质的绝缘常数(介电常数),它对于线路的特性阻抗值而言是一个重要的组成部分。设计厂商因此有时会指定迹线阻抗

18、值并依赖于线路板制造商来控制流程,以使迹线阻抗满足设计厂商指定的技术规范。 迹线的控制阻抗与板材介电常数的平房根成反比。 通过板材供应商提供的板材阻抗范围为4.25.2,而POLAR公司建议单端采用4.2而差分若两线间距小会有所影响则建议采用4.7。 根据一年多来各阻抗实验及生产板,我公司选用4.2进行计算能符合要求。 由于介电常数与板材型号和信号频率有相关性,请设计人员能充分考虑该影响。如:高频板材有介电常数2.5等。五 传输线阻抗控制典型应用总结在PCB设计中考虑阻抗控制是一个比较复杂的事情,有多方面的因素要同时考虑,如PCB叠层结构、电磁屏蔽、信号完整性、电源完整性、PCB加工能力等。大

19、家都知道,以上各个因素都是相互关联的,采取一定措施达到其中一个目的的同时可能就引入了另一方面的问题,但我们应当围绕我们的设计任务,记住我们要实现的主要功能,需要考虑哪些关键因素,这样才能找到一个符合我们要求的PCB设计方案。本文以下部分主要从信号完整性的角度出发,结合我司在PCB设计中阻抗控制的一些经验进行一些总结和概括,希望能对大家以后在PCB阻抗控制设计方面有所指导。本文所讨论的均以传统的PCB通孔加工流程为准,带盲孔或埋孔的电路板加工制程与传统印制电路板的加工流程有所不同,所以不在我们的考虑之列。同时考虑到PCB叠层顺序和现代PCB板厚的多样性,本文只给出最常用板厚及信号叠层顺序情况下的

20、阻抗控制范例。对于四层板来说,常用的PCB厚度有1.5mm、1.6mm和2mm(以上厚度均有10的公差),最常用的信号叠层顺序为Sig/Gnd/Power/Sig,以下为几种情况下四层板阻抗控制的方案:1、 板厚1.5mm(采用1.2 35/35的芯板,其余两个介质层为2116)。L1/L4层单端信号阻抗控制为50时线宽可为78mil35时线宽可为1315mil注:这种配置模式很难实现65和75的单端控制阻抗(迹线太细,PCB加工厂家达不到这样的工艺要求)。L1/L4层差分信号(阻抗控制为100)的线宽/间距可以为5/5、5/6、6/7、6/8、6/9(mil/mil)L1/L4层差分信号(阻

21、抗控制为75)的线宽/间距可以为10/7、10/6、11/9、11/10、10/11(mil/mil)计算单端阻抗和差分阻抗的界面分别如下图一和图二:图一:表面微带传输线单端阻抗计算界面图二:表面微带传输线差分阻抗计算界面L1和L2层、L3和L4层之间的介质层用2116,模式为Copper/Gnd(HOZ),所以厚度H=4.6mil,介电常数为4.5,外层铜厚为1OZ(1.9mil)。实际板厚:0.01+0.048+0.12+1.2+0.12+0.048+0.01=1.556mm。注1:此处差分信号表示方式线宽/间距中的间距指的是两条差分线内侧边到边的距离,在Allegro中设置布线规则中也使

22、用内侧边到边的距离,但在有些参考中用的是两条差分线中心到中心的距离,在应用时要注意加以区别。例:8/8(mil/mil)的差分线如果间距是用内侧边到边的距离表示,则差分线中心到中的间距表示为8/16(mil/mil)。注2:实际板厚计算中0.01代表的时PCB板表面的阻焊层,阻焊层不会影响控制阻抗,单会影响PCB板的整体厚度。2、板厚1.5mm(采用1.0 35/35的芯板,其余两层介质用2116x2)。 L1/L4层单端信号阻抗控制为 75时线宽可为67mil; 65时线宽可为910mil; 50时线宽可为1517mil;这种配置较难实现小的控制阻抗。L1/L4层差分信号(阻抗控制为100)

23、的线宽/间距可以为8/5、9/6、10/7、10/8、11/9 (mil/mil)L1/L4层差分信号(阻抗控制为75)的线宽/间距可以为18/6、18/7、19/7、19/8、20/8、20/9、20/10 (mil/mil)计算单端和差分阻抗的界面同上图一和图二。L1和L2层、L3和L4层之间的介质层用21162,模式为Copper/Gnd(HOZ),所以厚度H=4.62= 9.2mil,介电常数为4.5,外层铜厚为1OZ(1.9mil)。0.01+0.048+0.23+1.0+0.23+0.048+0.01=1.576mm。3、板厚1.6mm(采用1.2 35/35的芯板,其余两层介质用

24、2116+1080)。 75时线宽可为56mil; 65时线宽可为8mil; 50时线宽可为1011mil; 35时线宽可为2325mil;L1/L4层差分信号(阻抗控制为100)的线宽/间距可以为6/4、7/5、8/6、9/7、9/8(mil/mil) L1/L4层差分信号(阻抗控制为75)的线宽/间距可以为16/7、17/8、17/9、18/10、18/11、18/12、18/13(mil/mil)L1和L2层、L3和L4层之间的介质用2116+1080,模式为Copper/Gnd(HOZ),所以厚度H=4.6+2.8= 7.4mil,介电常数为4.3,外层铜厚为1OZ(1.9mil)。0

25、.01+0.048+0.19+1.2+0.19+0.048+0.01=1.696mm。4、板厚1.6mm(采用1.0 35/35的芯板,L1和L2层、L3和L4层之间的介质用7628+2116)。L1/L4层单端信号阻抗控制75时线宽可为7.5mil; 65时线宽可为1011mil; 50时线宽可为1719mil;L1/L4层差分信号(阻抗控制为100)的线宽/间距可以为7/4、8/5、9/6、10/7、11/8、12/9(mil/mil)L1/L4层差分信号(阻抗控制为75)的线宽/间距可以17/5、18/5、18/6、19/6、20/7(mil/mil)L1和L2层、L3和L4层之间的介质

26、用7628+2116,模式为Copper/Gnd(HOZ),所以厚度H=7.3+2.8=10.1mil,介电常数为4.4,外层铜厚为1OZ(1.9mil)。0.01+0.048+0.26+1.0+0.26+0.048+0.01=1.636mm。5、 板厚2.0mm(采用1.8 35/35的芯板,L1和L2层、L3和L4层之间的介质用2116) L1/L4层单端信号阻抗控制 50时线宽可为78mil; 35时线宽可为1315mil; 注: 的单端控制阻抗(迹线太细,PCB加工 厂家达不到这样的工艺要求)。L1/L4层差分信号(阻抗控制为100)的线宽/间距可以为5/5、5/6、6/7、6/8、6/9、7/14、7/15、7/16、7/17、7/17、7/18、7/19(mil/mil)L1/L4

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1