ImageVerifierCode 换一换
格式:DOCX , 页数:13 ,大小:311.50KB ,
资源ID:16717005      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/16717005.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(实验十八位同步提取实验文档格式.docx)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

实验十八位同步提取实验文档格式.docx

1、3、号模块4、20M双踪示波器一台5、频率计(选用)四、实验原理位同步锁相法的基本原理和载波同步的类似。在接收端利用鉴频器比较接收码元和本地 产生的位同步信号的相位,若两者相位不一致(超前或滞后),鉴相器就产生误差信号去调整 位同步信号的相位,直至获得准确的位同步信号为止。前面讨论的滤波法原理图中,窄带滤 波器可以是简单的单调谐回路或晶体滤波器,可以是锁相环路。我们把釆用锁相环來提取位同步信号的方法称为锁相法。下面介绍在数字通信中常采用 的数字锁相环法提取位同步信号的原理。数字锁相环(DPLL)是一种相位反馈控制系统。它根据输入信号与本地估算时钟之间的相位误 差对本地估算时钟的相位进行连续不断

2、的反馈调节,从而达到使本地估算时钟相位跟踪输入 信号相位的目的。DPLL通常有三个组成模块:数字鉴相器(DPD)、数字环路滤波器(DLF)、数 控振荡器(DCO) o根据各个模块组态的不同,DPLL可以被划分出许多不同的类型。根据设计 的要求,本实验系统釆用超前滞后型数字锁相环(LL-DPLL)作为解决方案,图18-3是其实 现结构。在LL DPLL中,DLF用双向计数逻辑和比较逻辑实现,DCO釆用加扣脉冲式数控 振荡器。这样设计出来的DPLL具有结构简洁明快,参数调节方便,工作稳定可靠的优点。六、实验步骤1、锁相环法位同步提取(1)将信号源模块上S5拨为“1010”,拨动拨码开关SI、S2、

3、S3,使“NRZ”输出的24 位 NRZ 码设置为 01110010 10101010 lOlOlOlOo 模块 7 上的 S2 拨为 “0110”,即提取时钟选512Ko(2)在电源关闭的状态下,依照下表完成连线:源端口目的端口连线说明信号源:NRZ (32K)模块7: DIN32KNRZ码输入同步提取*检査连线是否正确,检査无误后打开电源(3)以信号源模块“CLK2”的信号为内触发源,用示波器双踪观察模块7上“BS”波形,并与原始时钟CLK2相比较。(4)把信号源模块上的S1拨为00000000, S2、S3不变,用示波器双踪同时观察“NRZ”和模块7上“ABSVAL”两点的波形。(结果可

4、以看到,“NRZ”连零时“ABSVAL”为0, NRZ” 有跳变时 “ABSVAL” 为)(5)用示波器双踪同时观察“NRZ”和模块7上“SIGN”两点的波形,可以观察到“SIGN” 和“NRZ”相位超前滞后的情况。(6)用示波器双踪同时观察模块7上“INSERT”和“DEDUCT”两点的波形,可以观察到插入脉冲和扣除脉冲信号交替的给出。(7)实验结束关闭电源,拆除连线,整理实验数据及波形完成实验报告。七、实验思考题1、 数字锁相环固有频差为Af,允许同步信号相位抖动范围为码元宽度Ts的n倍,求同步保 持时间tc及允许输入的NRZ码的连“1”或连“0”个数的最大值。答:同步保持时间:tc =

5、l/Af K,允许输入的NRZ码的连“1”或连“0”个数的最大值 为H o2、 数字锁相环同步器的同步抖动范围随固有频差增大而增大,试解释此现象。由公式tc = l/AfK,当固有频差增大时,同步保持时间减小,那么抖动范围就增大。3、 若将AMI码或HDB3码整流后作为数字锁相环位同步器的输入信号,能否提取出位同步信号? 为什么?对这两种码的连“1”个数有无限制?对AMI码的信息代码中连“0”个数有无限 制?对HDBs码的信息代码中连“0”个数有无限制?为什么?可以提取位同步信号,因为整流后的AMI码或HDBs码为NRZ码,自然可以提取。对这 两种码连“1”个数有限制,对AMI码的信息代码中连

6、“0”个数有限制,对HDBs码的信 息代码中连“0”个数无限制,因为其连零个数不超过4个。4、 试提出一种新的环路滤波器算法,使环路具有更好的抗噪声能力。数字环路滤波器由软件完成。可釆用许多种软件算法,一种简单有效的方法是对一组 N。作平均处理。设无噪声时环路锁定后与u。的相位差为N/2,则在噪声的作用下,锁定 时的相位误差可能大于N/2也可能小于N/2。这两种情况出现的概率相同,所以平均处理 可以减小噪声的影响,m个叫值的平均值为 m帀7 =艺N时口/=!数字滤波器的输出为实验十九帧同步提取实验1、 掌握巴克码识别原理。2、 掌握同步保护原理。3、 掌握假同步、漏同步、捕捉态、维持态的概念。

7、1、观察帧同步码无错误时帧同步器的维持态。2、观察帧同步器的假同步现象、漏识别现象和同步保护现象。(一)基本原理数字通信时,一般总是以一定数目的码元组成一个个的“字”或“句”,即组成一个个的“群”进行传输,因此群同步信号的频率很容易由于位同步信号经分频而得出,但是每群的 开头和末尾时刻却无法由分频器的输出决定。群同步的任务就是要给出这个“开头”和“末 尾”的时刻。群同步有时也称为帧同步。为了实现群同步,通常有两类方法:一类是在数字 信息流中插入一些特殊码组作为每群的头尾标记,接收端根据这些特殊码组的位置就可以实 现群同步;另一类方法不需要外加的特殊码组,它类似于载波同步和位同步中的直接法,利

8、用数据码组本身之间彼此不同的特性來实现同步。(二)实验电路说明在本实验中,帧同步码是采用集中插入法集中插入到NRZ码的28位的。帧同步码识别 电路所能识别的帧同步码的码型设置为lllOOlOo在信号源模块产生的NRZ码中,帧同步码 是集中插入到每帧信号的28位的,因此只要帧同步码识别电路在码流中能识别到与设置的 帧同步码相同的码组,就会输出一个一致脉冲。先从信息流中识别出帧同步码即巴克码,而乂因为一帧是由24位组成,所以要利用一个 分频器。当分频器输出一个脉冲时,识别器也输出一个脉冲。只要它们相位对应输出,那么 就能把帧同步提取出來。因此识别器和分频器是整个电路的核心,而且它们的相位应该严格

9、对应。图19-4所示是由识别器、分频器和保护电路组成的帧同步信号提取电路框图。可以在 CPLD里面完成。图19-4帧同步信号提取电路框图从总体上来看,本模块分为巴克码识别器及同步保护两部分。巴克码识别器包括移位寄位 器、相加器和判决器,图19-4中的其余部分完成同步保护功能。当基带信号里的帧同步码无错误时(七位全对),把位同步信号和数字基带信号输入给移 位寄存器,识别器就会有帧同步识别信号GAL输出,各种信号波形及时序关系如图19-5所示, GAL信号的上升沿与最后一位帧同步码的结束时刻对齐。图中还给出了 =24信号及帧同步器 最终输出的帧同步信号NRZ-FS, NRZ-FS的上升沿稍迟后于G

10、AL的上升沿。=24信号是将位同步信号进行24分频得到的,其周期与帧同步信号的周期相同(因为 一帧24位是确定的),但其相位不一定符合要求。当识别器输出一个GAL脉冲信号时(即捕 获到一组正确的帧同步码),在GAL信号和同步保护器的作用下,三24电路置零,从而使输 出的F24信号下降沿与GAL信号的上升沿对齐。F24信号再送给后级的单稳电路,单稳调置 为下降沿触发,其输出信号的上升沿比一24信号的下降沿稍有延迟。DINJUTrLrLn_-m_卜 _个周期 n 4-24NRZFSn_图19-5帧同步器信号波形同步器最终输出的帧同步信号NRZ-FS是由同步保护器中的与门3对单稳输出的信号及状 态触

11、发器的Q端输出信号进行“与”运算得到的。电路中同步保护器的作用是减小假同步和漏同步。当无基带信号输入(或虽有基带信号输入但相加器输入低于门限值)时,识别器没有输 出(即输出为0),与门1关闭、与门2打开,单稳输出信号通过与门2后输入到一4电路, 子4电路的输出信号使状态触发器置“0”,从而关闭与门3,同步器无输出信号,此时Q的高 电平把判决器的门限置为高、且关闭或门、打与门1,同步器处于捕捉态。只要识别器输出 一个GAL信号(因为判决门限比较高,这个GAL信号是正确的帧同步信号的概率很高),与门 4就可以输出一个置零脉冲使一24分频器置零,4-24分频器输出与GAL信号同频同相的周期 信号(见

12、图17-5)。识别器输出的GAL脉冲信号通过与门1后使状态触发器置“1”,从而打 开与门3,输出帧同步信号FS-0UT,同时使判决器门限降为低、打开或门、同步器进入维持 状态。在维持状态下,因为判决门限较低,故识别器的漏识别概率减小,假识别概率增加。 但假识别信号不影响24电路的工作状态,与门3输出的仍是正确的帧同步信号。在维持状态下,识别器也可能出现漏识别。但由于漏识别概率比较小,连续儿帧出现漏 识别的概率更小。只要识别器不连续出现四次漏识别,则子4电路不输出脉冲信号,维持状 态保持不变。若识别器连续出现四次漏识别,则=4电路输出一个脉冲信号,使维持状态变 为捕捉状态,重新捕捉帧同步码。不难

13、看出,若识别器第一次输出的脉冲信号为假识别信号(即首次捕获到的是信息数据 中与帧同步码完全相同的码元序列),则系统将进入错误码的同步维持状态,由于本实验系统 是连续传输以一帧为周期的周期信号,所以此状态将维持下去,但在实际的信息传输中不会 连续传送这种周期信号,因此连续儿帧都输出假识别信号的概率很小,所以这种错误码率的 同步维持状态存在的时间是短暂的。当然,同步保护器中的=4电路的分频比也可以设置为其它值,此值越大,在维持状态 下允许的识别器的漏识别概率也越大。1、 将信号源模块和模块7固定在主机箱上,将塑封螺钉拧紧,确保电源接触良好。2、 将信号源模块上S5拨为“1010”,拨动拨码开关SI

14、、S2、S3,使“MRZ”输出的24 位NRZ码设置为01110010 01011001 10101010 (开关拨上为1,发光二极管亮;拨下 为0,发光二极管灭)3、关闭电源状态下,按照下表完成实验连线:目标端口S5拨为“ 1010”,同步提取输入4、模块7的S2设置为0110”。5、用示波器观察模块7上“NRZFS”波形。6、拨动信号源模块上的拨码开关S1、S2、S3,设置为01110010”、“10101010”、“01110010”, 用示波器双踪同时观察信号输出点NRZ-FS “帧同步输出”与GAL “假识别输出”的波 形,比较两个波形的差异。(结果可以看到,信号输出点“假识别输出”

15、输出的信号 中包含了两个脉冲,这是因为数据信号中包含了与帧同步码相同的码组,所以帧同步 提取电路提取出了两个脉冲,但经过假识别保护电路后,从信号输出点“帧同步输出” 输出的信号中就只包含正确的帧同步信号了。7、实验结來关闭电源,拆除连线,整理实验数据及波形完成实验报告。1.根据实验结果,画出处于同步状态及失步状态时电路各点的波形。 答:帧同步输出和假识别输出测试点(双踪观察)输出的波形(将 SW103、SW104、SW105 设置为 01110010 10101010 01110010)2、 假识别保护电路是如何使假识别信号不形成假同步信号的?在本实验中,帧同步识别器第一次识别到的与帧同步码相

16、同的码元序列被认为一 定就是正确的帧同步码而不会是与帧同步码完全相同的数据(因为当各模块上电复位 后NRZ码是从第一位开始输入帧同步识别电路的,而帧同步集中插入在NRZ码的第二 位至第八位,所以帧同步识别电路第一次识别到的与帧同步码相同的码元序列一定就 是正确的帧同步码)。此后只要识别器输出一致脉冲信号,就将该信号延迟24位以后 再与第一次识别到的帧同步信号比较,若相位相同,则输出正确的帧同步信号,若相 位不同,则判断为假识别信号,给予滤除。3、 假识别保护电路是如何保护识别器避免假识别正确的帧同步信号的?当识别器输出一致脉冲信号,就将该信号延迟移位,当发现该信号还未延迟24位 就与第一次识别到的帧同步信号的相位相同,则判断为漏识别信号,给予滤除。直到 延迟24位后与第一次识别到的帧同步信号的相位相同,则输出正确的帧同步信号。4、 试设计一个后方保护电路,使识别器连续两帧有信号输出且这两个识别脉冲的时间间隔为 一帧的时候,同步器由失步态转为同步态。在捕捉态下的同步保护措施称为后方保护,本同步器中捕捉态下的高门限属于后方保 护措施。八、实验体会通过这次试验,我掌握巴克码识别原理、同步保护原理、假同步,漏同步,捕捉态,维持态的概 念。通过观察帧同步码无错误时帧同步器的维持态和帧同步器的假同步现象,漏识别现象和 同步保护现象,是我对帧同步信号提取有了全面的认识。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1