1、C、2,1,2,3,3,2,1,0 D、1,2,3,3,3,1,0,1,0,112、下列四条指令都可用来使累加器清0,但其中不能清进位位的是(C ) 。A、XOR AL,AL B、AND AL,0 C、MOV AL,0 D、SUB AL,AL13、若(AX)=96H,(BX)=65H,依次执行ADD AX,BX指令和DAA指令后,(AL)=(C )。A、0FBH B、01H C、61H D、0BH14、下列能使CF标志置1的指令是(C ) 。A、CMC B、CLC C、STC D、CLD15、MOV AX,BP+SI隐含使用的段寄存器是(D )。A、CS B、DS C、ES D、SS16、计算
2、机工作中只读不写的存储器是( B )。A、DRAM B、ROM C、SRAM D、EEPROM17、下面关于主存储器(也称为内存)的叙述中,不正确的是( B )。A、当前正在执行的指令与数据都必须存放在主存储器内,否则处理器不能进行处理B、存储器的读、写操作,一次仅读出或写入一个字节C、字节是主存储器中信息的基本编址单位D、从程序设计的角度来看,cache(高速缓存)也是主存储器 18、CPU对存储器或I/O端口完成一次读/写操作所需的时间称为一个( B )周期。A、指令 B、总线 C、时钟 D、读写 19、存取周期是指( D )。A、存储器的写入时间 B、存储器的读出时间 C、存储器进行连续
3、写操作允许的最短时间间隔 D、存储器进行连续读/写操作允许的最短时间3间隔20、下面的说法中,( C )是正确的。A、EPROM是不能改写的 B、EPROM是可改写的,所以也是一种读写存储器C、EPROM是可改写的,但它不能作为读写存储器 D、EPROM只能改写一次21、主存和CPU之间增加高速缓存的目的是( A )。A、解决CPU和主存间的速度匹配问题 B、扩大主存容量C、既扩大主存容量,又提高存取速度 D、增强CPU的运算能力22、采用虚拟存储器的目的是( C )。A、提高主存速度 B、扩大外存的容量 C、扩大内存的寻址空间 D、提高外存的速度23、某数据段位于以70000起始的存储区,若
4、该段的长度为64KB,其末地址是( C )。A、70FFFH B、80000H C、7FFFFH D、8FFFFH24、微机系统中的存储器可分为四级,其中存储容量最大的是( D )。A、内存 B、内部寄存器 C、高速缓冲存储器 D、外存25、下面的说法中,( B )是正确的。A、指令周期等于机器周期 B、指令周期大于机器周期 C、指令周期小于机器周期 D、指令周期是机器周期的两倍26、按与存储器的关系,I/O端口的编址方式分为( C )。A、线性和非线性编址 B、集中与分散编址 C、统一和独立编址 D、重叠与非重叠编址27、在中断传送方式下,主机与外部设备间的数据传送通路是( A )。A、数据
5、总线DB B、专用数据通路 C、地址总线AB D、控制总线CB28、状态信息是通过( A )总线进行传送的。A、数据 B、地址 C、控制 D、外部29、下列总线中,属于局部总线的是( D )。A、ISA B、EISA C、MCA D、PCI30、利用程序查询方式传送数据时,CPU必须读( A )以判断是否传送数据。A、外设的状态 B、DMA的请求信号 C、数据输入信息 D、外设中断请求31、CPU与外设间数据传送的控制方式有( D )。A、中断方式 B、DMA方式C、程序控制方式 D、以上三种都是32、CPU与IO设备间传送的信号有( D )。A、数据信息 B、控制信息C、状态信息 D、以上三
6、种都是33、在中断方式下,外设数据输入到内存的路径是( D )。A、外设数据总线内存 B、外设数据总线CPU内存C、外设CPUDMAC内存 D、外设IO接口CPU内存34、CPU响应中断请求和响应DMA请求的本质区别是( D )。A、中断响应靠软件实现 (B)速度慢 (C)控制简单D、响应中断时,CPU仍然仍控制总线,而响应DMA请求时,CPU要让出总线35、将微处理器、内存储器及I/O接口连接起来的总线是(C )。A、片总线 B、外总线 C、系统总线 D、局部总线36、在下列指令中,能使PC机CPU对I/O端口进行读写访问的是( C )。A、中断指令 B、串操作指令 C、输入输出指令 D、传
7、送指令37、下列几种芯片是PC机的常用芯片,它们之中可接管总线控制数据传送的是( D )。A、定时器/计数器芯片 B、串行接口芯片 C、并行接口芯片 D、DMA控制器芯片38、下列几种芯片是PC机的常用I/O接口芯片,它们之中可接管总线控制数据传送的是( B )A、8253A B、8237A C、8259A D、8255A39、在下列指令中,能使PC机CPU对I/O端口进行读写访问的是( C )。A、中断指令 B、串操作指令 C、输入/输出指令 D、传送指令40、将微处理器、内存储及I/O接口连接起来的总线是( C )。A、片总线 B、外总线 C、系统总线 D、内部总线41、支持无条件传送方式
8、的接口电路中,至少应包含( D )。A、数据端口,控制端口 B、状态端口 C、控制端口 D、数据端口 42、CPU与慢速的外设进行数据传送时,采用( B )方式可提高CPU的效率。A、查询 B、中断 C、DMA D、无条件传送43、当采用( A )输入操作情况时,除非计算机等待,否则无法传送数据给计算机。A、程序查询方式 B、中断方式 C、DMA方式 D、IOP处理机方式44、微机中地址总线的作用是( C )。A、用于选择存储单元 B、用于选择进行信息传输的设备 C、用于指定存储单元和I/O设备接口电路的选择地址 D、用于确定操作对象45、计算机使用总线结构便于增减外设,同时( C )。A、减
9、少了信息的传输量 B提高了信息的传输量 C、减少了信息传输线的条数 D、增加了信息传输线的条数46、若AL=3BH,AH=7DH,则AL和AH中的内容相加后,标志CF、SF和OF的状态分别是( A )A、0、1、1 B、1、1、1 C、0、0、0 D、1、1、047、若AL=3BH,AH=7DH,则AL和AH中的内容相减后,标志CF、AF和PF的状态分别是( B )A、0、0、1 B、1、1、1 C、0、1、0 D、1、0、048、下列有关指令指针寄存器的说法中,哪一个是正确的( B )。A、IP存放当前正在执行的指令在代码段中的偏移地址B、IP存放下一条将要执行的指令在代码段中的偏移地址C、
10、IP存放当前正在执行的指令在存储器中的物理地址D、IP存放当前正在执行的指令在存储器中的段地址49、最小模式时,当M/为低电平时,表示CPU正在对( B )进行访问。A、存储器 B、I/O端口 C、外部存储器 D、EPROM50、下面有关MN/的叙述正确的是( C )A、是工作模式选择信号,由CPU产生,为高电平时CPU工作在最小模式,为低电平时,CPU工作在最大模式B、是工作模式选择信号,由CPU产生,为低电平时CPU工作在最小模式,为高电平时,CPU工作在最大模式C、是工作模式选择信号,由外部输入,为低电平时CPU工作在最小模式,为高电平时,CPU工作在最大模式D、是工作模式选择信号,由外
11、部输入,为高电平时CPU工作在最小模式,为低电平时,CPU工作在最大模式51、某CPU的主频为250MHZ,则它的时钟周期为( D )A、250ns B、50ns C、40ns D、4ns52、如果访问存储器时使用BP寻址,则默认的段寄存器是( D )A、CS B、ES C、DS D、SS53、某单元在数据段中,已知DS=1000H,偏移地址为1200H,则它的物理地址为( B )A、10000H B、11200H C、12100H D、13000H54、某系统中,已知SS=2360H,SP=0800H,若将20H个字节的数据入栈,则SP的内容为( D )A、0780H B、0820H C、2
12、3E20H D、07E0H55、某系统中,已知建立堆栈时SS=2360H,SP=0800H,经过一段时间后,SP的内容变为0700H,则堆栈中有多少个字的数据( A )A、80H B、50H C、100 D、100H56、在下列伪指令中定义字变量的是( B)。A、DD B、DW C、DQ D、DT57、下列指令中,能使AL的内容固定为偶数的是( C)。A、ADD AL,01 H B、OR AL,0FEH C、AND AL,0FEH D、XOR AL,0FEH58、改变( C)寄存器的值,可改变堆栈中栈顶元素的位置。A、BP B、IP C、SP D、BX59、加减类运算指令对标志位的状态( A)
13、。A、有影响 B、部分影响 C、无影响 D、任意60、当AH=( C)时,执行INT 21H指令可在屏幕上显示一组字符。A、01H B、02H C、09H D、0AH61、已知VAR DW 1,2,$+2,5,6 若汇编时VAR分配的偏移地址是2010和,则汇编后2014H单元的内容是( D)。A、6H B、14H C、5H D、16H62、若某数据段位于存储区68000H7FFFFH,则该数据段的段基址是( D)。A、68000H B、7FFFFH C、6000H D、6800H63、SP的作用是用来指示( A)。A、栈顶元素的有效地址 B、下一条要执行指令的地址C、下一条要取的指令的地址
14、D、栈底元素的有效地址64、在数据传送指令执行过程中,不能直接与立即数进行传送的是(B)。A、通用寄存器 B、段寄存器 C、存储器 D、通用寄存器和存储器65、转移类指令对标志位的状态( C)。A、有影响 B、部分影响 C、无影响 D、随意66、欲从存储单元取某操作数,可采用( D)。A、寄存器寻址、寄存器间接寻址 B、立即寻址、直接寻址C、立即寻址、寄存器间接寻址 D、寄存器间接寻址、直接寻址67、在指令MOV AX,0 执行后,CPU状态标志位ZF的取值( D)。A、为0 B、为1 C、不确定 D、不改变68、已知AL=10010111H,BL=00010101H,执行ADD AL,BL指
15、令后,OF、SF、CF、ZF标志的状态为( B)。A)、1、0、1、1 B、1、1、0、0 C、0、0、1、1 D、0、1、0、169、下列指令中,错误的是( C)。A、MOV BX,OFFSET BUF B、LEA SI,BUFC、LEA DI,OFFSET BUF D、MOV BP,SEG BUF70、输入/输出指令对标志位的状态( C)。71、用3片8259A级联,最多可管理的中断数是( B )。A、24级 B、22级 C、23级 D、21级72、CPU响应INTR和NMI中断时,相同的必要条件是( A )。A、当前指令执行结束 B、允许中断C、当前访问内存结束 D、总线空闲73、通常,
16、中断服务程序中的一条STI指令目的是( B )。A、允许低一级中断产生 B、开放所有可屏蔽中断C、允许同级中断产生 D允许高一级中断产生74、特殊屏蔽方式要解决的主要问题是( C )。A、屏蔽所有中断 B、设置最低优先级 C、开放低级中断 D、响应同级中断75、对可编程接口芯片进行读/写操作的必要条件是( D ).A、RD=0 B、WR=0 C、RD=0或WR=0 D、CS=076、用两只中断控制器8259A级联后,CPU的可屏蔽硬中断可扩大到( D )。A、64级 B、32级 C、16级 D、15级77、在PC机中,启动硬中断服务程序执行的是( B )。A、主程序中安排的中断指令 B、中断控
17、制器发出的中断请求信号C、主程序中安排的转移指令 D、主程序中安排的调用指令78、如果有多个中断请求同时发生,系统将根据它们的优先级高低,响应优先级最高的中断请求,若要调整响应顺序,则应使用( C )。A、中断嵌套 B、中断响应 C、中断屏蔽 D、中断向量79、当系统发生某个事件时,CPU暂停现行程序的执行转去执行相应程序的过程,称为( B )。A、中断请求 B、中断响应 C、中断嵌套 D、中断屏蔽80、8086/8088CPU采用( B )方式,保证在有多个中断源的中断系统中,确定一个中断源并转入相应的中断服务程序。A、中断向量 B、向量中断 C、优先排队D、并行工作81、运算器由很多部件组
18、成,其核心部分是( B )。A、数据总线 B、算术逻辑单元 C、累加器 D、多路开关82、在一般的微处理器中,( D )包含在CPU中。A、内存 B、输入/输出单元 C、磁盘驱动器 D、算术逻辑单元83、80486CPU的标志寄存器中,OF标志表示运算结果的( C )情况。A、进/借位 B、符号 C、溢出 D、辅助进位84、若某数据段位于存储区38000H47FFFH,则该数据段的段基址为( D )。A、38000H B、47FFFH C、3000H D、3800H85、程序设计中所使用的地址是( A )。A、逻辑地址 B、有效地址 C、物理地址 D、段基址86、80X86执行程序时,对存储器
19、进行访问时,物理地址可由( B )组合产生。A、SS和IP B、CS和IP C、DS和IP D、CS和BP87、某处理器与内存进行数据交换的外部数据总线为32位,它属于( C)。A、8位处理器 B、16位处理器 C、32位处理器 D、64位处理器88、在堆栈操作中,隐含使用的通用寄存器是( D )。A、AX B、BX C、SI D、SP89、主要决定微机性能的是( A )A、CPU B、耗电量 C、质量 D、价格90、十进制负数 38的八位二进制补码是( B )A、01011011B B、11011010B C、11011011B D、01011010B91、设AL=7FH,要使AL=80H,
20、应使用下列哪一条指令( D )。A、AND AL,80H B、OR AL,80H C、XOR AL,80H D、NOT AL92、在执行十进制调整指令 DAA,DAS之前必须将结果存放于( C )中。A、AX B、AH C、AL D、BL93、下列指令执行后影响标志位的是( C ) 。A、MOV B、PUSH C、ADD D、XCHG94、唯一能对应存储单元的地址是( A )。A、物理地址 B、端口地址 C、有效地址 D、逻辑地址95、计算机能直接执行的语言是( A )。A、机器语言 B、汇编语言 C、高级语言 D、程序设计语言96、需采用先进后出原则操作的存储区是( D )。A、寄存器组 B
21、、地址缓冲器 C、数据寄存器 D、堆栈区97、寄存器SP用于对( B )的操作。A、空闲单元 B、堆栈单元 C、数据单元 D、指令单元98、若(BX)=1000H,(DS)=2000H,(21000H)=12H,(21001H)=34H,执行LEA SI,BX指令后,SI寄存器的内容是( C )。A、1234H B、3412H C、1000H D、0010H 99、若(AL)=80H,执行 NEG AL指令后,CF和OF标志位的状态分别为( C )。A、0和0 B、0和1 C、1和0 D、1和1 100、若要完成(AX)*7/2运算,则在下列四条指令之后添加( C )指令。 MOV BX,AX
22、 ;MOV CL,3 ;SAL AX,CL ;SUB AX,BX( ) 。A、ROR AX,1 B、SAL AX,1 C、SAR AX,1 D、DIV AX,2101、计算机的主内存有3K字节,则内存地址寄存器需( C )位就足够。A、10 B、11 C、12 D、13102、若256KB的SRAM具有8条数据线,那么它具有( B )地址线。A、10 B、18 C、20 D、32103、可以直接存取1M字节内存的微处理器,其地址线需( C )条。A、8 B、16 C、20 D、24104、规格为40968的存储芯片4片,组成的存储体容量为( C )。A、4KB B、8KB C、16KB D、3
23、2KB105、一个有16字的数据区,其起始地址为70A0:DDF6H,则该数据区末字单元的物理地址为( B )。A、14E96H B、7E814H C、7E7F6H D、7E816H106、某微型计算机可直接寻址64M字节的内存空间,其CPU的地址总线至少应有( D )条。A、20 B、30 C、16 D、26107、对于地址总线为32位的微处理器来说,其直接寻址范围可达( D )。A、64MB B、256MB C、512MB D、4GB108、通常高速缓存是由快速( A )组成。A、SRAM B、DRAM C、EEPROM D、Flash109、CPU在执行指令的过程中,每完成一次对存储器或
24、I/O端口的访问过程,称为( B )。A、时钟周期 B、总线周期 C、总线读周期 D、总线写周期110、某CPU有32条地址线,与之相连的一个I/O芯片的口地址为210H21FH,则该I/O芯片的片选信号至少应由( D )条地址线译码后产生。A、16 B、10 C、4 D、6111、设某一个单元的物理地址是54321H,则正确的逻辑地址表示为( C )A、4321H:50000H B、54320H:1H C、5430H:0021H D、5432H:00001H112、如果一个程序在执行前CS=1000H,IP=2000H,该程序的起始地址是( B ) A、3000H B、12000H C、21
25、000H D、1000H113、如果一个堆栈从地址1250H:0100H开始,SP=0050,则SS的段地址是( B )A、12600H B、1260H C、1265H D、125BH114、若已知X补=11101011B,Y补=01001010B,则X Y 补=( A )A、10100001B B、11011111B C、10100000B D、溢出115、下列描述正确的是( B )。A、汇编语言仅由指令性语句组成 B、汇编语言包括指令性语句和伪指令语句C、指令性语句和伪指令语句的格式是完全相同的 D、指令性语句和伪指令语句需经汇编程序翻译成机器代码后才能执行116、下列指令中不属于逻辑运算
26、指令的是( B)。A、XOR B、CWD C、NOT D、OR117、假定DX=10111001B,CL=3,CF=1,则执行指令SHL DX,CL后,DX的值为( D)。A、005CH B、0017H C、1700H D、05C8H118、下列指令中不会改变指令指针寄存器内容的是( A)。A、MOV B、JMP C、CALL D、RET119、伪指令ENDP告诉汇编程序( B)。A、宏定义结束 B、过程定义结束C、段定义结束 D、过程运行结束120、利用DOS系统功能调用的9号(AH=9)功能,显示一个字符串,其入口参数应为( A)。A、DS:DX=字符串首地址 B、DS:DX=字符串末地址
27、C、CS:DX=字符串首地址 D、CS:121、PC机中,确定硬中断的服务程序入口地址的是( C )。A、主程序中的调用指令 B、主程序中的转移指令C、中断控制器发出的类型码 D、中断控制器中的中断服务寄存器122、8086/8088 CPU的引脚中,接有硬中断信号的引脚有( C )。A、15个 B、8个 C、2个 D、1个123、设8259A当前最高优先级为IR5,如果要使该中断在下一循环中变为最低优先级,则OCW2应设为( C )。A、11100000 B、10100101C、10100000 D、01100101124、欲读取8259A的IMR内容,可( D )。A、先向8259A写入OCW3。然后读8259A的奇地址 B、直接读8259A的偶地址 C、先向8259A写入OCW3。然后读8259A的偶地址 D、直接读8259A的奇地址 125、80486
copyright@ 2008-2022 冰豆网网站版权所有
经营许可证编号:鄂ICP备2022015515号-1