ImageVerifierCode 换一换
格式:DOCX , 页数:17 ,大小:26.83KB ,
资源ID:15923935      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/15923935.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(机组 本章小结和课堂练习DOCWord文件下载.docx)为本站会员(b****6)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

机组 本章小结和课堂练习DOCWord文件下载.docx

1、 A. 二进制编码 B. 十六进制编码 C. BCD编码 D. ASCII编码 2. 机器数中,(C)的0的表示形式是唯一的 A. 原码 B. 反码 C. 补码 D. 移码3. 计算机中的数据采用补码运算目的是(C) A. 提高运算可靠性 B. 提高运算精度 C. 简化机器结构 D. 便于数据的阅读 4. 计算机做加法运算时常常采用双符号位表示法,目的是(B) A. 提高运算精度 B. 判断数据溢出 C. 提高运算速度 D. 方便判断结果的符号5. 若采用双符号位,则发生正溢的特征是双符号位为(B) A. 00 B. 01 C. 10 D. 116. 补码加法运算是指(A)A. 操作数用补码表

2、示,连同符号位一起相加B. 操作数用补码表示,根据符号位决定实际操作C. 将操作数转化为原码后再相加D. 取操作数绝对直接相加,符号位单独处理7. 浮点加减中的对阶的方法是(A) A. 将较小的阶码调整到与较大的阶码相同B. 将较大的阶码调整到与较小的阶码相同C. 将被加数的阶码调整到与加数的阶码相同D. 将加数的阶码调整到与被加数的阶码相同8. 浮点数尾数用补码表示,下列结果为规格化数的是( A ) A. 1.1100 B. 0.0111 C. 1.0001 D. 0.01019. 算术逻辑运算单元74181构成16位的ALU,需要芯片数为( B) A. 2片 B. 4片 C. 8片 D.

3、16片10. 运算器的核心功能部件是(A ) A. ALU B.数据总线 C.状态寄存器 D. 通用寄存器第三章本章小结 存储器是信息存储和交流中心,运行程序时,CPU自动连续地从存储器中取指令并执行指令操作。 计算机每完成一条指令,至少要执行一次访问存储器操作,并把处理结果存储在存储器中。 存储器可按存储介质、存取方式、制造工艺及用途等分类。主存一般采用半导体存储器,容量大、存取速度快、体积小、功耗低、集成度高、价格便宜。 ROM在使用过程中可读取信息但不能重新写入,用来保存固定程序和数据。分掩膜式ROM、一次编程的PROM、通过紫外线照射擦除的EPROM、电可擦写只读存储器E2PROM等。

4、 RAM中信息可读也可写,断电后信息丢失。SRAM芯片包括存储体、读写电路、地址译码电路和控制电路等组成;DRAM 利用电容存储电荷原理来保存信息,为保持电容中电荷不丢失,每隔一定时间须对DRAM刷新。 用存储器芯片构成存储器系统的方法有位扩展法、字扩展法和字位扩展法。 相联存储器是按内容访问的存储器,多体交叉存储器由多个相互独立、容量相同的存储模块构成。 层次化存储系统由CPU寄存器、高速缓冲、主存和辅存构成;Cache是为了弥补CPU与主存在速度上的差异,有直接、全相联和组相联3种地址映象方式。课堂练习题解析一、单项选择题1. 计算机中的存贮器系统是指( D )。 A. RAM存贮器 B.

5、 ROM存贮器 C. 主存贮器 D. 主存贮器和外存贮器2. 下列存储器中,CPU可直接访问的是(A)。 A. 主存储器 B. 磁盘 C. 磁带 D. 光盘3. 存储单元是指( C )。 A. 存放一个二进制信息位的存贮元 B. 存放一个机器字的所有存贮元集合 C. 存放一个字节的所有存贮元集合 D. 存放两个字节的所有存贮元集合4. 半导体存储器SRAM的特点是(C)。A. 在工作过程中,存储内容保持不变B. 在断电后信息仍能维持不变C. 不需动态刷新D. 芯片内部有自动刷新逻辑5. 某SRAM芯片,存储容量为64K16位,该芯片的地址线和数据线条数各为( D )。 A. 64,16 B.

6、16,64 C. 64,8 D. 16,166. 交叉存贮器实质上是一种( B )存贮器,它能( )执行( )独立的读写操作。 A.模块式,串行,多个 B.模块式,并行,多个 C.整体式,串行,多个 D.整体式,并行,一个二、填空题1. 对计算机存储器系统的总体性能要求是 容量大 、 价格低 、 速度快 ;为解决这三方面的矛盾,计算机采用 多级 体系结构。2. 广泛使用的 SRAM 和 DRAM 都是半导体随机存储器。前者速度比后者 快,但 集成度 不如后者高3. 为保证信息的稳定,动态MOS型存储器与静态MOS型存储器相比,其最大特点是存储信息需要不断地 刷新 。4. Cache是 高速缓冲

7、存储器 存储器,是为了解决CPU和主存之间 速度 不匹配而采用的一项重要硬件技术。5. 程序访问的 局部性原理 为Cache的引入提供了理论依据。 第四章 指令按照操作数设置可分隐含操作数指令、单操作数指令、双操作数指令及多操作数指令;按操作数存放位置有立即数、寄存器操作数、存储器操作数等类型。 常用立即数寻址、直接寻址、寄存器寻址、寄存器间接寻址、基址寻址、变址寻址及相对寻址等基本寻址方式。 指令系统功能决定计算机操作性能。指令系统分为数据传送类、算术运算与逻辑运算类、控制转移类、字符串处理类、输入输出类等。 计算机设计者利用已经成熟的微程序技术和飞速发展的VLSI技术,提出当前CPU两种架

8、构RISC和CISC,其区别在于不同的CPU设计理念和方法。 一、选择题1. 指令系统可用多种寻址方法来确定操作数。若操作数直接由指令给出称(B);若操作数地址由指定变址寄存器内容与位移量相加而得到称(D);若操作数地址在给定寄存器中称(C)。 A.直接寻址 B. 立即数寻址 C.寄存器间接寻址 D. 变址寻址 2. 单操作数指令的操作数由(A)提供。A. 指定的寄存器或操作码指定的存储单元B. 地址码指定的存储单元C. 操作码直接指定数据D. 操作码直接指定的存储单元3. 把存储单元A的内容传送到存储单元B,指令执行后存储单元A的内容为(B)。 A. 空白或零,视机器而定 B. 与存储单元B

9、的内容相同 C. 二进制补码 D. 存储单元A的内容与存储单元B的内容之差4. 保存当前正在执行指令的寄存器称(B);保存指令地址的寄存器称(A);算术逻辑运算的结果通常放在(F)中。 A. 程序计数器 B. 指令寄存器 C. 程序状态字 D. 通用寄存器(范围太大) E. 地址寄存器 F. 累加器5. 指令系统中采用不同的寻址方式目的是(C)。 A. 实现存储程序和程序控制 B. 实现直接访问外存 C. 缩短指令长度,扩大寻址空间,提高编程灵活性 D. 提供扩展操作码的可能,降低指令译码难度6. 寄存器间接寻址中,操作数位于(D)。 A. 通用寄存器 B. 程序计数器 C. 堆栈 D. 主存

10、单元7. 取操作数时,下列寻址方式中速度最快的是(C),速度最慢的是(D)。 A.直接寻址 B. 间接寻址 C. 立即数寻址 D. 相对寻址1. 指令格式是指用 二进制代码 表示的结构形式;由 操作码字段和 地址码字段组成。2. 寻找操作数地址的方式称为 寻址方式;指令地址的跟踪采用 程序计数器(PC)来实现。3. 堆栈是一种特殊的 数据存储区;采用 先进后出 原则进行数据存取;按其组成结构可分为 (硬件)寄存器 和 (软件)存储器。4. 在寄存器间接寻址方式中,有效地址存放在 寄存器;操作数存放在 内存。三、判断题1. 内存中指令寻址和数据寻址是交替进行的。( T)速度快2. 采用变址寻址方

11、式的操作数地址位于内存中。(F)操作数在内存中,地址在寄存器3. SP的内容指向当前堆栈存储区数据的个数。(F)SP指向堆栈栈顶位置4. 指令执行时,指令在内存中的地址保存在指令寄存器中。(F)存在程序计数器中5. RISC指令系统的特点是寻址方式种类少,指令功能强。(T) 第五章 CPU具有指令控制、操作控制、时间控制、数据加工等基本功能。 CPU芯片包括运算器、cache、控制器、浮点运算器、存储管理部件等。 CPU中有指令寄存器、程序计数器、地址寄存器、数据缓冲寄存器、通用寄存器、状态条件寄存器。 CPU从存储器取出一条指令并执行的时间称指令周期。划分指令周期是设计操作控制器的重要依据。

12、时序信号产生器提供机器周期所需时序信号。 微程序设计利用软件方法设计操作控制器,具有规整性、灵活性、可维护性等优点。 硬连线控制器基本思想:某一微操作控制信号是指令操作码译码输出、时序信号和状态条件信号的逻辑函数,用门电路、触发器等器件实现。 并行处理技术贯穿于信息加工各个步骤和阶段。有三种形式:时间并行、空间并行、时间并行+空间并行。 流水CPU是以时间并行性为原理构造的处理机,主要问题是资源相关、数据相关和控制相关,需采取相应技术对策,保证流水线畅通而不断流。 RISC机器三个基本要素:一个有限的简单指令集、CPU配备大量的通用寄存器、强调指令流水线的优化。 多媒体CPU带有MMX技术,采

13、用单指令流多数据流的新型结构,特别适合于图像数据处理一、选择题1. 中央处理器CPU是指(D)。A 控制器 B 控制器和主存C 运算器和寄存器D 运算器、控制器、Cache 2. 程序计数器的功能是(C)。A. 存放指令B. 计算程序长度C. 存放下一条机器指令地址D. 存放微指令地址3. 状态寄存器用来存放(D)。A. 算术运算结果B. 逻辑运算结果C. 运算类型D. 算术、逻辑运算及测试指令的状态结果4. 指令周期是指(C)。 A. CPU从主存取出一条指令的时间 B. CPU执行一条指令的时间 C. CPU从主存取出一条指令并加以执行的时间 D.时钟周期时间5. 某寄存器中的数据为指令码,只有CPU的(A)才能识别它。 A. 指令译码器 B. 判断程序 C.微指令 D. 时序信号6. 采用组合逻辑门电路进行硬连线构成的控制器,不包含以下哪个部件(B)。A. 指令寄存器B. 控制存储器C. 时序部件D. 指令译码器7. 在微程序控制器中,机器指令和微指令的关系是(C)。A. 每条机器指令由一条微指令来执行B. 一条微指令由若干条机器指令组成C. 每一条机器指令由一段用微指令组成的微程序来解释执行D. 一段微程序由一条机器指令来执行二、判断题

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1