1、班级:2011级计算机科学与技术本科班实验课程名称:数字逻辑实验日期: 2012年 9月 13 日指导教师及职称:张老师实验成绩:开课时间:2012-2013学年第一学期甘肃政法学院实验管理中心印制实验题目基本门电路逻辑功能的测试小组合作无姓名班级2011级计本学 号201181110100一、实验目的1、验证常用TTL、CMOS基本门电路的逻辑功能。2、验证三态门的逻辑功能。3、掌握基本门电路对应的集成块的使用。二实验环境1、数字实验箱一个2、万用表3、集成电路:(1) 74LS08 一件(2) 74LS32 一件(3) 74LS04 一件(4) 74LS00 一件(5) CD4001 一件
2、(6) 74LS125 一件三、实验内容与步骤(1) 74LS08的测试管脚图如图1-1:图1-1 74LS08管脚图测试结果(表一):1A1B1Y2A2B2Y13A3B3Y4A4B4Y(2) 74LS32的测试管脚图如图1-2:图1-2 74LS32管脚图测试结果(表二):(3) 74LS04的测试管脚图如图1-3:图1-3 74LS04管脚图测试结果(表三):5A5Y6A6Y(4) 74LS00的测试管脚图如图1-4:图1-4 74LS00管脚图测试结果(表四):(5) CD4001的测试管脚图如图1-5:图1-5 CD4001管脚图测试结果(表五):(6) 74LS125的测试管脚图如图
3、1-6:图1-6 74LS125管脚图测试结果(表六):1OE2OE3OE4OE四、实验过程与分析(1) 由表一看出:A、B同时为1时,Y才为1,即Y=AB.所以 74LS08是与门;(2) 由表二看出:A、B中有一个为1时,Y就为1,即Y=A+B.所以74LS32是或门;(3) 由表三看出:Y与A正好相反,即Y=A.所以74LS04是非门;(4) 由表四看出:A、B同时为1时,Y为0,即Y=(AB),所以74LS00是与非门;(5) 由表五看出: A、B同时为0时,Y为1,即Y=(A+B),所以CD4001是或非门;(6) 由表六看出:当1OE为1时,Y都为0,当1OE为0时,Y的结果等于A的结果,所以74LS125是三态门。五、实验总结 将芯片插入试验台时,芯片有豁口的一侧朝左;在试验中一定要注意管脚,插入时先差底下一排的管脚,再插上面一排管脚,管脚不对口时,用镊子轻轻的拨入插口,用力不能大,以免损坏管脚。记得7号管脚接地,14号管脚接VCC