ImageVerifierCode 换一换
格式:DOCX , 页数:36 ,大小:869.34KB ,
资源ID:1517720      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/1517720.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(完整版硬件工程师面试题集含答案很全.docx)为本站会员(b****2)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

完整版硬件工程师面试题集含答案很全.docx

1、完整版硬件工程师面试题集含答案很全硬件工程师面试题集(DSP,嵌入式系统,电子线路,通讯,微电子,半导体)-Real_Yamedei下面是一些基本的数字电路知识问题,请简要回答之。(1)什么是 Setup和Hold 时间?答:Setup/Hold Time用于测试芯片对输入信号和时钟信号之间的时间要求。 建立时间(SetupTime)是指触发器的时钟信号上升沿到来以前, 数据能够保持稳定不变的时间。输入数据信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个 T就是建立时间通常所说的SetupTime。如不满足 Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个 时钟上

2、升沿到来时,数据才能被打入 触发器。保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。如果 Hold Time不够,数据同样不能被打入触发器。(2)什么是竞争与冒险现象?怎样判断?如何消除?答:在组合逻辑电路中, 由于门电路的输入信号经过的通路不尽相同, 所产生的延时也就会不同,从而导致到达该门的时间不一致, 我们把这种现象叫做竞争。 由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。 如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。(3)请画出用 D触发器实现 2倍分频的逻辑电路答:把D

3、触发器的输出端加非门接到 D端即可,如下图所示:OUTPUT*(4)什么是”线与”逻辑,要实现它,在硬件特性上有什么具体要求?答:线与逻辑是两个或多个输出信号相连可以实现与的功能。在硬件上,要用 0C门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏 0C门,应在0C门输出端接一上 拉电阻(线或则是下拉电阻)。(5)什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别?答:同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系电路设计可分类为同步电路设计和异步电路设计。 同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的 “

4、开始”和“完成”信号使之同步。异步电路具有下列优点:无时钟歪斜问题、 低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性。你知道那些常用逻辑电平? TTL与COMS电平可以直接互连吗?答:常用的电平标准, 低速的有 RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、 ECL、ECL、LVPECL 等,高速的有 LVDS、GTL、PGTL、 CML、HSTL、SSTL 等。一般说来,CMOS电平比TTL电平有着更高的噪声容限。 如果不考虑速度 和性能,一般TTL与CMOS器件可以互换。但是需要注意有时候负载效应可能引起电路工作不正常, 因为有些TTL电路需要

5、下一级的输入阻抗作为负载才能 正常工作。(6)请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图 (数据接口、控制接口、锁存器/缓冲器)典型输入设备与微机接口的逻辑示意图如下:2、 你所知道的可编程逻辑器件有哪些?答:ROM(只读存储器)、PLA(可编程逻辑阵列)、FPLA(现场可编程逻辑阵列)、PAL(可编程 阵列逻辑)GAL(通用阵列逻辑),EPLD(可擦除的可编程逻辑器件 )、FPGA(现场可编程门阵 列)、CPLD(复杂可编程逻辑器件)等,其中ROM、FPLA、 PAL、GAL、EPLD是出现较 早的可编程逻辑器件, 而FPGA和CPLD是当今最流行的两类可编程逻辑器件。 FPG

6、A是基于查找表结构的,而 CPLD 是基于 :乘积项结构的。3、 用 VHDL 或 VERILOG、ABLE 描述8位D触发器逻辑4、 请简述用 EDA软件(如PROTEL)进行设计(包括原理图和 PCB图)到调试出样机的整 个过程,在各环节应注意哪些问题?答:完成一个电子电路设计方案的整个过程大致可分: (1)原理图设计(2)PCB设计(3)投板(4)元器件焊接(5)模块化调试(6)整机调试。注意问题如下:(1)原理图设计阶段注意适当加入旁路电容与去耦电容;注意适当加入测试点和 0欧电阻以方便调试时测试用;注意适当加入 0欧电阻、电感和磁珠(专用于抑制 信号线、电源线上的高频噪声和尖峰干扰)

7、以实现抗干扰和阻抗匹配;PCB设计阶段自己设计的元器件封装要特别注意以防止板打出来后元器件无法焊接;FM部分走线要尽量短而粗,电源和地线也要尽可能粗;旁路电容、晶振要尽量靠近芯片对应管脚;注意美观与使用方便;(3) 投板说明自己需要的工艺以及对制板的要求;(4) 元器件焊接防止出现芯片焊错位置,管脚不对应;防止出现虚焊、漏焊、搭焊等;(5) 模块化调试先调试电源模块,然后调试控制模块,然后再调试其它模块;上电时动作要迅速,发现不会出现短路时在彻底接通电源;调试一个模块时适当隔离其它模块 ;各模块的技术指标一定要大于客户的要求;(6)整机调试 如提高灵敏度等问题5、基尔霍夫定理KCL :电路中的

8、任意节点,任意时刻流入该节点的电流等于流出该节点的电流( KVL 同理)6、描述反馈电路的概念,列举他们的应用反馈是将放大器输出信号 (电压或电流 )的一部分或全部,回收到放大器输入端与输入信号进 行比较 (相加或相减 ),并用比较所得的有效输入信号去控制输出,负反馈可以用来稳定输出 信号或者增益, 也可以扩展通频带, 特别适合于自动控制系统。正反馈可以形成振荡, 适合 振荡电路和波形发生电路。7、负反馈种类及其优点 电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈 降低放大器的增益灵敏度, 改变输入电阻和输出电阻, 改善放大器的线性和非线性失真, 有 效地扩展,放大器的通频带,自动调节

9、作用8、放大电路的频率补偿的目的是什么,有哪些方法频率补偿 是为了改变频率特性,减小时钟和相位差,使输入输出频率同步 相位补偿 通常是改善稳定裕度,相位补偿与频率补偿的目标有时是矛盾的 不同的电路或者说不同的元器件对不同频率的放大倍数是不相同的, 如果输入信号不是单一 频率,就会造成 高频放大的倍数大,低频放大的倍数小 ,结果输出的波形就产生了失真 放大电路中频率补偿的目的 :一是改善放大电路的高频特性, 二是克服由于引入负反馈而可 能出现自激振荡现象,使放大器能够稳定工作。在放大电路中, 由于 晶体管结电容的存在常常会使放大电路频率响应的高频段不理想 ,为了 解决这一问题, 常用的方法就是在

10、电路中引入负反馈。 然后, 负反馈的引入又引入了新的问 题,那就是负反馈电路会出现自激振荡现象, 所以为了使放大电路能够正常稳定工作, 必须 对放大电路进行频率补偿。频率补偿的方法可以分为 超前补偿和滞后补偿 ,主要是通过接入一些阻容元件来改变放大电 路的开环增益在高频段的相频特性,目前使用最多的就是锁相环9、有源滤波器和无源滤波器的区别无源滤波器:这种电路主要有无源元件 R、 L 和 C 组成;有源滤波器:集成运放和 R、C 组成,具有不用电感、体积小、重量轻等优点。 集成运放的开环电压增益和输入阻抗均很高, 输出电阻小, 构成有源滤波电路后还具有一定的电压放 大和缓冲作用。但 集成运放带宽

11、有限 ,所以目前的有源滤波电路的工作频率难以做得很高。10、名词解释: SRAM 、 SSRAM 、SDRAM 、压控振荡器 (VCO)SRAM :静态 RAM ;DRAM :动态 RAM ; SSRAM : Synchronous Static Random AccessMemory 同步静态随机访问存储器, 它的一种类型的 SRAM 。 SSRAM 的所有访问都在时 钟的上升 /下降沿启动。地址、数据输入和其它控制信号均与时钟信号相关。这一点与异步 SRAM 不同,异步 SRAM 的访问独立于时 钟,数据输入和输出都由地址 的变化控制。 SDRAM : Synchronous DRAM 同

12、步动态随机存储器。11、名词解释: IRQ 、BIOS 、USB 、 VHDL 、SDR。(1)IRQ :中断请求(2)BIOS :BIOS 是英文 Basic Input Output System 的缩略语,直译过来后中 文名称就是 基 本输入输出系统 。其实,它是一组固化到计算机内主板上一个 ROM 芯片上的程序, 它保 存着计算机最重要的基本输入输出的程序、系统设置 信息、开机后自检程序和系统自启动 程序。 其主要功能是为计算机提供最底层的、 最直接的硬件设置和控制。USB : USB,是英文 Universal Serial BUS (通用串行总线) 的缩写,而其 中文简称为“通串线

13、,是一个外部总线标准,用于规范电脑与外部设备的连接和通讯。 VHDL : VHDL 的英文全写是: VHSIC ( Very High Speed Integrated Circuit ) Hardware Description Language.翻译成中文就是超高速集成电路硬件描述语言。 主要用于描述数字系统的结构、行为、功能和接口。(5)SDR :软件无线电,一种无线电广播通信技术,它基于软件定义的无线通信协议而非通 过硬连线实现。换言之,频带、空中接口协议和功能可通过软件 下载和更新来升级,而不用完全更换硬件。SDR针对构建多模式、多频和多功能无线通信设备的问题提供有效而安 全的解决方

14、案。12、 单片机上电后没有运转,首先要检查什么首先应该确认电源电压是否正常。 用电压表测量接地引脚跟电源引脚之间的电压, 看是否是电源电压,例如常用的 5V。接下来就是检查复位引脚电压 是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。然后 再检查晶振是否起振了,一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“ X10 ”档。另一个办法是测量复位状态下的10 口电平,按住复位键不放,然后测量 10 口 (没接外部上拉的 P0 口除外)的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振。另外还要注意的地方是, 如果使用片内 ROM的话(大部分情况下如此,

15、现在 已经很少有用外部扩 ROM的了 ),一定要将EA引脚拉高,否则会出现程序乱跑的情况。如果系统不稳定的话,有时是因为电 源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个 0.1uF的电容会有所改善。如果电源没有滤波电容的话, 则需要再接一个更大滤波电容,例如 220uF的。遇到系统不稳定时,就可以并上电容试试 (越靠近芯片越好)。13、 最基本的三极管曲线特性答:三极管的曲线特性即指三极管的伏安特性曲线,包括输入特性曲线和输 出特性曲线。输入特性是指三极管输入回路中,加在基极和发射极的电压 VBE与 由它所产生的基极电流IB 之间的关系。输出特性通常是指在一定的基极电流 IB控制下,三极管的集电极与发射极之间的电压 VCE同集电极电流IC的关系图(1)典型输入特性曲线/ew fg 趟止区 VWlC图(3)直、交流负载线,功耗线14、 什么是频率响应,怎么才算是稳定的频率响应,简述改变频率响应曲线的几个方法答:这里仅对放大电路的频率响应进行说明。 在放大电路中,由于电抗元件(如电容、电感线圈等)及晶体管极间电容的存在,当输入信号的频率过低或过高时,放大电路的放大倍数 的数值均会降低,而且还将产生相位超前或之后现象。也就是说,放大电路的放大倍数 (或者称为增益)和输入信号频率是一

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1