ImageVerifierCode 换一换
格式:DOCX , 页数:17 ,大小:399.87KB ,
资源ID:1508953      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/1508953.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(锁相环Simulink仿真模型.docx)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

锁相环Simulink仿真模型.docx

1、锁相环Simulink仿真模型锁相环学习总结通过这段的学习,我对锁相环的一些基本概念、结构构成、工作原理、主要参数以及simulink搭建仿真模型有了较清晰的把握与理解,同时,在仿真中也出现了一些实际问题,下面我将对这段学习中对锁相环的认识和理解、设计思路以及中间所遇到的问题作一下总结:1. 概述锁相环(PLL)是实现两个信号相位同步的自动控制系统,组成锁相环的基本部件有检相器(PD)、环路滤波器(LF)、压控振荡器(VCO),其结构图如下所示:2. 锁相环的基本概念和重要参数指标锁相是相位锁定的简称,表示两个信号之间相位同步。若两正弦信号如下所示:相位同步是指两个信号频率相等,相差为一固定值

2、。当=,两个信号之间的相位差为一固定值,不随时间变化而变化,称两信号相位同步。当,两个信号的相位差,不论是否等于,只要时间有变化,那么相位差就会随时间变化而变化,称此时两信号不同步。若这两个信号分别为锁相环的输入和输出,则此时环路出于失锁状态。当环路工作时,且输入与输出信号频差在捕获带范围之内,通过环路的反馈控制,输出信号的瞬时角频率便由向方向变化,总会有一个时刻使得=,相位差等于0或一个非常小的常数,那么此时称为相位锁定,环路处于锁定状态。若达到锁定状态后,输入信号频率变化,通过环路控制,输出信号也继续变化并向输入信号频率靠近,相位差保持在一个固定的常数之内,则称环路此时为跟踪状态。锁定状态

3、可以认为是静态的相位同步,而跟踪状态则为动态的相位同步。环路从失锁进入到锁定状态称为捕获状态。其他几个环路工作时的重要概念:快捕带:能使环路快捕入锁的最大频差称为环路的快捕带,记为,两倍的快捕带为快捕范围。捕获带:能使环路进入锁定的最大固有频差,用表示,两倍的捕获带为捕获范围。同步带:环路在所定条件下,可缓慢增加固有频差,直到环路失锁,把能够维持环路锁定的最大固有频差成为同步带,用,2为同步范围。三者关系为:在理想二阶环的情况下,在捕获状态下,评价捕获性能的主要指标为、和捕获时间。计算式如下:其中,为自然谐振角频率,后面将介绍在设计环路滤波器时,将与(阻尼系数,由于考虑到不同对多种输入信号的误

4、差响应和输出响应的影响,选取使响应曲线最平稳的最佳值0.707)决定滤波器两个参数的大小,仿真中可通过设定快捕带得到。从这可以看到,不仅与环路参数有关,而且与初始频差有关,固有频差越大,则需捕获时间就越长。在同步状态下,重要的指标有稳态相位误差和,环路锁定后,频差等于0,但稳态相差通常会存在,它反映了环路的跟踪精度,稳态相差越小,跟踪精度越高。理想二阶环条件下,。3. 锁相环的构成及工作原理从锁相环结构图看到,其包括鉴相器、环路滤波器和压控振荡器。3.1. 鉴相器正弦型鉴相器即一乘法器(有些资料后接LPF),用于检测环路输入信号相位与输出信号相位间的相位误差,设输入输出信号分别为:作如下变换:

5、通过鉴相器后得到,为相乘系数,这里为1/2。3.2. 环路滤波器由通过检相器式子看出,检相器输出包含了和频分量和差频分量,通过环路滤波器,由于其具有低通特性,和频分量将被滤除,输出为振荡器的控制信号。记F(p)为环路滤波器的传递函数,则。3.3. 压控振荡器压控振荡器为电压频率变换器,其瞬时频率为当 =0时,=。瞬时相位可以表示为通过以上分析,得到模拟锁相环的相位模型为:相应的数字锁相环的模型为KdF(z)N(z)=Ko/(z-1)则PLL的动态方程为4. 数字锁相环的设计及simulink仿真数字锁相环的设计主要在于环路滤波器和NCO的设计,而鉴相器则为一简单的数字乘法器。下面将主要介绍数字

6、环路滤波器和NCO的设计。4.1. 数字环路滤波器设计在清楚数字环路滤波器的结构后,数字环路滤波器的系数是设计的主要部分,其结构如下图所示(simulink仿真图):传输函数为:由PLL的线性化数字模型得到的传递函数,将N(z)和F(z)代入得到由PLL的线性化模拟模型得到传递函数并代入N(s)及F(s),然后进行双线性变换()得到比较两式得到C1、C2,分别为通常取1,取0.707,可由自己设定的快捕带得到,T为抽样间隔,经计算然后可以求得两参数。4.2. NCO在介绍NCO的设计之前先介绍一下DDS算法。4.2.1. DDS算法NCO一般采用数字相位综合技术(DDS),该技术主要是由时钟驱

7、动读取三角函数表,基于DDS的NCO结构如下图所示:一个N位字长相位累加器的DDS的基本结构图如下所示:以单频信号说明DDS的工作原理,信号为为初始相位(即前述信号的相位初始值)以采样频率对信号进行采样,得到离散相位序列即连续两次采样间的相位增量,控制可控制输出信号的频率。现将正弦函数一周期的相位进行等分,当用N位字长的相位累加器时,最小等分量为,若每次相位增量取,得到的最低频率增量为,若频率控制字为M,则可得到输出信号频率增量为。可以预见,若M越大,则相位累加幅度就越大,输出频率也就向目标频率变化越快,落到锁相环范围内捕获时间也就越小。4.2.2. 设计原理这样就可以清楚地得到NCO的数学模

8、型。设NCO的自由振荡频率为,在相位累加器的字长为N、采样频率为确定的情况下,可确定所用DDS频率控制字的初始值和初始相位分别为和,根据环路工作原理,数字环路滤波器输出的控制电压加到NCO的控制端,来调整输出频率,即当数字环路滤波器输出的数字控制电压为时,相应的频率控制字变化量就为,NCO输出频率和输出相位为:式中,定义为NCO的频率控制增益,单位为rad/(sV)。NCO相当于一相位累加器,即一差分方程,转换到Z域,其传递方程即为。由此,便可以构造其仿真模型,仿真图如下所示。5. 仿真模型及所遇到的问题5.1. 无噪声模型锁相环simulink仿真图如下所示参数设置如表所示:输入信号频率11

9、0e3HZ采样频率300e3HZ2*pi*10e3K02C18.8844e+004C21.3159e+004Simulation time0.002s运行模型后得到输入与输出频谱图比较如下:动态看,NCO输出信号品率将从100e3HZ快速牵引到110e3HZ,但是有杂波存在,而输出与输入有20dB的差别,所以也可接受。和分别的波形波如下:这样可以较清楚看到捕获时间为0.0001s左右,理论计算值为1.1256e-005,还是存在差别,这个问题还有待研究。总体而言,此仿真已起到了数字锁相环仿真的效果,输出信号跟上了输入信号的相位,并有较好的稳定性,入锁之后能够保持同步。为了更好的看到和的入锁稳定

10、过程图,和更好的达到入锁效果,我们必须修改参数来达到预想效果,新参数设置如下:输入信号频率110e3HZ采样频率300e3HZ2*pi*10e3K02*3e3C18.4424e+004/300e3C21.3159e+004/300e3Simulation time0.125s和的波形如下:我们这时可以非常清楚的看到在0.122s时达到稳定,此时锁相环快捕入锁。NCO输出频谱图为:杂波较之前的仿真要轻,所以猜测因为K0的影响。当完全稳定后NCO的输出频谱为:问题:频偏改变与入锁时间是否有关系。5.2. 加入噪声的仿真及其结果其模型图为:分别在信噪比-10dB、0dB、10dB、100dB的情况下

11、进行仿真(四种情况采用改进后的参数设置)。5.2.1. SNR = -10dB在此情况下,环路在极短时间内入锁,但很快又会失锁,NCO输出信号频率非常不稳定,锁相环无法正常工作。5.2.2. SNR = 0dB仿真时间为0.161,和的波形及输入输出信号频谱如下:可以看到,在0.16s的时候,环路入锁,仿真时间变为inf时,将保持稳定。而在-5dB时,在0.065s左右入锁,并保持稳定。5.2.3. SNR = 10dB仿真时间定为0.15s,和的波形及输入输出信号稳定后的频谱如下:在0.15s左右,环路入锁,然后保持稳定。5.2.4. SNR = 100dB此情况相当于无噪声情况,环路很快入锁,锁定时间为0.122,然后将保持稳定。通过实验,当SNR高于10dB时,均在0.122s左右入锁,低于-8dB,锁相环将不能正常工作。在-5dB到5dB之间,环路也将入锁,并保持稳定工作,但无明显规律。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1