ImageVerifierCode 换一换
格式:DOCX , 页数:21 ,大小:356.02KB ,
资源ID:1486997      下载积分:12 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/1486997.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(异常及中断处理讲解.docx)为本站会员(b****3)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

异常及中断处理讲解.docx

1、异常及中断处理讲解一 ARM异常中断处理概述1、中断的概念中断是一个过程,是CPU在执行当前程序的过程中因硬件或软件的原因插入了另一段程序运行的过程。因硬件原因引起的中断过程的出现是不可预测的,即随机的,而软中断是事先安排的。 2、中断源的概念 我们把可以引起中断的信号源称之为中断源。3、中断优先级的概念ARM处理器中有7种类型的异常,按优先级从高到低的排列如下:复位异常(Reset)、数据异常(Data Abort)、快速中断异常(FIQ)、外部中断异常(IRQ)、预取异常(Prefetch Abort)、软件中断(SWI)和未定义指令异常(Undefined instruction) 二

2、ARM体系异常种类下面是ARM的7种异常当异常发生时,处理器会把PC设置为一个特定的存储器地址。这一地址放在被称为向量表(vector table)的特定地址范围内。向量表的入口是一些跳转指令,跳转到专门处理某个异常或中断的子程序。 当异常产生时, ARM core: 拷贝 CPSR 到 SPSR_ 设置适当的 CPSR 位: 改变处理器状态进入 ARM 状态 改变处理器模式进入相应的异常模式 设置中断禁止位禁止相应中断 (如果需要) 保存返回地址到 LR_ 设置 PC 为相应的异常向量返回时, 异常处理需要: 从 SPSR_恢复CPSR 从LR_恢复PC Note:这些操作只能在 ARM 态

3、执行. 当异常发生时,分组寄存器r14和SPSR用于保存处理器状态,操作伪指令如下。 R14_ = return linkSPSR_ = CPSRCPSR40 = exception mode numberCPSR5 = 0 /*进入ARM状态*/If = = reset or FIQ thenCPSR6 = 1 /*屏蔽快速中断FIQ*/CPSR7 = 1 /*屏蔽外部中断IRQ*/PC = exception vector address异常返回时,SPSR内容恢复到CPSR,连接寄存器r14的内容恢复到程序计数器PC。注:cortex-A8系统中支持通过设置CP15的c12寄存器将异常向

4、量表的首地址设置在任意地址。例如:mcr p15, 0, r0, c12, c0, 01复位异常当处理器的复位引脚有效时,系统产生复位异常中断,程序跳转到复位异常中断处理程序处执行。复位异常中断通常用在下面两种情况下。系统上电。系统复位。当复位异常时,系统执行下列伪操作:R14_svc = UNPREDICTABLE valueSPSR_svc = UNPREDICTABLE valueCPSR40 = 0b10011 /*进入特权模式*/CPSR5 = 0 /*处理器进入ARM状态*/CPSR6 = 1 /*禁止快速中断*/CPSR7 = 1 /*禁止外设中断*/If high vector

5、s configured thenPC = 0xffff0000ElsePC = 0x00000000 复位异常中断处理程序的主要功能: 设置异常中断向量表。 初始化数据栈和寄存器。 初始化存储系统,如系统中的MMU等。 初始化关键的I/O设备。 使能中断。 处理器切换到合适的模式。 初始化C变量,跳转到应用程序执行。 2未定义指令异常当ARM处理器执行协处理器指令时,它必须等待一个外部协处理器应答后,才能真正执行这条指令。若协处理器没有相应,则发生未定义指令异常 当未定义异常发生时,系统执行下列的伪操作:r14_und = address of next instruction after

6、the undefined instructionSPSR_und = CPSRCPSR40 = 0b11011 /*进入未定义指令模式*/CPSR5 = 0 /*处理器进入ARM状态*/*CPSR6保持不变*/CPSR7 = 1 /*禁止外设中断*/If high vectors configured then PC = 0xffff0004Else PC = 0x000000043软中断SWI软中断异常发生时,处理器进入特权模式,执行一些特权模式下的操作系统功能。软中断异常发生时,处理器执行下列伪操作。r14_svc = address of next instruction after

7、the SWI instructionSPSR_und = CPSRCPSR40 = 0b10011 /*进入特权模式*/CPSR5 = 0 /*处理器进入ARM状态*/*CPSR6保持不变*/CPSR7 = 1 /*禁止外设中断*/If high vectors configured then PC = 0xffff0008Else PC = 0x00000008 4预取指令异常预取指令异常是由系统存储器报告的。当处理器试图去取一条被标记为预取无效的指令时,发生预取异常。如果系统中不包含MMU时,指令预取异常中断处理程序只是简单地报告错误并退出。若包含MMU,引起异常的指令的物理地址被存储到

8、内存中。预取异常发生时,处理器执行下列伪操作:r14_svc = address of the aborted instruction + 4SPSR_und = CPSRCPSR40 = 0b10111 /*进入特权模式*/CPSR5 = 0 /*处理器进入ARM状态*/*CPSR6保持不变*/CPSR7 = 1 /*禁止外设中断*/If high vectors configured then PC = 0xffff000CElse PC = 0x0000000C5数据访问中止异常数据访问中止异常是由存储器发出数据中止信号,它由存储器访问指令Load/Store产生。当数据访问指令的目标地

9、址不存在或者该地址不允许当前指令访问时,处理器产生数据访问中止异常。当数据访问中止异常发生时,处理器执行下列伪操作。r14_abt = address of the aborted instruction + 8SPSR_abt = CPSRCPSR40 = 0b10111CPSR5 = 0/*CPSR6保持不变*/CPSR7 = 1 /*禁止外设中断*/If high vectors configured then PC = 0xffff000C10Else PC = 0x00000010当数据访问中止异常发生时,寄存器的值将根据以下规则进行修改: 返回地址寄存器r14的值只与发生数据异常的

10、指令地址有关,与PC值无关 如果指令中没有指定基址寄存器回写,则基址寄存器的值不变 如果指令中指定了基址寄存器回写,则寄存器的值和具体芯片的Abort Models有关,由芯片的生产商指定 如果指令只加载一个通用寄存器的值,则通用寄存器的值不变 如果是批量加载指令,则寄存器中的值是不可预知的值 如果指令加载协处理器寄存器的值,则被加载寄存器的值不可预知6外部中断IRQ当处理器的外部中断请求引脚有效,而且CPSR寄存器的I控制位被清除时,处理器产生外部中断IRQ异常。系统中各外部设备通常通过该异常中断请求处理器服务。当外部中断IRQ发生时,处理器执行下列伪操作。r14_irq = address

11、 of next instruction to be executed + 4SPSR_irq = CPSRCPSR40 = 0b10010 /*进入特权模式*/CPSR5 = 0 /*处理器进入ARM状态*/ /*CPSR6保持不变*/CPSR7 = 1 /*禁止外设中断*/If high vectors configured then PC = 0xffff0018Else PC = 0x00000018 7快速中断FIQ当处理器的快速中断请求引脚有效且CPSR寄存器的F控制位被清除时,处理器产生快速中断请求FIQ异常。当快速中断异常发生时,处理器执行下列伪操作。r14_fiq = add

12、ress of next instruction to be executed + 4SPSR_fiq = CPSRCPSR40 = 0b10001 /*进入FIQ模式*/CPSR5 = 0CPSR6 = 1CPSR7 = 1If high vectors configured then PC= 0xffff001cElse PC = 0x0000001c 三 ARM异常的优先级四ARM 处理器模式和异常ARM处理器异常及其对应的模式:每一种异常都会导致内核进入一种特定的模式。也可以通过编程改变CPSR,进入任何一种ARM处理器模式。注:用户模式和系统模式是仅有的不可以通过异常进入的两种模式,

13、也就是说,要进入这两张模式必须通过编程改变CPSR五 ARM 异常响应和处理程序返回1.中断响应的概念中断响应大致可以分为以下几个步骤:1、 保护断点,即保存下一将要执行的指令的地址,就是把这个地址送入堆栈。 Sub lr, lr, #4 Stmfd sp!, r0-r12, lr2、 寻找中断入口,根据不同的中断源所产生的中断,查找不同的入口地址。 Bl c_irq_handler3、 执行中断处理程序。 可以写在main函数中4、 中断返回:执行完中断指令后,就从中断处返回到主程序,继续执行。 Ldmfd sp!, r0-r12, pc2.ARM异常响应流程1.判断处理状态2.向量表跳转指

14、令B的跳转范围为32MB,但很多情况下不能保证所有的异常处理函数都定位在向量的32MB范围内,需要更大范围的跳转,而且由于向量表空间的限制,只能由一条指令完成。具体实现方法有下面两种。(1)MOV PC,imme_value 这种办法将目标地址直接赋值给PC。但这种方法受格式限制不能处理任意立即数。这个立即数由一个8位数值循环右移偶数位得到。(2)LDR PC,PC+offset 把目标地址先存储在某一个合适的地址空间,然后把这个存储器单元的32位数据传送给PC来实现跳转。这种方法对目标地址值没有要求。但是存储目标地址的存储器单元必须在当前指令的4KB空间范围内。注意:在计算指令中引用offset数值的时候,要考虑处理器流水线中指令预取对PC值的影响。3.从异常处理程序中返回1恢复被中断程序的处理器状态PC和CPSR的恢复可以通过一条指令来实现,下面是3个例子。 MOVS PC,LR SUBS PC,LR,4 LDMFD SP!,PC这几条指令是普通的数据处理指令,特殊之处在于它们把程序计数器寄存器PC作为目标寄存器,并且带了特殊的后缀“S”或“”。其中“S”或“”的作用就是使指令在执行时,同时完成从SPSR到CPSR的拷贝,达到

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1