ImageVerifierCode 换一换
格式:DOC , 页数:11 ,大小:99KB ,
资源ID:14566897      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/14566897.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(武汉科技大学嵌入式复习要点文档格式.doc)为本站会员(b****2)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

武汉科技大学嵌入式复习要点文档格式.doc

1、实时操作系统的特点异步的事件响应 切换时间和中断延迟时间确定 优先级中断和调度 抢占式调度 内存锁定 连续文件 同步 实时操作系统是事件驱动的,能对来自外界的作用和信号在限定的时间范围内作出响应。它强调的是实时性、可靠性和灵活性。5、 实时操作系统的优缺点: (1)优点:在嵌入式实时操作系统环境下开发实时应用程序使程序的设计和扩展变得容易,不需要大的改动就可以增加新的功能。通过将应用程序分割成若干独立的任务模块,使应用程序的设计过程大为简化;而且对实时性要求苛刻的事件都得到了快速、可靠的处理。通过有效的系统服务,嵌入式实时操作系统使得系统资源得到更好的利用。 (2)缺点:但是,使用嵌入式实时操

2、作系统还需要额外的ROM/RAM开销,25%的CPU额外负荷,以及内核的费用。 常见的嵌入式操作系统1. uClinux2. Windows CE3. VxWorks4. C/OS-IIRISC是精简指令集计算机的缩写,其目标是设计出在高时钟频率下单周期执行,简单而有效的指令集。ARM内核采用RISC体系结构,因此具有RISC的结构特点:(1) 具有大量的通用存储器;(2) 独特的装载/保存(load-store)结构;(3) 简单的寻址模式;(4) 统一和固定长度的指令格式。ARM7TDMI-S的含义基于ARM体系结构V4版本的低端ARM核,由ARM6发展而来,并能够稳定的在低于5V的电源电

3、压下工作T:支持高密度16位的Thumb指令集;D:支持片上调试;M:支持64位乘法;I:支持EmbededICE观察硬件;S:ARM7TDMI 的可综合(synthesizable)版本(软核),对应用工程师来说其编程模型与ARM7TDMI 一致;常用的ARM处理器系列1. Cortex-M32. Cortex-R43. Cortex-R4F4. Cortex-A85. ARM7 冯诺依曼结构6. ARM9 哈佛结构7. ARM108. ARM119. XScale ARM公司Arm5TE 版内核和指令集字和半字:从偶数地址开始的连续2个字节构成一个半字;以能被4整除的地址开始的连续4个字节

4、构成一个字;ARM指令的长度刚好是一个字,Thumb指令的长度刚好是一个半字。如果一个数据是从偶地址开始的连续存储,那么它就是半字对齐,否则就是非半字对齐;如果一个数据是以能被4整除的地址开始的连续存储,那么它就是字对齐,否则就是非字对齐。流水线RM处理器使用流水线来增加处理器指令流的速度,这样可使几个操作同时进行,并使处理和存储器系统连续操作,能提供0.9MIPS/MHz的指令执行速度pc取指:从寄存器装载一条指令Pc-4译码:识别将要被执行的指令Pc-8执行:处理指令并将结果写回寄存器在第1个周期,PC指向指令1,此时指令1进入三级流水线的取指阶段。在第2个周期,PC指向指令2,此时指令1

5、进入三级流水线的译码阶段,同时取出指令2。在第3个周期,PC指向指令3,此时指令1进入三级流水线的执行阶段,指令2进入译码阶段,取出指令3。在第4个周期,指令1执行完成,指令2和指令3流水线推进一级,同时开始指令4的取指处理。 PC指向0x4008地址,执行ADD指令,所以指令执行的结果为: PC=PC+40x400840x400C。 程序计数器R15(PC)总是指向“正在取指”的指令,而不是指向“正在执行”的指令或“正在译码”的指令。一般来说,人们习惯性约定将“正在执行”的指令作为参考点,则:ARM状态:PC值当前程序执行位置8Thumb状态:PC值当前程序执行位置4 注:ARM状态时,每条

6、指令为4字节长指令集ARM指令集高效快速,具有较低密度,Thumb指令集小巧灵活,保持ARM的大多数性能上的有事,是ARM指令集的子集32位,处理器执行字方式的ARM指令,处理器默认为此状态;16位,处理器执行半字方式的Thumb指令。Cpsr的控制位T=0,处理器处于ARM状态,执行ARM指令,T=1,处理器处于Thumb状态,执行Thumb指令。使用BX指令将ARM内核的操作状态在ARM状态和Thumb状态进行切换。Thumb状态切换到ARM状态代码CODE16LDR R0, =LableBX R0CODE32LableMOV R1, #10LDRR0, =Lable+1CODE16Lab

7、le MOV R1, #12注意:两个状态之间的切换并不影响处理器模式或寄存器内容。模式七个模式,用户,系统,管理,中止,快中断,中断,未定义,管理模式:只有在系统复位和软件中断响应时,才进入此模式何时进入异常模式,具体规定如下:处理器复位之后进入管理模式,操作系统内核通常处于管理模式;当处理器访问存储器失败时,进入数据访问中止模式;当处理器遇到没有定义或不支持的指令时,进入未定义模式;中断模式与快速中断模式分别对ARM处理器2种不同级别的中断作出响应。处理器模式说明备注 用户(usr)正常程序运行的工作模式不能直接从用户模式切换到其它模式特权模式系统(sys)用于支持操作系统的特权任务等与用

8、户模式类似,但具有可以直接切换到其它模式等特权异常模式快中断(fiq)快速中断请求处理只有在FIQ异常响应时,才进入此模式中断(irq)中断请求处理只有在IRQ异常响应时,才进入此模式管理(svc)供操作系统使用的一种保护模式中止(abt)用于虚拟内存和/或存储器保护在ARM7内核中没有多大用处未定义(und)支持软件仿真的硬件协处理器只有在未定义指令异常响应时,才进入此模式在ARM处理器内部共有37个用户可访问的寄存器,分别为31个通用32位寄存器和6个状态寄存器。Cpsr,SPSR_SVC,SPSR_abt,SPSR_und,SPSR_irq,SPSR_fiqARM处理器共有7种不同的处理

9、器模式,每种模式都有一组相应的寄存器组,最多可以18个活动的寄存器。R0和R7为未分组的通用寄存器,可以在任何处理器模式都对应与相同的32为物理寄存器R8-R12有两个分组的物理寄存器,一个用于除FIQ模式之外的所有寄存器,另一个用于FIQ模式R13堆栈指针SP,用于保存待使用的寄存器的内容R14链接指针LR,在结构上有两个功能:当使用BL指令调用子程序时,返回地址将自动存入R14中,子程序结束是,R14复制到PC中即可实现子程序返回当发生异常是,保张异常处理程序不会破坏LR,LR保存异常程序,将异常模处理程序的返回地址保存到LR对应的异常模式寄存器中R15程序计数器,指向正在取值的指令CPS

10、R和SPSR之间的关系当一个特定的异常发生中断时,将的当前值保存到相应异常模式下的SPSR,然后设置CPSR为相应的异常模式从异常中断程序退出并且返回时候,可以通道保存在SPSR中的值来回复CPSRARM内核包含1个CPSR和5个仅供异常处理程序使用的SPSR。CPSR反映当前处理器的状态,其包含:4个条件代码标志(负标志N、零标志Z、进位标志C和溢出标志V );2个中断禁止位(IRQ禁止与FIQ禁止);5个对当前处理器模式进行编码的位(M4:0);1个用于指示当前执行指令的位(ARM指令还是Thumb指令)。程序状态寄存器(CPSR)的格式31负标志N:运算结果的第31位值,记录标志设置操作

11、的结果;30零标志Z:如果标志设置的操作为0,则置位;29进位标志C:记录无符号加法溢出,减法无借位,循环移位;28溢出标志V:记录标志设置操作的有符号溢出。条件代码标志:31-N:负或小于30-Z:零29-C:进位、借位或扩展28-V:溢出控制位:7-控制位I置位时:IRQ中断被禁止6-控制位F置位时:FIQ禁止5-T:状态位T置位时,在Thumb状态下运行,为0时在ARM状态下运行40-M4M0:模式位只要正常的程序流被暂时中止,处理器就进入异常模式。进入异常:1. 将异常处理程序的返回地址保存到相应异常模式下的LR,异常处理程序完成后的返回可通过将LR的值减去偏移量后写入PC;(LR)2

12、. 将CPSR的当前值保存到相应异常模式下的SPSR,异常处理程序完成后的返回可通过保存在SPSR中的值来恢复CPSR;(CPSR-SPSR)3. 设置CPSR为相应的异常模式;(设置为异常模式)4. 设置PC为相应异常处理程序的终端入口向量地址,跳转到相应的异常中断处理程序执行。(异常入口)退出异常:1. 返回到发生异常中断的指令的下一条指令处执行,将LR中的值减去偏移量后移入PC,偏移量根据异常的类型而有所不同;(LR-s - PC)2. 将SPSR的值复制回CPSR;(SPSR-CPSR)3. 在入口处置位的中断禁止控制位清零。(入口处置位的中断禁止控制位清零)地址异常进入时的模式进入时

13、I的状态进入时F的状态0x00000000复位管理禁止0x00000004未定义指令未定义IF0x00000008软件中断异常0x0000000C中止(预取)中止0x00000010中止(数据)0x00000014保留0x00000018IRQ中断0x0000001CFIQ快速中断注:表中的I和F表示不对该位有影响,保留原来的值。复位异常当nRESET信号被拉低时,ARM处理器放弃正在执行的指令,等到nRESET信号再次变高时,处理器执行一下操作:强制M4:0变为b10011,系统进入管理模式;将CPSR中的标志位I和F置位,IRQ与FIQ中断被禁止;将CPSR中的标志位T清零,处理器处于ARM状态;强制PC从地址0x00开始对下一条指令进行取指;返回到ARM状态并恢复执行。ARM存储结构

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1