ImageVerifierCode 换一换
格式:DOCX , 页数:56 ,大小:496.92KB ,
资源ID:12543503      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/12543503.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(基于AT89C51的锁相频率合成器的设计.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

基于AT89C51的锁相频率合成器的设计.docx

1、基于AT89C51的锁相频率合成器的设计摘 要 随着无线电技术的发展,对信号的频率稳定度和准确度要求越来越高,一般振荡器不能满足要求,而高稳定度的晶体振荡器产生的频率往往是单一的或者只能在极小的范围内微调,而且频率通常都不很高。为了解决频率稳定度、准确度和频率高、宽范围可调之间的矛盾,就需要频率合成技术。其技术特点是将一个高稳定度和高精度的标准频率源经过加、减、乘、除的四则运算,产生同样稳定度和精度的大量离散频率。本系统主要分为频率合成模块和单片机模块。单片机模块包含单片机、键盘、LED显示屏,主要控制系统的各种功能,频率的合成及各种参数;频率合成模块包括与单片机连接的并行接口、频率合成器、低

2、通滤波器、压控振荡器。它可在一定范围产生各种离散的频率输出,输出范围为36MHz-38MHz,频率稳定度。本文主要介绍了该系统的组成原理及设计过程,同时也阐述了设计过程中所遇到的问题及解决方案。关键词: 单片机;锁相环;频率合成; 压控振荡;鉴相器 AbstractWith the development of radio technology for signal frequency stability and accuracy for demanding high, the general oscillator can not meet the requirements and the h

3、igh degree of stability arising from the crystal oscillator frequency are often single or only in the context of minimal fine-tuning, but the frequency is usually not very high. To address the frequency stability, accuracy and high frequency, wide scope of powers between the contradictions requires

4、frequency synthetic technology. Their technical characteristics is a high stability frequency source for standard and high-precision through Canada, reduced, by, the mathematical operations, and have the same stability and accuracy for the large number of discrete frequencies. This system is divided

5、 into primarily the frequency synthesizes module and the MCU module. I mainly am responsible for the MCU module and the frequency synthesizes module of the system. The MCU module which includes the MCU, KB and LED display, mainly controls various functions of the system, the frequency synthesizes an

6、d various parameters. The range of output frequency is 36MHz-38MHz. The thesis mainly introduces the constitute principle of the system and the designing process and expatiates design problem met in process and solutions.Key words: MCU ; PLL ; The frequency synthesizes ; VCO ; PD 第一章 绪论11.1锁相环路 11.2

7、 锁相技术发展概况 11.3 锁相技术的特点 11.4 频率合成的方法 21.5 锁相频率合成器 3第二章.锁相环路和锁相合成器42.1 锁相基本原理 42.2 锁相频率合成器的基本原理 7第三章 基于单片机的锁相频率合成器设计9 3.1系统介绍 9 3.2方案的选择 9 3.3锁相环路功能模块电路的设计 11 3.4 单片机模块设计 19第四章 系统功能调试 264.1 压控震荡器的调试 264.2 伟福仿真系统功能 26 4.3锁相环路的调试 29 4.4 输出频率测量及稳定度 29第五章 总结 31附录 系统程序 32致谢 43参考文献 44第一章 绪论1.1 锁相环路 锁相环路(PLL

8、)是一个能够跟踪输入信号相位的闭环自动控制系统,它在无线电技术的各个领域得到了很广泛的应用。锁相环路有其独特的优良性能,它具有载波跟踪特性,作为一个窄带跟踪滤波器,可提取淹没在噪声之中的信号;用高稳定的参考振荡器锁定,可作提供一系列频率高稳定的频率源;可进行高精度的相位与频率测量等等。它具有调制跟踪特性,可制成高性能的调制器和解调器。它具有低门限特性,可大大改善模拟信号和数字信号的解调质量。70年代以来,随着集成电路技术的发展,逐渐出现了集成的环路部件、通用单片集成锁相环路以及多种专用集成锁相环路,锁相环路逐渐变成了一个成本低、使用简便的多功能组件,这就为锁相技术在更广泛的领域应用提供了条件。

9、锁相环是一个相位误差控制系统。它比较输入信号和振荡器输出信号之间的相位差,从而产生误差控制信号来调整振荡器的频率,以达到与输入信号同频同相。所谓全数字锁相环路(DPLL)就是环路部件全部数字化,采用数字鉴相器(DPD)、数字环路滤波器(DLF)、数控振荡器(DCO)构成的锁相环路。本文采用锁相式频率合成的实现方法,实现中必须解决的关键技术问题是减小相位噪声,以满足用户提出的较为苛刻的相位噪声指标。本课题是设计一个由单片机、定时计数器及单片机集成锁相环路组成的可程控频率合成器,所以设计过程会涉及到锁相环路、频率合成器和单片机方面的知识。1.2 锁相技术发展 锁相原理在数学理论方面,早在30年代无

10、线电技术发展的初期就己出现。1930年己建立了同步控制理论的基础。1932年贝尔赛什(Bellescize)第一次公开发表了锁相环路的数学描述,用锁相环路提取相干载波来完成同步检波。到了40年代,电视接收机的同步扫描电路中开始广泛地应用锁相技术,使电视图像的同步性能得到很大改善。进入50年代,随着空间技术的发展,由杰斐(Jaffe)和里希廷(Rechtin)利用锁相环路作为导弹信标的跟踪滤波器获得成功,并首次发表了包含噪声效应的锁相环路线性理论分析的文章,同时解决了锁相环路最佳化设计问题。在60年代,维特比(Viterbi)研究了无噪声锁相环路的非线性理论问题,并发表了“相干通信原理”一书。到

11、70年代林特塞(Lindscy)和查利斯(Charles)进行了有噪声的一阶、二阶及高阶锁相环路的非线性理论分析,并作了大量实验以充实理论分析。锁相环路具有许多优良特性,它可用于频率合成与交换、自动频率调谐、模拟和数字信号的相干解调、AM波信号的同步检波、数字通信中的位同步提取、锁相稳频、锁相倍频与分频、锁相测速与测距、锁相FM (PM)调制与解调、微波锁相频率源及微波锁相功率放大器等。目前,锁相环路的理论研究正日臻完善,应用范围遍及整个电子技术领域。现在锁相环路正向着集成化、数字化、多用途、系列化、高速度、高性能方向迅速发展,且商品化集成锁相环路日益增多,为锁相技术应用提供了广阔前景。1.3

12、 锁相技术的特点锁相环路处于正常工作状态时,有如下基本特点:1.可以实现理想的频率控制。由于锁相环路包含有一个固定积分环节、环路输出无剩余稳态频差存在。 2.良好的窄带载波跟踪特性。当压控振荡器输出频率锁定在输入频率上时,位于信号频率附近的干扰成分将以低频干扰的形式进入环路,而绝大部分干扰会受到环路滤波器的低通特性的抑制,就相当于一个窄带的高频带通滤波器。3.良好的调制跟踪特性。锁相环路中的压控振荡器输出频率可以跟踪输入信号的瞬时变化,表现了良好的调制跟踪性能。 4.门限性能好。锁相环路不像一般的非线性器件那样,门限取决于输入信噪比,而是由环路信噪比决定,较高的环路信噪比可取得较低的门限性能。

13、5.易于集成化。环路集成化与数字化为减小体积、降低成本、增加可靠性、多用途提供了条件。1.4 频率合成的方法实现频率合成的方法很多,总的可分为相干合成和非相干合成两大类。非相干合成就是利用多个独立无关的晶体振荡器作参考频率源来产生所需的频率。相干合成就是由一个高稳定度和准确度的标准信号源产生若干具有同一稳定度和准确度的频率,这些频率与基准频率之间是完全相关的,各输出频率之间也是完全相关的。相干合成按其型式分为三种:直接式频率合成,锁相式频率合成和直接数字式频率合成,这三种不同的频率合成型式既体现了频率合成技术的发展过程,又各有优缺点。直接合成法是最早被采用的频率合成法。它利用倍频(即乘法)、分

14、频(即除法)、混频(即加法和减法)及滤波,从单一参考频率源产生多个所需的输出频率。优点是不同频率间的转换时间很短(100s)和具有很好的频率分辨率;缺点是不能产生大量的输出频率,杂散分量多,对滤波和屏蔽的要求很高,功率相当大。这种方法现在很少使用。 直接数字式频率合成是一种近年发展起来的新的频率合成技术,是从相位的概念出发进行频率合成的。它采用了数字取样技术,将参考信号的频率、相位、幅度等参数转变为一组取样函数,然后直接运算出所需要的频率信号,并把数字量形式的信号通过数/模转换器转换成模拟量形式,在时域中完成频率合成。其主要优点是:转换频率的时间短(可达s级),频率、相位和幅度均可实现程控;缺

15、点是输出信号的频率上限不够高,使其在高频段应用受限。 锁相式频率合成是一种将锁相环原理应用于频率合成的方法。其优点是:由于锁相环相当于一窄带跟踪滤波器,它具有良好的窄带跟踪特性,能很好地选择所需频率的信号,抑制寄生分量,而且避免了大量使用滤波器,有利于集成化和小型化;此外,一个设计良好的LC压控振荡器具有较高的短期频率稳定度,而高精度标准晶体振荡器则具有很好的长期频率稳定度,利用锁相环路把二者的优点结合在一起,就使锁相式频率合成法能够提供长期稳定度和短期稳定度都比较高的信号输出:缺点是频率转换时间比较大,由环路内噪声引起的输出信号相位抖动比较大。1.5 锁相频率合成器当前,随着数字技术的发展及

16、微控制器在电子系统中的广泛应用,在很大程度上改变了传统的设计方法,数字频率合成技术的应用也日益广泛。数字频率合成器应用于通信设备中,使得工作频率的选择变得极为简单而又精确。并且随着大规模集成电路(LSI)技术和单片微机技术的迅速发展,大大促进了数字锁相频率合成器集成化程度的提高和体积的缩小,满足了通信设备的高集成度和超小型化的要求。特别适合某些特殊场合的应用。串行数字锁相频率合成器体现了程序设计和锁相技术的结合。这种合成器从总体结构上看由单片机、锁相环及可编程分频器三部分组成。其中可编程分频器是单片微机与锁相环之间的接口,同时也是组成数字锁相频率合成器的关键部件。随着半导体工艺和集成电路技术的

17、快速发展,出现了许多用于频率合成的大规模集成电路。在这些大规模集成电路中,把频率合成器的主要部件如参考分频器、程序分频器、鉴相器、锁定指示器、甚至微处理器等集成在同一芯片上。再配上参考振荡器、压控振荡器、环路滤波器及高速前置分频器,即可构成完整的频率合成器。这使得频率合成器的成本、体积和功耗都大大下降,简化了设计和生产调试的复杂程度,而可靠性则明显提高。锁相频率合成器高速前置分频器、计数器、鉴相器和控制逻辑组成。高速前置分频器采用吞脉冲分频技术,通过模式选择确定对VCO输出频率10还是11;主计数器M和参考计数器R分别对双模前置分频器输出频率和参考频率进行分频;辅助计数器A用于模式选择控制逻辑

18、;鉴相器产生上下频率控制信号;还具有鉴相频率检测、时钟检测引脚。各计数器的计数值可以通过串行或并行接口编程实现,也可以直接通过连线实现。该芯片具有功耗低、相位噪声低、杂散小、分频频率高、编程灵活方便等优点。主计数器输出频率fp和参考计数器输出频率fc即为鉴相频率,他们和输入频率、参考频率的关系为: fpfin10(M1)A AM1,M0 fcfr(R1) R0 当环路锁定时,应有:fp=fc。设计的频率合成器系统是通过串行口,来自单片机的频率控制字对集成锁相芯片的内部分频器进行设置,将所需频率fo进行10(M1)次分频作为一路鉴相输入,将参考频率fr进行(R1)分频作为另一路鉴相输入,通过鉴相

19、器后得到反映两路鉴相信号误差的输出PD_U 和PD_D-,PD_U和PD_D经过环路滤波器,对噪声和杂散等干扰进行抑制后得到VCO的控制电压,控制 VCO工作,使VCO输出频率锁定在fo(fo10改变单片机控制数据,可以选择不同的波道。第二章 锁相环路和锁相频率合成器的基本原理由于本文采用的频率合成方法是应用锁相环路的间接频率合成, 因此首先要了解锁相环路的基本工作原理和基本构成部分才能进一步的开展下一步的工作。2.1 锁相环基本原理锁相环路是一个相位差自动调节系统,首先给出图 2-1 所示的最基本的锁相环方框图。它包括三个基本部件,压控振荡器(VCO)、鉴相器(PD)和环路滤波器(LF)。

20、图2-1 基本锁相环方框图鉴相器是相位比较装置,所以有时也叫做相位比较器或相敏检波器。它把输出信号u2(t)和参考信号u1(t)的相位进行比较,产生对应于两个信号相位差e的误差电压ud(t)。环路滤波器的作用是滤除误差电压ud(t)中的高频成分和噪声,以保证环路所要求的性能,增加系统的稳定性。压控振荡器受控制电压uc(t)的控制,使压控振荡器的频率向参考信号的频率接近,也就是使差拍频率越来越低,直到消除频率差而锁定。整个锁相环的工作原理,首先假设输入信号u1(t)的角频率1等于0,而0为VCO的中心频率,也即控制电压uc(t)=0时的频率。此时相位差e为零,那么鉴相器输出也为零,环路滤波器输出

21、也必定为零。因此VCO 输出频率必然为其中心频率0。如果输入信号u1(t)的角频率不等于0,那么鉴相器会产生非零输出ud(t),环路滤波器也将产生输出信号uc(t),这将使VCO的中心频率朝着相差e消失的方向变化。现在假设输入信号频率在t0时刻突变,如图 2-2 所示,输入信号的相位则开始偏离输出信号相位,两者之间产生相位差,并随时间而增大。这时,鉴相器产生输出信号ud(t)也随时间而增大,经环路滤波延迟后uc(t)也增大,这就使得VCO的频率提高,相位差减小,经一段时间之后VCO的频率将精确地等于输入信号的频率,其最终相位差将根据所使用的环路滤波器类型可能减小到零或很小的有限值。显然,此时V

22、CO的工作频率2比其中心频率0高。那么,环路滤波器输出uc(t)最终应为uc(t)= /K0,K0是VCO的压控增益。如果输入信号是一个低频调制的调频信号,则环路滤波器输出就是解调出来的低频信号,因此锁相环可用作调频信号解调器。锁相环的一种奇特功能是可以抑制叠加在输入端的噪声,把深埋于噪声中的有用信号检测出来。锁相环的这些功能,就在于它是控制输出信号u2(t)相位的伺服系统。图 2-2输出相位偏移图2.2 锁相频率合成器的基本原理锁相频率合成器是由锁相环路(PLL)构成的,锁相环是一种相位负反馈系统。锁相环实质是个相位误差控制系统。通过比较输入信号和压控振荡器输出信号之间的相位差,从而产生误差

23、控制电压来调整压控振荡器的频率,以达到与输入信号同频。在环路开始工作时,如果输入信号频率与压控振荡器频率不同,则由于两信号之间存在固有的频率差,相位差势必一直在变化,鉴相器输出的误差电压就在一定范围内变化。在这种误差电压的控制下,压控振荡器的频率也在变化。若压控振荡器的频率能够变化到与输入信号频率相等,在满足稳定性条件下就在这个频率上稳定下来。达到稳定后,输入信号和压控振荡器输出信号之间的频差为零,相差不再随时间变化,误差电压为一固定值,环路就进入“锁定”状态。它利用环路的窄带跟踪与同步特性,将鉴相器一端VCO的输出相位与另一端晶振参考的相位保持同步,实现锁定输出频率的功能。同时可得到和参考源

24、相同的频率稳定度。一个典型的锁相频率合成器的原理框图如图 2-3 所示 设晶振的输出频率为fr,VCO的输出频率为f0,则它们满足公式 (2-1)其中R和N分别为参考分频器和主分频器的分频比,在外部设置并行或串行数据控制分频比,就可以产生出所需要的频率信号。用锁相环构成的频率合成器具有频率稳定度高、相位噪声小、电路简单易集成、易编程等特点。图 2-3 锁相环频率合成器的原理框图锁相环是传递相位的闭环系统,只要研究环路的相位数学模型或基本方程就可以获得环路的完整性能。根据图2-3,设i为晶振经R分频器分频之后的相位,o为 VCO 输出相位,为VCO经N分频器分频之后的相位,e为鉴相器的输出相位,

25、环路的基本函数可以表示为(1) 闭环传递函数 (2-2)(2) 开环传递函数 (2-3)其中G(s) = KPDKVCOF(s)/ s 称做前向传递函数,H(s) =1/ N 称做后向传递函数,KPD 为鉴相器的鉴相增益,KVCO为 VCO 的压控灵敏度,F(s)为环路滤波器的传递函数。第三章 锁相频率合成器的设计3.1 锁相频率合成系统的简介本系统由单片机控制、频率合成及压控LC振荡模块组成,系统方框图如图3-1所示,其中频率合成器、压控振荡器产生高稳定度的正弦波形,而单片机部分是用来控制系统的各种功能及频率的可编程程序分频比并输出给数码管显示读数。图 3-1 系统方框图模块说明:(1)单片

26、机模块。包含单片机、键盘、LED显示屏。它的工作原理是根据用户操作信息通过键盘输入数据,然后通过程序使单片机输出相对应的信息到频率合成模块,进而控制系统的各种功能,频率的合成及各种参数,输入的数据还可通过数码显示。(2)频率合成模块。包括与单片机连接的并行接口、频率合成器、低通滤波器、压控振荡器。它的工作原理是用一个高稳定的参考振荡器即晶振作为参考频率fr,然后信号通过集成锁相频率合成模块进行锁定和合成,合成频率又经过低通滤波器进行环路参数调整再输出到压控振荡器,这时的输出频率为Nfr,压控振荡器又反馈信号回该集成锁相频率合成模块,在这过程中加入单片机传输串行码来控制该集成模块的分频比。3.2

27、 方案的选择3.2.1 集成锁相环频率合成器芯片的选择方案一:单片集成锁相环L562。它除了包含有鉴相器(双平衡模拟乘法器)和压控振荡器(射极耦合多谐振荡器)之外,还有三个放大器(A1.A2.A3)限幅器和稳压电路等。因此它的环路性能和通用性能的较好,是属于通用型的集成锁相环。能完成多种功能,但该集成的压控振荡器的频段跨越范围不宽且工作频率最高仅35MHz。方案二:采用串行输入频合器(如MB1504,MC145162),内含参考振荡器、参考分频器、相位检测器、可编程/N计数器及接收串行输入数据所必需的移位寄存器和锁存电路,其优点是工作频率高,占用单片机的外围接口不多,为实现单片机的其它控制节省

28、了硬件资源。但由于采用串行编码,测试起来不直观,而且芯片不易购买。方案三:集成锁相频率合成MC145151-2。该芯片是一块14位并行码输入的单模、单片锁相环频率合成器,片内包括外接晶体的振荡分频器、一个可编程序分频器、一个鉴相器和锁定检测器。参考分频器带有12位计数器,参考分频比通过三个输入端控制的存储及编码。最大可变分频比为16383,最高工作频率为60MHz。该集成配合独立VCO便能满足系统设计的要求。本设计的特点是全面采用数字电路方案,因而工作稳定可靠。利用单片机控制管理,使频率设置和占空比调整等操作可用键盘输入,十分方便。数字频率合成技术使输出频率准确和稳定,频率分辨率为基准频率10

29、Hz或1kHz;由于晶体振荡器具有很好的长期时间稳定性,锁相环具有很好的短期时间稳定性,两者相结合可在设计要求的频率范围100Hz16383kHz内获得近似于晶体振荡器的频率稳定度,这是本方案最重要的特点。另外,电路产生的信号波形很好,其中正弦信号的失真度仅为0.75。对于小型通用信号产生器而言,这是一个比较理想的设计方案。 考虑到实际情况,我们选择了第三个方案即采用MC145151-2。MC145151-2是具有双模分频比预置定频器的锁相环频率合成器集成电路。适用于高频通信设备作频,率合成器用。它具有三种封装形式,以后缀字母加以区别,其中MC145151P-2为28脚双列直插式封装,MC14

30、5151DW-2为28脚双列直插式封装,MC145151DW-2为28脚贴片封装,MC145151FN-2为28脚贴片式环形封装。3.2.2 单片机部分的选择 由于众多单片机里,8051系列单片机结构比较简单,且可以实现多种功能,价格也比较合理,单片机语言也主要是汇编语言,故选择51系列单片机作为系统所用单片机。显示部分:显示部分主要有LED数码管显示和液晶显示。方案一:LED数码管显示:此种显示结构一般,用于各类仪表、仪器、家用电器等的数字显示。方法成熟,无须为驱动显示部分另外编程,而且价格便宜,但是显示的内容有限,另外就是不够美观。方案二:用液晶显示:此种显示结构简单,只须连在单片机中输出的IO口即可,方法也较为成熟,需要为驱动

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1