ImageVerifierCode 换一换
格式:DOCX , 页数:19 ,大小:552.81KB ,
资源ID:1174772      下载积分:12 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/1174772.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(微机原理知识点总结.docx)为本站会员(b****2)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

微机原理知识点总结.docx

1、微机原理知识点总结微机原理复习总结第1章 基本知识计算机中数制BCD码与二进制数11001011B等值压缩型BCD码是11001011B。 F第2章 微型计算机概论 计算机硬件体系基本构造计算机硬件体系构造基本上还是典型冯诺依曼构造,由运算器、控制器、存储器、输入设备和输出设备5个基本某些构成。计算机工作原理1.计算机由运算器、控制器、存储器、输入设备和输出设备5个基本某些构成。2.数据和指令以二进制代码形式不加区别地存储在存储器重,地址码也以二进制形式;计算机自动区别指令和数据。3.编号程序事先存入存储器。微型计算机系统 是以微型计算机为核心,再配以相应外围设备、电源、辅助电路和控制微型计算

2、机工作软件而构成完整计算机系统。微型计算机总线系统数据总线 DB(双向) 、控制总线 CB(双向)、地址总线 AB(单向);8086CPU构造涉及总线接口某些BIU和执行某些EUBIU负责CPU与存储器,,输入/输出设备之间数据传送,涉及取指令、存储器读写、和I/O读写等操作。EU某些负责指令执行。存储器物理地址和逻辑地址物理地址段地址后加4个0(B)偏移地址段地址10(十六进制)偏移地址逻辑段:1). 可开始于任何地方只要满足最低位为0H即可2). 非物理划分3). 两段可以覆盖1、8086为16位CPU,阐明( A ) A. 8086 CPU内有16条数据线 B. 8086 CPU内有16

3、个寄存器 C. 8086 CPU内有16条地址线 D. 8086 CPU内有16条控制线解析:8086有16根数据线,20根地址线;2、指令指针寄存器IP作用是( A ) A. 保存将要执行下一条指令所在位置 B. 保存CPU要访问内存单元地址 C. 保存运算器运算成果内容 D. 保存正在执行一条指令3、8086 CPU中,由逻辑地址形成存储器物理地址办法是( B ) A. 段基址+偏移地址 B. 段基址左移4位+偏移地址 C. 段基址*16H+偏移地址 D. 段基址*10+偏移地址4、8086系统中,若某存储器单元物理地址为2ABCDH,且该存储单元所在段基址为2A12H,则该存储单元偏移地

4、址应为( 0AADH )。 第3章 8086指令系统与寻址方式寻址方式及时寻址 MOV AX,1090H 将1090H送入AX,AH中为10H,AL中为90H寄存器寻址 MOV BX,AX 将AX内容送到BX中直接寻址 指令中给出操作数所在存储单元有效地址,为区别及时数,有效地址用” 括起。例:MOV BX,3000H 将DS段33000H和33001H单元内容送BX(设DS为3000H) 寄存器间接寻址 把内存操作数有效地址存储于寄存器中,指令给出存储地址寄存器名。为 区别寄存器寻址 ,寄存器名 用” 括起。些寄存器可觉得BX、BP、SI和DI。 例: MOV AX ,SI 物理地址=DS*

5、10H+SI或DI或BX 物理地址=SS*10H+BP 寄存器相对寻址 操作数有效地址分为两某些,一某些存于寄存器中,另一某些以偏移量方 式直接在指令中给出。 例: MOV AL ,8BX 物理地址=DS*10H+ BX+偏移量基址变址寻址 操作数有效地址分为两某些,一某些存于基址寄存器中(BX/ BP),另一某些 存于变址寄存器中(SI/DI) 例: MOV AL ,BXDI 物理地址=DS*10H+ BX+DI相对基址变址寻址 操作数有效地址分为两某些,一某些存于基址寄存器中(BX/ BP),一部 分存于变址寄存器中(SI/DI),一某些以偏移量 例:MOV AL ,8BXDI 物理地址=

6、DS*10H+ BX+DI+偏移量PUSH/POP指令格式:PUSH 源操作数/POP 目操作数 v实现功能:完毕对寄存器值保存和恢复v在执行PUSH指令时,堆栈批示器SP自动减2;然后,将一种字以源操作数传送至栈顶。POP指令是将SP指出当前堆栈段栈顶一种操作数,传送到目操作数中,然后,SP自动加2,指向新栈顶。vPUSH指令操作方向是从高地址向低地址,而POP指令操作正好相反v压栈指令 PUSH 执行过程: (SP)(SP)-2 (SP)-1操作数高字节 (SP)-2操作数低字节出栈指令POP执行过程: (SP) 操作数低字节 (SP)+1 操作数高字节 (SP)(SP)+2 按后进先出顺

7、序进行传送,因而,保存内容和恢复内容时,要按照对称顺序执行一系列压入指令和弹出指令.例如: PUSH DS PUSH ES POP ESPOP DSI/O指令IN OUT格式:IN AL/AX,端口 OUT 端口,AL/AX直接寻址:直接给出8位端口地址,可寻址256个端口(0-FFH)间接寻址:16位端口地址由DX指定,可寻址64K个端口(0-FFFFH)IN AX,50H ;将50H、51H两端口值读入AX,50H端口内容读入AL,51H端口内容读AHIN AX, DX 从DX和DX+1 所指两个端口中读取一种字,低地址端口中值读入AL中,高地址端口中值读入AH中OUT 44H,AL 将A

8、L内容输出到地址为44H端口1、下列语句中语法有错误语句是( B ) A. IN AL,DX B. OUT AX,DX C. IN AX,DX D. OUT DX,AL 2、执行PUSH AX指令时将自动完毕( B ) A.SPSP-1,SS:SPAL SPSP-1,SS:SPAH B.SPSP-1,SS:SPAH SPSP-1,SS:SPAL C.SPSP+1,SS:SPAL SPSP+1,SS:SPAH D.SPSP+1,SS:SPAH SPSP+1,SS:SPAL3、MOV AX,BP SI源操作数物理地址是( C ) A. 10H*DS+BP+SI B. 10H*ES+BP+SI C.

9、 10H*SS+BP+SI D. 10H*CS+BP+SI4、操作数在I/O端口时,当端口地址( 255 )时必要先把端口地址放在DX中,进行间接寻址。第4章 汇编语言程序设计程序编辑、汇编及连接过程汇编语言程序普通要通过编辑源程序、汇编(MASM或ASM)、连接(LINK)和调试(DEBUG)这些环节第5章 8086总线操作与时序8086/8088工作模式8086/8088典型时序1、两种工作模式两种组态运用MN/MX*引脚区别MN/MX*接高电平为最小模式MN/MX*接低电平为最大模式两种组态下内部操作并没有区别两种组态构成两种不同规模应用系统最小组态模式构成小规模应用系统 ,8086自身

10、提供所有系统总线信号。最大组态模式构成较大规模应用系统,例如可以接入数值协解决器80878086和总线控制器8288共同形成系统总线信号,在最大工作模式中,总是包括两个以上总线主控设备。2、典型时序 总线周期是指CPU通过总线操作与外部(存储器或I/O端口)进行一次数据互换过程所需要时间。总线周期如:存储器读周期、存储器写周期,I/O读周期、I/O写周期。总线周期普通有4个时钟周期T1,T2,T3,T4构成。指令周期是指一条指令经取指令、译码、读写操作数到执行完毕过程所需要时间。8088基本总线周期需要4个时钟周期4个时钟周期编号为T1、T2、T3和T4总线周期中时钟周期也被称作“T状态” 时

11、钟周期时间长度就是时钟频率倒数当需要延长总线周期时需要插入等待状态Tw3、(1)存储器写总线周期T1状态输出20位存储器地址A19A0IO/M*输出低电平,表达存储器操作;ALE输出正脉冲,表达复用总线输出地址T2状态输出控制信号WR*和数据D7D0T3和Tw状态检测数据传送与否可以完毕T4状态完毕数据传送(2)I/O写总线周期T1状态输出16位I/O地址A15A0IO/M*输出高电平,表达I/O操作;ALE输出正脉冲,表达复用总线输出地址T2状态输出控制信号WR*和数据D7D0T3和Tw状态检测数据传送与否可以完毕T4状态完毕数据传送(3)存储器读总线周期T1状态输出20位存储器地址A19A

12、0IO/M*输出低电平,表达存储器操作;ALE输出正脉冲,表达复用总线输出地址T2状态输出控制信号RD*T3和Tw状态检测数据传送与否可以完毕T4状态前沿读取数据,完毕数据传送(4)I/O读总线周期T1状态输出16位I/O地址A15A0IO/M*输出高电平,表达I/O操作;ALE输出正脉冲,表达复用总线输出地址T2状态输出控制信号RD*T3和Tw状态检测数据传送与否可以完毕T4状态前沿读取数据,完毕数据传送第6章 存储器系统随机存储器RAM(random Access memory) 存储器中信息能读能写,且对存储器中任一单元读或写操作所需要时间基本是同样。断电后,RAM中信息即消失只读存储器

13、ROM(read only memory)顾客在使用时只能读出其中信息,不能修改或写入新信息,断电后,其信息不会消失。主存储器设计字扩展 地址空间扩展。芯片每个单元中字长满足,但单元数不满足扩展原则: 每个芯片地址线、数据线、控制线并联,仅片选端分别引出,以实现每个芯片占据不同地址范畴位扩展 当构成内存存储器芯片字长不大于内存单元字长时,就要进行位扩展,使每个单元字长满 足规定位扩展办法:将每片地址线、控制线并联,数据线分别引出连接至数据总线不同位上 字位扩展: 若已有存储芯片容量为LK,要构成容量为M N存储器,需要芯片数为: (M / L) (N / K)片选信号产生:全译码、某些译码、线

14、性译码。全译码:片选信号由地址线所有不在存储器地址译码产生。(地址唯一)某些译码:片选信号不是由地址中所有不在存储器上地址译码产生。(地址不唯一,一种单元也许有各种地址)线性译码:以不在存储器上高位地址线直接作为存储器芯片片选信号。(地址不唯一)存储容量 是指一块存储芯片上所能存储二进制位数。假设存储芯片存储单元数是M, 一种存储单元所存储信息位数是N,则其存储容量为MN。1、如图是某一8088系统存储器连接图,试拟定其中各芯片地址空间解: (1)27128是ROM ,没有WR,Y0 0选中该片;该片14条地址线,其基本地址00 0000 0000 0000 11 1111 1111 1111;高6位:A19A18 00; A17 1; A16A15 A14000因此27128地址范畴:0010 0000 0000 0000 0000 0010 0011 1111 1111 1111即0H23FFFH解: (2)6264是SRAM,13条地址线,用2片,基本地址0 0000 0000 00001 1111 1111 1111;16264高7位:A130 且Y40有效选中此片,则A16A15 A14100;A19A18 0;A17 1;16264地址范畴:0011

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1