ImageVerifierCode 换一换
格式:DOCX , 页数:113 ,大小:451.47KB ,
资源ID:10899808      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/10899808.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(计算机组成原理期末考试习题及答案.docx)为本站会员(b****8)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

计算机组成原理期末考试习题及答案.docx

1、计算机组成原理期末考试习题及答案计算机组成原理练习题一、 单项选择题1. CPU向应中断的时间是_C 。A. 中断源提出请求; B .取指周期结束;C执行周期结束; D .间址周期结束。2 .下列说法中_C正确的。A. 加法指令的执行周期一定要访存;B. 加法指令的执行周期一定不访存;C. 指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D. 指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。3. 垂直型微指令的特点是_C_。A. 微指令格式垂直表示; B .控制信号经过编码产生;C采用微操作码; D .采用微指令码。4. 基址寻址方式中,操作数的有效地址是 _A_A. 基

2、址寄存器内容加上形式地址(位移量);B. 程序计数器内容加上形式地址;C变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。5. 常用的虚拟存储器寻址系统由 A 两级存储器组成。A. 主存辅存; B. Cache 主存;C. Cache-辅存; D.主存一硬盘。6. CPU!DM访问主存时,让CP处于等待状态,等DM的一批数据访问结束后,恢复工作,这种情况称作 A 。A. 停止CP!访问主存; B周期挪用;C. DM与CP交替访问; D. DMA7. 在运算器中不包含 D_A. 状态寄存器; B数据总线;C. ALU D.地址寄存器。8. 计算机操作的最小单位时间是 A 。A. 时钟周期;

3、 B指令周期;C. CP周期; D.中断周期。9. 用以指定待执行指令所在地址的是 _C 。A. 指令寄存器; B.数据计数器;C.程序计数器; D.累加器。10. 下列描述中_B正确的。A. 控制器能理解、解释并执行所有的指令及存储结果;B. 台计算机包括输入、输出、控制、存储及算逻运算五个单元;C. 所有的数据运算都在CPU勺控制器中完成;D. 以上答案都正确。11. 总线通信中的同步控制是B.A. 只适合于CP控制的方式;B由统一时序控制的方式;C只适合于外围设备控制的方式;D. 只适合于主存。12. 个16KX 32位的存储器,其地址线和数据线的总和是 _B 。A. 48; B. 46

4、; C. 36; D. 32。13. 某计算机字长是16位,它的存储容量是1MB按字编址,它的寻址范围是A 。A. 512K; B. 1M C. 512KB; D. 1MB14. 以下_B 是错误的。A. 中断服务程序可以是操作系统模块;B. 中断向量就是中断服务程序的入口地址;C. 中断向量法可以提高识别中断源的速度;D. 软件查询法和硬件法都能找到中断服务程序的入口地址。15. 浮点数的表示范围和精度取决于 _C_。A. 阶码的位数和尾数的机器数形式;B. 阶码的机器数形式和尾数的位数;C. 阶码的位数和尾数的位数;D. 阶码的机器数形式和尾数的机器数形式。16. 响应中断请求的条件是 _

5、B_。A. 外设提出中断;B. 外设工作完成和系统允许时;C外设工作完成和中断标记触发器为“ 1”时;D. CPU!出中断。17. 以下叙述中_B 错误的。A. 取指令操作是控制器固有的功能,不需要在操作码控制下完成;B. 所有指令的取指令操作都是相同的;C在指令长度相同的情况下,所有指令的取指操作都是相同的;D. 条指令包含取指、分析、执行三个阶段。18. 下列叙述中 A 是错误的。A. 采用微程序控制器的处理器称为微处理器;B. 在微指令编码中,编码效率最低的是直接编码方式;C在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短;D. CMA是控制器中存储地址寄存器。19. 中断向量

6、可提供_C 。A. 被选中设备的地址; B.传送数据的起始地址;C中断服务程序入口地址; D.主程序的断点地址。20. 在中断周期中,将允许中断触发器置“ 0”的操作由 A完成。A. 硬件; B.关中断指令; C.开中断指令; D .软件。21 .冯诺伊曼机工作方式的基本特点是 _B 。A. 多指令流单数据流;B. 按地址访问并顺序执行指令;C. 堆栈操作;D. 存储器按内容选择地址。22. 程序控制类指令的功能是C_。A. 进行主存和CPU之间的数据传送;B. 进行CPU和设备之间的数据传送;C改变程序执行的顺序;D.定是自动加+1。23. 水平型微指令的特点是 A 。A. 一次可以完成多个

7、操作;B. 微指令的操作控制字段不进行编码;C. 微指令的格式简短;D. 微指令的格式较长。24. 存储字长是指B_。A. 存放在一个存储单元中的二进制代码组合;B. 存放在一个存储单元中的二进制代码位数;C存储单元的个数;D.机器指令的位数。25. CP!通过_B 动通道。A. 执行通道命令;B. 执行I/O指令;C. 发出中断请求;D. 程序查询。26. 对有关数据加以分类、统计、分析,这属于计算机在 C面的应用A. 数值计算;B. 辅助设计;C. 数据处理;D. 实时控制。27. 总线中地址线的作用是 _C_。A. 只用于选择存储器单元;B. 由设备向主机提供地址;C. 用于选择指定存储

8、器单元和I/O设备接口电路的地址;D. 即传送地址又传送数据。28. 总线的异步通信方式_A_A. 不采用时钟信号,只采用握手信号;B. 既采用时钟信号,又采用握手信号;C既不采用时钟信号,又不采用握手信号;D.既采用时钟信号,又采用握手信号。29. 存储周期是指_C_。A. 存储器的写入时间;B. 存储器进行连续写操作允许的最短间隔时间;C存储器进行连续读或写操作所允许的最短间隔时间;D.指令执行时间。30. 在程序的执行过程中,Cache与主存的地址映射是由_C 。A. 操作系统来管理的;B. 程序员调度的;C. 由硬件自动完成的;D. 用户软件完成。31. 以下叙述_C正确的。A. 外部

9、设备一旦发出中断请求,便立即得到 CPU勺响应;B. 外部设备一旦发出中断请求,CP应立即响应;c中断方式一般用于处理随机出现的服务请求;D.程序查询用于键盘中断。32 加法器采用先行进位的目的是_C 。A. 优化加法器的结构;B. 节省器材;C. 加速传递进位信号;D. 增强加法器结构。33. 变址寻址方式中,操作数的有效地址是 _C_。A. 基址寄存器内容加上形式地址(位移量);B. 程序计数器内容加上形式地址;C. 变址寄存器内容加上形式地址;D. 寄存器内容加上形式地址。34. 指令寄存器的位数取决于B_。A. 存储器的容量;B. 指令字长;C. 机器字长;D. 存储字长。35. 在控

10、制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于A 0A. 同步控制;B. 异步控制;C联合控制;D.人工控制。36. 下列叙述中_B正确的。A. 控制器产生的所有控制信号称为微指令;B. 微程序控制器比硬连线控制器更加灵活;C微处理器的程序称为微程序;D.指令就是微指令。37. CP中的译码器主要用于_B oA. 地址译码;B. 指令译码;C选择多路数据至ALUD.数据译码。38. 直接寻址的无条件转移指令功能是将指令中的地址码送入 _AA. PC;B. 地址寄存器;C. 累加器;D. ALU039. DM方式的接口电路中有程序中断部件,其作用是 C_oA. 实现数据传送;B.

11、向CPU!出总线使用权;C向CP提出传输结束;D.发中断请求。40. 下列器件中存取速度最快的是 C oA. Cache; B.王存; C.奇存器; D.辅存。41. 直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是_C A. 直接、立即、间接;B. 直接、间接、立即;C. 立即、直接、间接;D. 立即、间接、直接。42. 存放欲执行指令的寄存器是 D 。A. MARB. PC;C. MDRD. IR。43 .在独立请求方式下,若有N个设备,则 _B_。A. 有一个总线请求信号和一个总线响应信号;B. 有Nt总线请求信号和N个总线响应信号;C. 有一个总线请求信号和N个总线响应信号

12、;D. 有N个总线请求信号和一个总线响应信号。44. 下述说法中 _C 正确的。A. 半导体RAM!息可读可写,且断电后仍能保持记忆;B. 半导体RAIMI易失性RAM而静态RA時的存储信息是不易失的;C. 半导体RAMI易失性RAM而静态RAI只有在电源不掉时,所存信息是不易失的。45. DM访问主存时,向CPU发出请求,获得总线使用权时再进行访存, 这种情况 称作B_。A. 停止CP访问主存;B. 周期挪用;C. DM与 CPU交替访问;D. DMA46. 计算机中表示地址时,米用 D oA. 原码;B. 补码;C. 反码;D. 无符号数。47. 采用变址寻址可扩大寻址范围,且 _C oA

13、. 变址寄存器内容由用户确定,在程序执行过程中不可变;B. 变址寄存器内容由操作系统确定,在程序执行过程中可变;C. 变址寄存器内容由用户确定,在程序执行过程中可变;D. 变址寄存器内容由操作系统确定,在程序执行过程不中可变;48. 由编译程序将多条指令组合成一条指令,这种技术称做 C_oA. 超标量技术;B. 超流水线技术;C. 超长指令字技术;D. 超字长。49. 计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用 C制方式。A. 延长机器周期内节拍数的;B. 异步;C. 中央与局部控制相结合的;D. 同步;50 .微程序放在_B_ 。A. 存储器控制器;B. 控制存储器;C

14、. 主存储器;D. Cacheo51. 在CPU勺寄存器中,_B 寸用户是完全透明的。A. 程序计数器;B. 指令寄存器;C. 状态寄存器;D. 通用寄存器。52. 运算器由许多部件组成,其核心部分是 _B 。A. 数据总线;B. 算术逻辑运算单元;C. 累加寄存器;D. 多路开关。53. DM接口 _B_。A. 可以用于主存与主存之间的数据交换;B. 内有中断机制;C. 内有中断机制,可以处理异常情况;D. 内无中断机制54. CP响应中断的时间是_C 。A. 中断源提出请求;B. 取指周期结束;C执行周期结束;D. 间址周期结束。55. 直接寻址的无条件转移指令功能是将指令中的地址码送入

15、_AA. PC;B. 地址寄存器;C. 累加器;D. ALU。56. 三种集中式总线控制中, A 方式对电路故障最敏感。A. 链式查询;B. 计数器定时查询;C独立请求;D.以上都不对。57. 一个16KX 32位的存储器,其地址线和数据线的总和是 _B_A. 48;B. 46;C. 36;D. 32.58. 以下叙述中错误的是 B 。A. 指令周期的第一个操作是取指令;B. 为了进行取指令操作,控制器需要得到相应的指令;C. 取指令操作是控制器自动进行的;D. 指令第一字节含操作码。59. 主存和CPU之间增加高速缓冲存储器的目的是 A 。A. 解决CP和主存之间的速度匹配问题;B. 扩大主

16、存容量;C. 既扩大主存容量,又提高了存取速度;D. 扩大辅存容量。60. 以下叙述 A 是错误的。A. 个更高级的中断请求一定可以中断另一个中断处理程序的执行;B. DM和CPU必、须分时使用总线;C. DM的数据传送不需CP控制;D. DM中有中断机制。61. 一条指令中包含的信息有_C 。A. 操作码、控制码;B. 操作码、向量地址;C. 操作码、地址码。62 .在各种异步通信方式中, C 度最快。A. 全互锁;B. 半互锁;C. 不互锁。63. 一个512KB勺存储器,其地址线和数据线的总和是 _C_。A. 17;B. 19;C. 27。64. 在下列因素中,与Cache的命中率无关的

17、是 C 。A. Cache块的大小;B. Cache的容量;C. 主存的存取时间。65. 在计数器定时查询方式下,若计数从 0开始,则 A _A. 设备号小的优先级高;B. 每个设备使用总线的机会相等;C. 设备号大的优先级高。66. Cache的地址映象中,若主存中的任一块均可映射到 Cache内的任一块的位置 上,称作B_。A. 直接映象;B. 全相联映象;C. 组相联映象。67. 中断服务程序的最后一条指令是_C_。A. 转移指令;B. 出栈指令;C. 中断返回指令。68. 微指令操作控制字段的每一位代表一个控制信号,这种微程序的控制(编码) 方式是_B_。A. 字段直接编码;B. 直接

18、编码;C. 混合编码。69. 在取指令操作之后,程序计数器中存放的是 _C_。A. 当前指令的地址;B. 程序中指令的数量;C. 下一条指令的地址。70. 以下叙述中 A 是正确的。A. RISC机一定采用流水技术;B. 采用流水技术的机器一定是RISC机;C. CISC机一定不采用流水技术。71. 在一地址格式的指令中,下列 是正确的_B 。A. 仅有一个操作数,其地址由指令的地址码提供; B可能有一个操作数,也可能有两个操作数;C. 一定有两个操作数,另一个是隐含的。72. 在浮点机中,判断原码规格化形式的原则是 _B_。A. 尾数的符号位与第一数位不同;B尾数的第一数位为1,数符任意;C

19、尾数的符号位与第一数位相同;D. 阶符与数符不同。73. I/O采用不统一编址时,进行输入输出操作的指令是 _C 。A. 控制指令;B. 访存指令;C. 输入输出指令。74. 设机器字长为64位,存储容量为128MB若按字编址,它的寻址范围是 _B_。A. 16MBB. 16MC. 32M75. _B 址便于处理数组问题。A. 间接寻址;B. 变址寻址;C相对寻址。76. 超标量技术是_B 。A. 缩短原来流水线的处理器周期;B. 在每个时钟周期内同时并发多条指令;C. 把多条能并行操作的指令组合成一条具有多个操作码字段的指令。77 .以下叙述中_B 错误的。A. 取指令操作是控制器固有的功能

20、,不需要在操作码控制下完成;B. 所有指令的取指令操作都是相同的;C在指令长度相同的情况下,所有指令的取指操作都是相同的。78. I/O与主机交换信息的方式中,中断方式的特点是 B_。A. CPU!设备串行工作,传送与主程序串行工作;B. CPU设备并行工作,传送与主程序串行工作;c. CPU设备并行工作,传送与主程序并行工作。79 设寄存器内容为11111111,若它等于+127,则为_D 。A. 原码;B. 补码;C. 反码;D. 移码。80. 设机器数采用补码形式(含I位符号位),若寄存器内容为9BH则对应的十 进制数为 C_。A. -27 ;B. -97 ;C. -101 ;D. 15

21、5。81. 设寄存器内容为80H,若它对应的真值是 -127,贝U该机器数是 。A. 原码;B. 补码;C. 反码;D. 移码。82. 下列叙述中 正确的。A. 程序中断方式中有中断请求,DM方式中没有中断请求;B. 程序中断方式和DM方式中实现数据传送都需中断请求;C程序中断方式和DM方式中都有中断请求,但目的不同;D. DM要等到指令周期结束时才进行周期窃取。83. 设机器数字长为32位,一个容量为16MB勺存储器,CPU按半字寻址,其寻址范围是 。A. 224;B. 223;C. 222;D. 221。84. 在中断接口电路中,向量地址可通过 _B 至CPUA. 地址线;B. 数据线;C

22、控制线;D. 状态线。85. 在程序的执行过程中,Cache与主存的地址映象是由 _D 。A. 程序员调度的;B. 操作系统管理的;C由程序员和操作系统共同协调完成的;D. 硬件自动完成的。86. 总线复用方式可以C_。A.提高总线的传输带宽;B增加总线的功能;C. 减少总线中信号线的数量;D. 提高CU利用率。87. 下列说法中正确的是_C_。A. Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分;B. 主存储器只由易失性的随机读写存储器构成;C单体多字存储器主要解决访存速度的问题;D. Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。88. 在

23、采用增量计数器法的微指令中,下一条微指令的地址 B_。A. 在当前的微指令中;B. 在微指令地址计数器中;C在程序计数器;D. 在 CPUK89. 由于CP内部操作的速度较快,而CP访问一次存储器的时间较长,因此机器 周期通常由_B 确定。A. 指令周期;B. 存取周期;C间址周期;D. 执行周期。90. RISC机器_B_。A. 不一定采用流水技术;B. 定采用流水技术;C. CP配备很少的通用寄存器;D. CP配备很多的通用寄存器。91. 在下列寻址方式中,_B_寻址方式需要先计算,再访问主存。A. 立即;B. 变址;C. 间接;D. 直接。92. 在浮点机中,判断补码规格化形式的原则是

24、C_A. 尾数的第一数位为1,数符任意;B. 尾数的符号位与第一数位相同;C尾数的符号位与第一数位不同;D. 阶符与数符不同。93. I/O采用统一编址时,进行输入输出操作的指令是 _B_。A. 控制指令;B. 访存指令;C. 输入输出指令;D. 程序指令。94 设机器字长为32位,存储容量为16MB若按双字编址,其寻址范围是 B_。A. 8MBB. 2MC. 4MD. 16M。95. C址对于实现程序浮动提供了较好的支持。A. 间接寻址;B. 变址寻址;C相对寻址;D. 直接寻址。96. 超流水线技术是 A 。A. 缩短原来流水线的处理器周期;B. 在每个时钟周期内同时并发多条指令;C. 把

25、多条能并行操作的指令组合成一条具有多个操作码字段的指令;D. 以上都不对。97. 以下叙述中错误的是_B_。A. 指令周期的第一个操作是取指令;B. 为了进行取指令操作,控制器需要得到相应的指令;C. 取指令操作是控制器自动进行的;D. 指令周期的第一个操作是取数据。98. I/O与主主机交换信息的方式中,DM方式的特点是_C_。A. CPU!设备串行工作,传送与主程序串行工作;B. CPU!设备并行工作,传送与主程序串行工作;C. CPU!设备并行工作,传送与主程序并行工作;D. CPU!设备串行工作,传送与主程序并行工作。99. 若9BH表示移码(含1位符号位).其对应的十进制数是 A 。

26、A. 27;B. -27 ;C. -101 ;D. 101。100. 在二地址指令中_C_ 正确的。A. 指令的地址码字段存放的一定是操作数;B. 指令的地址码字段存放的一定是操作数地址;C. 运算结果通常存放在其中一个地址码所提供的地址中;D. 指令的地址码字段存放的一定是操作码。101 .某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的 范围是 C 。A.-127 -127 ;B.-128 /-+128 ;C.-128 /7 +127;D.-128 7 +128。102. 在_C勺计算机系统中,外设可以和主存储器单元统一编址, 因此可以 不使用I/O指令。A. 单总线;B

27、. 双总线;C. 三总线;D. 以上三种总线。103. 某计算机字长是32位,它的存储容量是64KB.按字编址,它的寻址范围是_B_。A. 16KBB. 16K;C. 32K;D. 32KB104. 中断向量可提供_C 。A. 被选中设备的地址;B. 传送数据的起始地址;C中断服务程序入口地址;D. 主程序的断点地址。105. Cache勺地址映象中B比较多的采用“按内容寻址”的相联存储器来实 现。A. 直接映象;B. 全相联映象;C. 组相联映象;D. 以上都有。106. 总线的异步通信方式 A oA. 不采用时钟信号,只采顾手信号;B. 既采用时钟信号,又采用握手信号;C既不采用时钟信号,

28、又不采用握手信号;D. 采用时钟信号,不采用握手信号。107. 在磁盘存储器中,查找时间是 A oA. 使磁头移动到要找的柱面上所需的时间;B. 在磁道上找到要找的扇区所需的时间;C在扇区中找到要找的数据所需的时间。D. 以上都不对。108. 在控制器的控制信号中,相容的信号是 _C勺信号。A. 可以相互替代;B. 可以相继出现;C可以同时出现;D. 不可以同时出现。10.计算机操作的最小单位时间是 A oA. 时钟周期;B. 指令周期;C. CP周期;D. 执行周期。110. CP不包括 A oA. 地址寄存器;B. 指令寄存器IR ;C. 地址译码器;D. 通用寄存器。111. _B 址便于处理数组问题。A. 间接寻址;B. 变址寻址;C相对寻址;D. 立即寻址。112. 设寄存器内容为10000000,若它等于0,则为_D_oA.原码;B. 补码;C. 反码;D. 移码。113. 若一个8比特组成的字符至少需10个比特来传送,这是_B传送方式A. 同步;B. 异步;C. 并联;D. 混合。114. 设机器字长为32位,存储容量为16MB若按双字编址,其寻址范围是_B_0A. 8MBB. 2MC. 4MD. 16M0115. C寻址对于实现程序浮

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1