ImageVerifierCode 换一换
格式:DOCX , 页数:17 ,大小:543.73KB ,
资源ID:10052291      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/10052291.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(数字电子技术练习.docx)为本站会员(b****8)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

数字电子技术练习.docx

1、数字电子技术练习 数字电子技术练习题 1 13AF.2H = 0011 1010 1111.0010 = 1110101111.001B 1111101.11B = 0111 1101.1100 = 7D.CH 2 1011.1010B=(123+121+120+12-1+12-3)D=11.625DDFC.8H =(13162+15161+12160+816-1)D = 3580.5D3 208转换成十六进制数 208D = D0H4 0.625转换成十六进制数 0.625D = 0.1010B = 0.AH5 求十进制数876的BCD码 876D = (1000 0111 0110)842

2、1BCD 876D = 1101101100B=36CH6 (1)对于各种集成电路,使用时一定要在推荐的工作条件范围内,否则将导致性能下降或损坏器件。 (2)数字集成电路中多余的输入端在不改变逻辑关系的前提下可以并联起来使用,也可根据逻辑关系的要求接地或接高电平。TTL电路多余的输入端悬空表示输入为高电平;但CMOS电路,多余的输入端不允许悬空,否则电路将不能正常工作。(3)TTL电路和CMOS电路之间一般不能直接连接,而需利用接口电路进行电平转换或电流变换才可进行连接,使前级器件的输出电平及电流满足后级器件对输入电平及电流的要求,并不得对器件造成损害。7 利用半导体器件的开关特性,可以构成与

3、门、或门、非门、与非门、或非门、与或非门、异或门等各种逻辑门电路,也可以构成在电路结构和特性两方面都别具特色的三态门、OC门、OD门和传输门。随着集成电路技术的飞速发展,分立元件的数字电路已被集成电路所取代。TTL电路的优点是开关速度较高,抗干扰能力较强,带负载的能力也比较强,缺点是功耗较大。 CMOS电路具有制造工艺简单、功耗小、输入阻抗高、集成度高、电源电压范围宽等优点,其主要缺点是工作速度稍低,但随着集成工艺的不断改进,CMOS电路的工作速度已有了大幅度的提高。8 逻辑函数的化简有公式法和图形法等。公式法是利用逻辑代数的公式、定理和规则来对逻辑函数化简,这种方法适用于各种复杂的逻辑函数,

4、但需要熟练地运用公式和定理,且具有一定的运算技巧。图形法就是利用函数的卡诺图来对逻辑函数化简,这种方法简单直观,容易掌握,但变量太多时卡诺图太复杂,图形法已不适用。在对逻辑函数化简时,充分利用随意项可以得到十分简单的结果。9 组合电路的特点:在任何时刻的输出只取决于当时的输入信号,而与电路原来所处的状态无关。实现组合电路的基础是逻辑代数和门电路。 组合电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图等5种方法来描述,它们在本质上是相通的,可以互相转换。组合电路的设计步骤:逻辑图写出逻辑表达式逻辑表达式化简列出真值表逻辑功能描述。 组合电路的设计步骤:列出真值表写出逻辑表达式或画出卡

5、诺图逻辑表达式化简和变换画出逻辑图。 在许多情况下,如果用中、大规模集成电路来实现组合函数,可以取得事半功倍的效果。10 用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。11 分析下图的逻辑功能。12 用数据选择器实现函数:(选用8选1数据选择器74LS151)13 8421 BCD码转换为余3码 解:BCD码+0011=余3码 二进制并行加法/减法器 C0-10时,B0=B,电路执行A+B运算;当C0-11时,B1=B,电路执

6、行AB=A+B运算。14 分析下图的逻辑功能。 15 分析下图的逻辑功能。 16 时序电路的特点是:在任何时刻的输出不仅和输入有关,而且还决定于电路原来的状态。为了记忆电路的状态,时序电路必须包含有存储电路。存储电路通常以触发器为基本单元电路构成。 时序电路可分为同步时序电路和异步时序电路两类。它们的主要区别是,前者的所有触发器受同一时钟脉冲控制,而后者的各触发器则受不同的脉冲源控制。 时序电路的逻辑功能可用逻辑图、状态方程、状态表、卡诺图、状态图和时序图等6种方法来描述,它们在本质上是相通的,可以互相转换。时序电路的分析,就是由逻辑图到状态图的转换;而时序电路的设计,在画出状态图后,其余就是

7、由状态图到逻辑图的转换。17 用74LS163(同步清零同步置数)来构成一个十二进制计数器。 解:(1)写出状态SN-1的二进制代码。SN-1S12-1S111011 (2)求归零逻辑。 (3)画连线图。 17 用74LS161 (异步清零同步置数)来构成一个十二进制计数器。 D0D3可随意处理 D0D3必须都接018 60进制计数器19 64进制计数器20 画出主从 JK 触发器输出端波形图。 一、填空(20分)1. 数制转换: (8F)16 = ( 143 )10= ( 10001111 )2 = ( 217 )8。 (3EC)H = ( 1004 )D,(2003) D = (11111

8、010011)B = ( 3723)O。2. 有一数码10010011,作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD码时,它相当于十进制数 93 。3. 已知某函数,该函数的反函数= 4. 如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数码。5. 在TTL门电路的一个输入端与地之间接一个10K电阻,则相当于在该输入端输入 高 电平;在CMOS门电路的输入端与电源之间接一个1K电阻,相当于在该输入端输入 高 电平。6TTL电路的电源电压为 5 V, CMOS电路的电源电压为 318 V 。7. 74LS138是3线8线译码器,译码为输出低电平有效,若输入为A

9、2A1A0=110时,输出应为 10111111 。 二、1 要实现Y=A+B的逻辑关系,请正确连接多余端。1(b)(a)& (a)多余端接电源或与A或B接在一起 (b)多余端接地或与A或B接在一起2. 写出下图的逻辑表达式。 三、用代数法将下列函数化简为最简与或表达式。(9分)1. ; = B2. = 3 四、用卡诺图法化简函数,写出它们的最简与或表达式。 (9分) 1. ;Y1= 2 约束条件AB+BC=0; Y2= 4. = 五、请根据题图和题表, 完成以下要求: (7分)1. 按表1栏的要求, 图中完善F1F5的逻辑符号,并按图中的逻辑符号将F6F7的 名称填入相应位置;2. 在表2栏

10、中填入各输出端的逻辑表达式;3. 若ABCD = 1001,将各输出值填入表3栏中。 F1 F2 F3 F4 F5 F6 F7 1与非门或非门异或门同或门与或非门OC或OD三态门 2略略略略略略略 31010000六、用四选一数据选择器74LS153设计一个3变量的多数表决电路。 (10分) Y1 C A B 七、用集成二进制译码器74LS138和与非门构成全加器。(10分) 八、请画出题图电路的Q0、Q1的输出波形, 假设初始状态皆为0。 (8分) 九、分析用集成十进制同步可逆计数器CT74LS192组成的下列计数器分别是几进制计数器。CT74LS192的CR为异步清零端(高电平有效),为异

11、步置数控制端(低电平有效),CPU、CPD为加、减计数脉冲输入端(不用端接高电平),和分别为进位和借位输出端。 (8分) (a)为6进制加计数器; (b)为23进制加计数器 (一)概念(20分)1. 对于下图所示波形, A、B为输入,F为输出,反映的逻辑关系是(A)与非关系; (B) 异或关系; (C) 同或关系; (D) 或关系; (E) 无法判断2. 某一逻辑函数真值确定后,下面描述该函数功能的方法中,具有唯一性的是 。(A)逻辑函数的最简与或式 (B) 逻辑函数的最小项之积(C)逻辑函数的最简或与式 (D) 逻辑函数的最大表达式 3CMOS传输门不但可以传送 信号,还可以传送 信号。4在

12、下列逻辑电路中,不是组合逻辑电路的有_。(A) 译码器 (B) 编码器 (C) 全加器 (D) 寄存器5A、B、C、D、E是五个开关,每个开关有两个状态0和1,F为电灯,亮时为逻辑1,灭时为逻辑0。且开关中出现1的个数为奇数时灯亮。若在五个不同的地方控制同一个电灯的灭亮,逻辑函数F的表达式应为_。(A) ABCDE (B) A+B+C+D+E (C) ABCDE (D) ABCDE6下列触发器中没有约束条件的是 。(A)基本R-S触发器 (B)主从R-S触发器(C)同步R-S触发器 (D)边沿D触发器 7两个或非门组成的基本RS触发器,若S=R=0,则触发器的状态应为 。 (A)置0 (B)置1 (C)Qn+1=Qn (D)不定8从功能上讲,常用时序模块有 和 。9在各种寄存器中,存放N位二进制数码需要 个触发器。 二 电路如下图所示, 触发器为主从型J-K触发器, 设初态均为0。试按给定的输入信号波形输出Q1,Q2端的波形。(10分) 三 右图为8选1数据选择器,写出输出F的表达式,化简F,说出电路功能,并用与非门画出电路。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1