4位输入数据的一般数值的比较.docx
《4位输入数据的一般数值的比较.docx》由会员分享,可在线阅读,更多相关《4位输入数据的一般数值的比较.docx(13页珍藏版)》请在冰豆网上搜索。
4位输入数据的一般数值的比较
课程设计报告
课程名称数字逻辑课程设计
课题4位输入数据的一般数值的比较
电路的设计
专业计算机科学与技术
班级计算机1001
学号201003010132
姓名刘丛
指导教师刘洞波陈华光陈多
2011年12月08日
课程设计任务书
课程名称数字逻辑课程设计
课题4位输入数据的一般数值
比较电路的设计
专业班级计算机科学与技术
学生姓名刘丛
学号201003010132
指导老师刘洞波陈华光陈多
审批
任务书下达日期:
2011年12月08日
任务完成日期:
2011年12月17日
湖南工程学院数字逻辑课程设计报告
一、设计内容与设计要求
1.设计内容:
本课程是一门专业实践课程,学生必修的课程。
其目的和作用是使学生能将已学过的数字电子系统设计、VHDL程序设计等知识综合运用于电子系统的设计中,掌握运用VHDL或者VerilogHDL设计电子系统的流程和方法,采用QuartusII等工具独立应该完成1个设计题目的设计、仿真与测试。
加强和培养学生对电子系统的设计能力,培养学生理论联系实际的设计思想,训练学生综合运用数字逻辑课程的理论知识的能力,训练学生应用QuartusII进行实际数字系统设计与验证工作的能力,同时训练学生进行芯片编程和硬件试验的能力。
题目一4线-16线译码器电路设计;
题目二16选1选择器电路设计;
题目三4位输入数据的一般数值比较器电路设计
题目四10线-4线优先编码器的设计
题目五8位全加器的设计
题目六RS触发器的设计;
题目七JK触发器的设计;
题目八D触发器的设计;
题目九十进制同步计数器的设计;
题目十T触发器的设计;
每位同学根据自己学号除以10所得的余数加一,选择相应题号的课题。
湖南工程学院数字逻辑课程设计报告
2.设计要求:
●课程设计报告规范
课程设计报告应包含如下几个部分
1)功能描述
说明设计器件的功能,包括真值表(功能表),函数表达式,逻辑电路图
2)详细设计
按照VHDL语言开发流程写出整个开发的详细过程,可以根据如下步骤适当导出程序,程序界面截图到课程设计报告对应模块。
3)调试分析以及设计体会
a.仿真或程序下载调试(附界面截图)。
b.设计过程中遇到的问题以及解决问题的方法。
c.课程设计过程经验教训、心得体会。
4)书写格式
见附带说明。
5)附录
a.参考书目
b.源程序清单(带注释)
●考核方式
指导老师负责验收程序的运行结果,并结合学生的工作态度、实际动手能力、创新精神和设计报告等进行综合考评,并按优秀、良好、中等、及格和不及格五个等级给出每位同学的课程设计成绩。
具体考核标准包含以下几个部分:
1)平时出勤(占10%)
2)系统需求分析、功能设计、数据结构设计及程序总体结构合理与否(占10%)
湖南工程学院数字逻辑课程设计报告
3)程序能否完整、准确地运行,个人能否独立、熟练地调试程序(占40%)
4)设计报告(占30%)
5)注意:
不得抄袭他人的报告(或给他人抄袭),一旦发现,成绩为零分。
6)独立完成情况(占10%)。
●课程设计验收要求
7)运行所设计的系统。
8)回答有关问题。
9)提交课程设计报告纸质稿。
10)提交源程序或设计报告文档电子稿。
11)依内容的创新程度,完善程序情况及对程序讲解情况打分。
二、进度安排
上机时间:
十五周周五14:
00-18:
00
十六周周二14:
00-18:
00
十六周周五14:
00-18:
00
附带说明:
课程设计报告装订顺序:
封面、任务书、目录、正文、评分、附件(程序清单)。
正文的格式:
一级标题用3号黑体,二级标题用四号宋体加粗,正文用小四号宋体;行距为22。
正文的内容:
一、课题的主要功能;二、详细设计;三、程序调试;四、总结;五、附件(所有程序的原代码,要求对程序写出必要的注释)。
正文总字数要求在5000字以上(不含程序原代码)。
湖南工程学院数字逻辑课程设计报告
详细设计
1)功能描述
1.集成数值比较器74LS85得功能 集成数值比较器74LS85是4位数值比较器,其功能如下:
从功能表可以看出,该比较器的比较原理和两位比较器的比较原理相同。
两个4位数的比较是从A的最高位A3和B的最高位B3进行比较,如果它们不相等,则该位的比较结果可以作为两数的比较结果。
若最高位A3=B3,则再比较次高位A2和B2,余类推。
显然,如果两数相等,那么,比较步骤必须进行到最低位才能得到结果。
2)详细设计
①打开quartus软件;
②新建一个项目,但是这个过程要注意工程名要和项目一样,不然就会导致软件找不到文件而出错。
见下图:
③新建一个vhdl程序编辑文件筐,如
④然后写入你要编写的vhdl程序。
⑤程序写好以后保存一下,然后就要编译看是否有错误。
(警告可以运行程序)
⑥程序编译好以后,我们就要制作一个网表编译框,然后我们要编辑结束时间,做完以后,我们就要插入一个节点,把项目改成所有,然后点一下list,把左边边框里的项目全部拉到右边边框,然后输入波形图,然后编译波形图,见下图:
⑦编译好波形图以后,我们就可以观察波形的输出结果了,看是否符合理想的结果。
见下图:
⑧符合理想结果以后,我们就可以来定义引脚,定义好引脚以后,我们就要下载程序到芯片上。
具体操作:
点Tools/programmer就会出来一个文件编译框,然后把那个全选那个选择框全选,如:
然后再添加硬件,见下图:
添加好硬件好以后,我们就可以把程序下载到硬件上(注意:
我们应该先连接电脑和仪器数据线,然后再插上电源)见下图:
点上面图中的那个start按键,就可以把程序下载到芯片上。
⑨做好以后,我们就可以在仪器上通过开关来控制输入,观察输出,如果结果和我们预想的一致,我们的实验就成功了。
⑩实验成功以后,我们就可以写实验报告了
3)调试分析以及设计体会
a.仿真或程序下载调试(附界面截图)。
(见详细设计)
b.设计过程中遇到的问题以及解决问题的方法。
⑴第一个错误就是工程名和项目名不一样,导致的错误就是每次调试程序都会出现3个错误。
后经过老师的指导,才使我改正错误。
这个老师上课的时候特别强调的,但是一旦自己动手做就又把老师的话,丢在脑后了。
⑵因为我们没有学习vhdl这门课程,导致我们不会自己编写程序,所以我们就只能自己在网上找程序,但是网上的程序质量有很大的差别。
有很多的错误,并且问题是我们自己还不知道怎么去把错误改正。
经过老师指导,我才把程序改正。
但是还是不理解那个语法。
⑶就是对这个程序的不熟悉,老是弄错了顺序,导致程序错误。
c.课程设计过程经验教训、心得体会。
通过这次课程设计,加强了我们动手、思考和解决问题的能力。
在这个设计课程开始的时候,我感到很迷茫,不知道该怎么去做这个课程设计。
不知道该怎么去开使这个课程设计。
最后再看了很多次的课程设计计划书之后终于做了4位数值比较器这个课题。
这个课题老师在上课的时候也有讲过。
当时听起来感觉害死十分的简单。
当我开始这个课题的时候,我有发现了我对这个4位数比较器了解的太少了。
在这个课程设计的过程中,我查阅了大量的资料,询问了同学老多问题,才把这个课题了解的比较清楚。
为了使这个课题更加的增加深度,我开始时设想每个门可以用到二极管、CMOS和TTL这几种开关组成的门开关来进行应用。
我又看了很多关于门得资料,对于门电路的理解更加更入。
我有感觉到设计电路时总会出现问题.。
开始时,对一位数比较器理解的比较深入,并且成功了,但在计设时总是忘记把少连或者多练一些线路,得开始的设计都以失败而告终。
这样的情况浪费了我的很多时间。
通过这次课程设计我深得做课程设计同时也是对课本知识的巩固和加强,由于课本上的知识太多,平时课间的学习并不能很好的理解和运用各个元件的功能,而且考试内容有限,所以在这次课程设计过程中,我们了解了很多元件的功能,并且对于其在电路中的使用有了更多的认识。
平时看课本时,有时问题老是弄不懂,做完课程设计,那些问题就迎刃而解了。
而且还可以记住很多东西。
比如一些芯片的功能,平时看课本,这次看了,下次就忘了,通过动手实践让我们对各个元件映象深刻。
认识来源于实践,实践是认识的动力和最终目的,实践是检验真理的唯一标准。
所以这个期末测试之后的课程设计对我们的作用是非常大的。
经过一个星期的课程设计实习,使得我们经历过了坎坷的路程,其中的经历一言难尽。
在这期间我曾经认为课程设计是比较简单的,从开始的满是激情,经过了一度忙乱,到最后的汗水背后的复杂心情,这期间的点点滴滴令我十分难忘,回味无穷。
我感觉到这才是比较真是,充满活力的生活。
生活就是这样,只有付出辛劳的汗水才能得到相应的收获,汗水预示着结果也见证着收获。
劳动是人类生存生活永恒不变的话题。
充满劳动的人生才更具有意义,才更加的美好。
我忍艰苦奋斗这个词非常的适用于我们的这各课程设计,苦中作乐更是体现了他的精髓。
我们全体的学生都在课程设计中留下辛勤的汗水。
都在为了自己的课程设计更加的完美而不断地查阅资料,不断地改进自己的方案。
我们同学之间也在不断地相互帮助,使得我们之间的感情更加的好,更加的想一个大家庭里的兄弟姐妹。
我们一起讨论问题一起又说有笑,人与人之间的距离更近了。
当我们看到自己的成果时,心里十分的激动,十分的兴奋,也明白了很多的道理。
我认为有些事情即使再难,再枯燥只要我们尽自己最大的努力也能完成的很好。
我们要挑战自己的懒惰心理,执着的坚持下去才能使得我们的工作做得更加的出色。
“世上无难事,只要肯登攀”做任何事都是如此。
在设计的过程中遇到问题,可以说得是艰难险阻,这毕竟这是第一次接触这些东西,难免会遇到过各种各样的问题,同时在设计的过程中发现了自己的不足之处,对以前所学过的知识理解得不够深刻,掌握得不够牢固。
同时,对给过我帮助的所有同学和各位指导老师再次表示忠心的感谢!
此次课程设计,学到了很多课堂上学不到的东西,像独立的思考解决问题和怎样向他人学习,这些都使我都受益非浅。
在此,感谢刘老师的细心指导,同样谢谢其他各组同学的无私帮助
源代码:
libraryieee;
useieee.std_logic_1164.all;
useieee.std_logic_unsigned.all;
entitytrigger_dis
port(clk,d,sreset:
instd_logic;--同步复位端sreset
q,qf:
outstd_logic);
endentity;
architectureartoftrigger_dis
begin
process(clk,d,sreset)
begin
ifclk'eventandclk='1'then
ifsreset='1'thenq<='0';qf<='1';
elseq<=d;qf<=not(d);
endif;
endif;
endprocess;
endarchitectureart;
计算机与通信学院课程设计评分表
课题名称:
项目
评价
设计方案的合理性与创造性
设计与调试结果
设计说明书的质量
答辩陈述与回答问题情况
课程设计周表现情况
综合成绩
教师签名:
日期: