组成原理参考复习.docx

上传人:b****6 文档编号:8257267 上传时间:2023-01-30 格式:DOCX 页数:16 大小:59.03KB
下载 相关 举报
组成原理参考复习.docx_第1页
第1页 / 共16页
组成原理参考复习.docx_第2页
第2页 / 共16页
组成原理参考复习.docx_第3页
第3页 / 共16页
组成原理参考复习.docx_第4页
第4页 / 共16页
组成原理参考复习.docx_第5页
第5页 / 共16页
点击查看更多>>
下载资源
资源描述

组成原理参考复习.docx

《组成原理参考复习.docx》由会员分享,可在线阅读,更多相关《组成原理参考复习.docx(16页珍藏版)》请在冰豆网上搜索。

组成原理参考复习.docx

组成原理参考复习

第一章计算机系统概述

1.目前的计算机中,代码形式是______。

A.指令以二进制形式存放,数据以十进制形式存放

B.指令以十进制形式存放,数据以二进制形式存放

C.指令和数据都以二进制形式存放

D.指令和数据都以十进制形式存放

2.完整的计算机系统应包括______。

A.运算器、存储器、控制器

B.外部设备和主机

C.主机和实用程序

D.配套的硬件设备和软件系统

3.目前我们所说的个人台式商用机属于______。

A.巨型机B.中型机C.小型机D.微型机

4.Intel80486是32位微处理器,Pentium是______位微处理器。

A.16    B.32    C.48    D.64

5.下列______属于应用软件。

A.操作系统B.编译系统C.连接程序D.文本处理

6.目前的计算机,从原理上讲______。

A.指令以二进制形式存放,数据以十进制形式存放

B.指令以十进制形式存放,数据以二进制形式存放

C.指令和数据都以二进制形式存放

D.指令和数据都以十进制形式存放

7.计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是______。

A.巴贝奇B.冯.诺依曼C.帕斯卡D.贝尔

8.通常划分计算机发展时代是以()为标准

A.所用的电子器件B.运算速度

C.计算机结构D.所有语言

9.到目前为止,计算机中所有的信息任以二进制方式表示的理由是()

A.节约原件B.运算速度快

C.由物理器件的性能决定D.信息处理方便

10.冯.诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是()

A.指令操作码的译码结果B.指令和数据的寻址方式

C.指令周期的不同阶段D.指令和数据所在的存储单元

11.计算机系统层次结构通常分为微程序机器层、机器语言层、操作系统层、汇编语言机器层和高级语言机器层。

层次之间的依存关系为()

A.上下层都无关

B.上一层实现对下一层的功能扩展,而下一层与上一层无关

C.上一层实现对下一层的功能扩展,而下一层是实现上一层的基础

D.上一层与下一层无关,而下一层是实现上一层的基础

12.指令流通常是()

A.从主存流向控制器

B.从控制器流向主存

C.从控制器流向控制器

D.从主存流向主存

13.以下叙述中正确的是()

A.寄存器的设置对汇编语言程序是透明的

B.实际应用程序的预测结果能够全面代表计算机的性能

C.系列机的基本特征是指令系统向后兼容

D.软件和硬件在逻辑功能上是等价的

14.存储A.______并按B.______顺序执行,这是冯•诺依曼型计算机的工作原理。

15.有一台40MHz的处理器执行标准测试程序,它包含的混合指令数和响应所需的时钟周期见表1-1.求有效的CPI、MIPS速率和程序的执行时间(I为程序执行的条数)

指令类型

CPI

指令混合比

算术和逻辑

1

60%

高速缓存命中的访存

2

18%

转移

4

12%

高速缓存失败的访存

8

10%

16.两台计算机A和B采用不同主频的CPU,而片内逻辑电路相同。

(1)若A机的主频为8MHz,B机为12MHz,则两机的CPU时钟周期各为多少?

(2)如果A机的平均指令执行速度为0.4MIPS,那么A机的平均指令执行时间是多少?

(3)B机的平均指令执行速度MIPS是多少?

第二章数据的表示和运算

1.算术右移指令执行的操作是______。

A.符号位填0,并顺次右移1位,最低位移至进位标志位

B.符号位不变,并顺次右移1位,最低位移至进位标志位

C.进位标志位移至符号位,顺次右移1位,最低位移至进位标志位

D.符号位填1,并顺次右移1位,最低位移至进位标志位

2.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。

A.-215─215-1B.-215-1─215-1C.-215+1─215D.-215─215

3.设寄存器位数为8位,机器数采用补码形式(一位符号位),对应于十进制数-27,寄存器内为______。

A.(27)16B.(9B)16C.(E5)16D.(5A)16

4.机器数______中,零的表示形式是唯一的。

A.原码B.补码

C.移码D.反码

5.已知X<0且[X]原=X0.X1X2…Xn,则[X]补可通过______求得。

A.各位求反,末位加1B.求补C.除X0外求补D.[X]反-1

6.设[X]补=1.x1x2x3x4,当满足______时,X>-1/2成立。

A.x1必须为1,x2x3x4至少有一个为1B.x1必须为1,x2x3x4任意

C.x1必须为0,x2x3x4至少有一个为1D.x1必须为0,x2x3x4任意

7.(2000)10化成十六进制数是______。

A.(7CD)16B。

(7D0)16C。

(7E0)16D。

(7FO)16

8.用32位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是______。

A.0≤│N|≤1-2-32B.0≤│N|≤1-2-31

C.0≤│N|≤1-2-30D.0≤│N|≤1-2-29

9.下列数中最小的数为______。

A.(101001)2B.(52)8

C.(101001)BCDD.(233)16

10.下列数中最大的数是______。

A.(10011001)2B。

(227)8C。

(98)16D。

(152)10

11.______表示法主要用于表示浮点数中的阶码。

A.原码B.补码C.反码D.移码

12.在小型或微型计算机里,普遍采用的字符编码是______。

A.BCD码B.16进制C.格雷码D.ASCⅡ码

13.下列有关运算器的描述中,______是正确的。

A.只做算术运算,不做逻辑运算B.只做加法

C.能暂时存放运算结果D.既做算术运算,又做逻辑运算

14、用1位奇偶效验能检测出1位主存错误的百分比为()

A.0%B.100%C.50%D.无法计算

15.在CRC中,接收端检测出某一位数据错误后,纠正的方法是()

A.请求重发B.删除数据C.通过余数值自行纠正D.以上均可

16.“春”字的机内码为B4BAH,由此可以推算他在GB2312-80国家标准中所在的区号是()

A.19区B.20区C.3区D.35区

17.在大量数据传送中常用且有效的检验法是()

A.海明码B.偶校验C.奇校验D.CRC校验

18、如果某单精度浮点数、某原码、某补码、某移码的32位机器数均为0xF0000000。

这些数从大到小的顺序是()。

A.浮原补移B.浮移补原

C.移原补浮D.移补原浮

19.计算机在进行浮点数的加减运算之前先进行对阶操作,若x的阶码大于y的阶码,则应将()。

A.x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术左移

B.x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术右移

C.y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术左移

D.y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术右移

20.移码表示法主要用于表示浮点数的A.______码,以利于比较两个B.______数的大小和进行C.______操作。

21.按IEEE754标准,一个浮点数由A.______、B.______、C.______三个域组成。

22.汉字的A.______、B.______、C.______是计算机用于汉字输入、内部处理、输出三种不同用途的编码。

23.运算器的两个主要功能是:

A.______,B.______。

24.一个定点数由A.______和B.______两部分组成。

25.已知:

X=0.1011,Y=-0.0101,求[X/2]补,[X/4]补[-X]补及[Y/2]补,[Y/4]补[-Y]补

以及CRC、海明码、原码1位乘法、补码一位乘法的求解

第三章存储系统的层次结构

1.计算机的存储器系统是指______。

A.RAM存储器B.ROM存储器C.主存储器D.主存储器和外存储器

2.常用的虚拟存储系统由______两级存储器组成。

A.主存—辅存B.快存—主存C.快存—辅存D.通用寄存器—主存

3.某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是______。

A.0─4MBB.0─2MBC.0─2MD.0─1M

4.存储器是计算机系统中的记忆设备,它主要用来______。

A.存放数据B.存放程序

C.存放数据和程序D.存放微程序

5.某计算机的字长16位,它的存储容量是64K,若按字编址,那么它的寻址范围是

______。

A.0~64KB.0~32K

C.0~64KBD.0~32KB

6.双端口存储器所以能高速进行读写,是因为采用______。

A.高速芯片B.两套相互独立的读写电路C.流水技术D.新型器件

7.一个256KB的DRAM芯片,其地址线和数据线总和为

A.16B.18C.26D.30

8.EPROM是指______。

A.读写存储器B.只读存储器

C.可编程的只读存储器D.光擦除可编程的只读存储器

9.在主存和CPU之间增加cache存储器的目的是______。

A.增加内存容量B.提高内存可靠性

C.解决CPU和主存之间的速度匹配问题D.增加内存容量,同时加快存取速度

10.某单片机的系统程序,不允许用户在执行时改变,则可以选用______作为存储芯片。

A.SRAMB.闪速存储器C.cacheD.辅助存储器

11.下列各类存储器中,不采用随机存取方式的是()。

A.EPROMB.CD-ROMC.DRAMD.SRAM

12.主存储器速度的表示中,存取时间(Ta)和存取周期(Tc)的关系表述正确的是()。

A.Ta>TcB.Ta

D.Ta>Tc或者Ta

13.若某存储器存储周期为250ns,每次读出16位,则该存储器的数据传输率是()。

A.4*106B/sB.4MB/sC.8*106B/sD.8MB/s

14.某一SRAM芯片,其容量为1024*8位,除电源和接地线外,该芯片的引脚的最小数目为()。

A.21B.22C.23D.24

15.DRAM的刷新是以()为单位的。

A.存储单元B.行C.列D.存储字

16.下列有关RAM和ROM的叙述中,正确的是()。

Ⅰ.RAM是易失性存储器,ROM是非易失型存储器

Ⅱ.RAM和ROM都是采用随机存取的方式进行信息访问

Ⅲ.RAM和ROM都可用做Cache

Ⅳ.RAM和ROM都需要刷新

A.仅Ⅰ和ⅡB.仅Ⅱ和Ⅲ

C.仅Ⅰ和Ⅱ和ⅢD.仅Ⅱ和Ⅲ和Ⅳ

17.在存储器芯片中,地址译码采用双译码方式是为了()。

A.扩大寻址范围B.减少存储单元数目

C.增加存储单元数目D.减少存储单元选通线数目

18.下列关于闪存(FlashMemory)的叙述中,错误的是()。

A.信息可读可写,并且读、写速度一样

B.存储元由MOS管组成,是一种半导体存储器

C.掉电后信息不丢失,是一种非易失性存储器

D.采用随机访问方式,可替代计算机外部存储器

19.某计算机存储器按字节编址,主存地址空间大小为64MB,现用4M*8位的RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是()。

A.22位B.23位C.25位D.26位

20.若内存地址区间为4000H~43FFH,每个存储单元可存储16位二进制数,该内存区域用4片存储器芯片构成,则构成该内存所用的存储器芯片的容量是()。

A.512*16bitB.256*8bitC.256*16bitD.1024*8bit

21.假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是()。

A.5%B.9.5%C.50%D.95%

22.闪速存储器能提供高性能、低功耗、高可靠性以及A.______能力,因此作为B.______用于便携式电脑中。

23.主存储器的性能指标主要是A.______、B.______、存储周期和存储器带宽。

24.CPU能直接访问A.______和B.______,但不能直接访问磁盘和光盘。

25.广泛使用的A.______和B.______都是半导体随机读写存储器,它们共同的缺点是C.______。

26.什么是闪速存储器?

它有哪些特点?

27.存储器容量为32字,字长64位,模块数m=8,用交叉方式进行组织。

存储周期T=200ns,数据总线宽度为64位,总线传输周期τ=50ns。

问该存储器的带宽是多少?

28.有一个1024K×32位的存储器,由128K×8位的DRAM构成。

问:

(1)总共需要多少DRAM芯片

(2)采用异步刷新,如果单元刷新间隔不超过8ms,则刷新信号周期是多少?

29.提高存储器速度可采用哪些措施,请说出至少五种措施。

30.用16k×8位的SRAM芯片构成64K×16位的存储器,要求画出该存储器的组成逻辑框图。

31.用64K*1位的DRAM芯片构成256k*8位的存储器,假定芯片内部只有一个位平面。

回大如下问题:

(1)计算所需芯片数

(2)采用异步刷新方式,如每单元刷新间隔不超过2ms,则刷新信号周期是多少?

(3)如采用集中刷新方式,存储器刷新一次需要用多少读/写周期?

 

第四章指令系统

1.用于对某个存储器中操作数的寻址方式称为______寻址。

A.直接B.间接

C.寄存器直接D.寄存器间接

2.程序控制类指令的功能______。

A.进行算术运算和逻辑运算

B.进行主存和CPU之间的数据传送

C.进行CPU和I/O设备之间的数据传送

D.改变程序执行的顺序

3.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用______。

A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式

4.指令系统中采用不同寻址方式的目的是()。

A.提供扩展操作码的可能并降低指令译码难度

B.可缩短指令字长,扩大寻址空间,提高编程的灵活性

C.实现程序控制

D.三者都正确

5.某机器指令字长为16位,主存按字节编址,取指令时,每取一个字节PC自动加1。

当前指令地址为2000H,指令内容为相对寻址的无条件转移指令,指令中的形式地址为40H。

那么取指令后及指令执行后PC内容为()。

A.2000H,2042H

B.2002H,2040H

C.2002H,2042H

D.2000H,2040H

6.在指令的地址字段中,直接指出操作数本身的寻址方式,称为______。

A.隐含寻址B.立即寻址C.寄存器寻址D.直接寻址

7.下列关于RISC说法中,错误的是()。

A.RISC普遍采用微程序控制器

B.RISC大多数指令在一个时钟周期内完成

C.RISC的内部通用寄存器数量相对CISC多

D.RISC的指令数、寻址方式和指令合适种类相对于CISC少

8.假设寄存器R中的数值为200,主存地址为200和300的地址单元中存放的内容分别为300和400,则()方式下访问到的操作数为200。

A.直接寻址200B.寄存器间接寻址(R)

C.存储器间接寻址(200)D.寄存器寻址R

9.指令格式是指令用A.______表示的结构形式,通常格式中由操作码字段和B.______字段组成。

10.条件转移、无条件转移、转子程序、返主程序、中断返回指令都属于A.______类指令,11.这类指令在指令格式中所表示的地址不是B.______的地址,而是C.______的地址。

RISC机器一定是A._______CPU,但后者不一定是RISC机器,奔腾机属于B.______机器。

12.堆栈是一种特殊的A.______寻址方式,它采用B.______原理。

按构造不同,分为寄存器堆栈和C.______堆栈。

13.若机器字长36位,采用三地址格式访存指令,共完成54种操作,操作数可在1K地址范围内寻找,画出该机器的指令格式。

14.用16k×8位的SRAM芯片构成64K×16位的存储器,要求画出该存储器的组成逻辑框图。

15.指令格式结构如下所示,试分析指令格式特点。

1512119865320

OP

寻址方式

寄存器

寻址方式

寄存器

源地址目标地址

16.若机器字长36位,采用三地址格式访存指令,共完成54种操作,操作数可在1K地址范围内寻找,画出该机器的指令格式。

第五章中央处理器

1.为了便于实现多级中断,保存现场信息最有效的方式是采用______。

A.通用寄存器B.堆栈

C.存储器D.外存

2.描述流水CPU基本概念中,正确表述的句子是______。

A.流水CPU是以空间并行性为原理构造的处理器

B.流水CPU一定是RISC机器

C.流水CPU一定是多媒体CPU

D.流水CPU是一种非常经济而实用的时间并行技术

3.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。

A.主存中读取一个指令字的最短时间B.主存中读取一个数据字的最长时间

C.主存中写入一个数据字的平均时间D.主存中取一个数据字的平均时间

4.微程序控制器中,机器指令与微指令的关系是______。

A.每一条机器指令由一般微指令编成的微程序来解释执行

B.每一条机器指令由一条微指令来执行

C.一段机器指令组成的程序可由一条微指令来执行

D.一条微指令由若干条机器指令组成

5.指令周期是指______。

A.CPU从主存取出一条指令的时间B.CPU执行一条指令的时间

C.CPU从主存取出一条指令加上执行这条指令的时间D.时钟周期时间

6.中断向量地址是______。

A.子程序入口地址B.中断服务例行程序入口地址

C.中断服务例行程序入口地址的指示器D.中断返回地址

7.CPU主要包括______。

A.控制器B.控制器、运算器、cache

C.运算器和主存D.控制器、ALU和主存

1.下列寄存器中,汇编语言程序员可见的是()

A.存储器地址寄存器(MAR)

B.程序计数器(PC)

C.存储区数据寄存器(MDR)

D.指令寄存器(IR)

5.在一条无条件跳转指令的指令周期内,PC的值被修改()次

A.1B.2

C.3D.无法确定

7.以下关于计算机系统中的概念,正确的是()。

Ⅰ.CPU中不包含地址译码器

Ⅱ.CPU中程序计数器中存放的是操作数地址

Ⅲ.CPU中决定指令执行顺序的是程序计数器

Ⅳ.在CPU中状态寄存器对用户是完全透明的

A.Ⅰ、ⅢB.Ⅲ、Ⅳ

C.Ⅱ、Ⅲ、ⅣD.Ⅰ、Ⅲ、Ⅳ

8.计算机工作的最小时间周期是()。

A.时钟周期B.指令周期

C.CPU周期D.工作脉冲

9.由于CPU内部操作速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由 ()来确定。

A.指令周期  B.存取周期  

C.间址周期   D.中断周期  

10.计算机的执行速度与()有关。

A.主频 B.主频、平均机器周期  

C.主频、平均机器周期 和平均指令周期   D.都不对  

11.硬布线控制器与微程序控制器相比()。

A.硬布线控制器的时序系统比较简单

B.微程序控制器的时序系统比较简单

C.两者的时序系统复杂程度相同

D.可能是硬布线控制器的时序系统比较简单,也可能是微程序控制器的时序系统比较简单

12.微程序控制器中,控制部件向执行部件发出的某个控制信号称()

 A.微程序

 B.微指令

 C.微操作 

 D.微命令  

13.下列描述流水CPU基本概念正确的句子是()。

A.流水CPU是以空间并行性为原理构造的处理器

B.流水CPU一定是RISC机器

C.流水CPU一定是多媒体CPU

D.流水CPU是一种非常经济而实用的时间并行技术

14.某计算机的指令流水线由四个功能段组成,指令流经各功能段的时间(忽略各功能段之间的 缓存时间)分别是90ns、80ns、70ns和60ns,则该计算机的CPU时钟周期至少是 ()。

 

 A.90ns  B.80ns  C.70ns  D.60ns

15.说明指令周期、机器周期、时钟周期之间的关系。

16.CPU结构如图所示,其中一个累加寄存器AC,一个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。

(1)标明图中四个寄存器的名称。

(2)简述指令从主存取到控制器的数据通路。

(3)数据在运算器和主存之间进行存/取访问的数据通路。

17.举出三种中断向量产生的方法。

18.用时空图法证明流水CPU比非流水CPU具有更高的吞吐率。

19.指令和数据均存放在内存中,CPU如何从时间和空间上区分它们是指令还是数据?

20.CPU响应中断应具备哪些条件?

第六章总线

1.同步控制是______。

A.只适用于CPU控制的方式B.只适用于外围设备控制的方式

C.由统一时序信号控制的方式D.所有指令控制时间都相同的方式

2.异步控制常用于______作为其主要控制方式。

A.在单总线结构计算机中访问主存与外围设备时B.微型机的CPU控制中

C.组合逻辑控制的CPU中D.微程序控制器中

3.从信息流的传送效率来看,______工作效率最低。

A.三总线系统B.单总线系统C.双总线系统D.多总线系统

4.系统总线中地址线的功能是______。

A.用于选择主存单元地址B.用于选择进行信息传输的设备

C.用于选择外存地址D.用于指定主存和I/O设备接口电路的地址

5.多总线结构的计算机系统采用______方法,对提高系统的吞吐率最有效。

A.多口存储器B.提高主存的速度

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 小学教育 > 语文

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1